芯思原微电子有限公司专利技术

芯思原微电子有限公司共有36项专利

  • 本发明涉及处理器微结构,具体涉及一种DDR控制器校验错误重传系统,包括DDR控制器DDRC、DDR物理层DDR PHY和DDR颗粒DRAM,DDR控制器DDRC包括控制器、重传FIFO、数据选择器MUX1、命令地址寄存器、写数据缓存、数...
  • 本发明涉及电池管理系统,具体涉及一种电池管理系统的写数据重传保护方法,利用电池采样芯片AFE重发写数据,能够有效减小MCU的任务负载,同时MCU可以更快地接收到配置器件时发生的错误信息,针对配置错误,MCU可以更机动灵活地选择处理方案,...
  • 本发明涉及电池管理系统,具体涉及一种电池管理系统的写命令重传保护方法,采用本申请技术方案可以隐藏写命令错误与写数据之间的时间间隔,利用电池采样芯片AFE重发写命令和写数据,能够有效减小MCU的任务负载,同时MCU可以更快地接收到配置器件...
  • 本发明涉及芯片硬件设计,具体涉及基于33比特乘法器实现256比特乘法器硬件优化方法,基于Karatsuba‑Ofman算法原理进行以下步骤:利用33bit乘法器构建66bit乘法器;在66bit乘法器的基础上构建130bit乘法器;在1...
  • 本发明涉及集成电路设计,具体涉及SoC系统控制和系统状态寄存器硬件描述语言生成方法,配置系统环境,并在系统配置文件中增加相应的环境变量和路径变量;收集SoC的设计信息,根据收集信息填写寄存器设计表格,并将填写好的寄存器设计表格放置于指定...
  • 本发明涉及集成电路设计,具体涉及片上系统SoC的输入输出多路复用器模块自动生成方法,撰写iomux_cell单元和io单元,用于输入输出多路复用器模块内调用;配置系统环境,并在系统配置文件中增加相应的环境变量和路径变量;收集SoC的引脚...
  • 本发明涉及电池管理系统,具体涉及一种低功耗电池管理系统,包括多个电池采样芯片AFE、多个从控单元CSC和主控单元BMU;电池采样芯片AFE,采集电池单体的电压、电流和温度数据,并将数据发送至对应的从控单元CSC,同时在长时间未接收到有效...
  • 本发明涉及电池管理系统,具体涉及一种自动定时测量的电池管理系统,主电池采样管理器、多个电池采样器、故障监视器、MCU依次连接,构成单向菊花链自动定时测量架构或双向菊花链自动定时测量架构;主电池采样管理器,位于菊花链的最远端,接收到上一级...
  • 本发明涉及集成电路设计自动化,具体涉及一种片上系统SoC复位管理模块自动生成方法,收集片上系统SoC各IP核的复位信息,并将收集到的复位信息填入硬件配置表中;配置Perl脚本的输入参数;基于命令行模式输入运行代码,系统根据输入参数执行P...
  • 本发明涉及集成电路设计自动化,具体涉及一种片上系统SoC时钟管理模块自动生成方法,收集片上系统SoC的源时钟信息,并将收集到的源时钟信息填入第一硬件配置表中;收集片上系统SoC各IP核的时钟信息,并将收集到的时钟信息填入第二硬件配置表中...
  • 本发明涉及随机数生成,具体涉及一种随机数发生器及随机数生成方法,配置电路,通过AMBA总线接口对寄存器进行配置,并利用AMBA总线接口轮询中断寄存器以清除其使能;熵源采样电路,根据寄存器配置对振荡环进行配置,以生成随机数,并选择是否对生...
  • 本发明涉及随机数生成,具体涉及一种高度灵活的随机数熵源,寄存器配置模块,通过AMBA总线接口对寄存器进行配置;跨时钟域模块,完成AMBA时钟域、采样时钟域两个异步时钟域的信号同步;随机数生成模块,利用振荡环电路产生一个高频模拟信号,并对...
  • 本发明涉及分频电路,具体涉及一种时钟动态分频电路,时钟分频系数寄存器更新电路,用于第一时钟分频系数寄存器组的更新,并将第一时钟分频系数寄存器组产生的时钟分频系数发送至时钟分频系数更新标志产生电路、分频系数div更新电路;时钟分频系数更新...
  • 本发明涉及接口转换电路,具体涉及一种隔离式串行接口与串行接口转换电路,状态控制器,用于对隔离式串行接口、串行接口进行状态设置;唤醒单元,用于在状态控制器处于IDLE状态时分别检测PORTA接口单元、PORTB接口单元上的有效唤醒脉冲信号...
  • 本发明涉及隔离式串行接口,具体涉及一种隔离式串行接口电路,网络层,用于对链路层接收到的读命令、写命令、轮询命令和写数据进行PEC校验,确保接收到的命令和数据的准确性,提升通信网络的安全性;链路层,用于进行命令和数据的转发;物理层,用于对...
  • 本发明涉及芯片时钟,具体涉及一种时钟相位对齐电路,包括同步器、时钟相位对齐装置、时钟延迟模块;同步器,负责对锁相环PLL产生的源时钟从IP接口交互电路绕回的时钟S2进行采样,并将其同步至内部的延迟时钟域后发送至时钟相位对齐装置进行处理;...
  • 本发明提供一种短脉冲检测装置以及信号传输系统,包括:第一脉冲转换模块、第二脉冲转换模块以及脉冲反相延迟检测模块;第一脉冲转换模块接收第一脉冲输入信号以及时钟信号,将输入信号的带宽延长至预设带宽并输出第一脉冲输出信号;第二脉冲转换模块接收...
  • 本发明涉及SoC芯片设计,具体涉及一种SoC芯片的顶层系统和子系统的自动生成方法,配置系统环境,并在系统配置目录中准备好输入文件;确定并填写SoC芯片架构信息;填写各例化模块的详细信息;运行python脚本,进行输入文件的检查,并自动生...
  • 本申请提供基于菊花链帧结构的隔离式串行接口双向通信方法、系统、介质及主控器,本发明中的设备通信基于菊花链帧结构,采用命令和数据校验位,保证命令和数据准安全和正确性,增加菊花链通信可靠性。通过采用isoSPI的双向菊花链通信方式,通信过程...
  • 本发明提供一种SERDES接收端眼图测量电路,包括均衡器、时钟数据恢复模块、锁相环和眼图测量模块;均衡器对接入的输入信号进行均衡处理得到均衡信号;均衡信号输入至时钟数据恢复模块恢复出输入信号的数据信息,并将数据信息输入眼图测量模块;锁相...