移位寄存器模块和其控制方法技术

技术编号:9976328 阅读:81 留言:0更新日期:2014-04-28 13:16
本发明专利技术提供一种移位寄存器模块和其控制方法,本发明专利技术的移位寄存器模块包括:一第一移位寄存器、一第二移位寄存器、一第三移位寄存器和一第四移位寄存器。该第一移位寄存器接收一第一输入信号,以产生一第一驱动信号;该第二移位寄存器则接收独立于第一输入信号的一第二输入信号,并产生一第二驱动信号;该第三移位寄存器接收独立于该第一输入信号与该第二输入信号的一第三输入信号,并产生一第三驱动信号;该第四移位寄存器接收独立于该第一输入信号、该第二输入信号和该第三输入信号的一第四输入信号,并输出一第四驱动信号。此外,对应于上述移位寄存器模块的控制方法也被提出。

【技术实现步骤摘要】
【专利摘要】本专利技术提供一种,本专利技术的移位寄存器模块包括:一第一移位寄存器、一第二移位寄存器、一第三移位寄存器和一第四移位寄存器。该第一移位寄存器接收一第一输入信号,以产生一第一驱动信号;该第二移位寄存器则接收独立于第一输入信号的一第二输入信号,并产生一第二驱动信号;该第三移位寄存器接收独立于该第一输入信号与该第二输入信号的一第三输入信号,并产生一第三驱动信号;该第四移位寄存器接收独立于该第一输入信号、该第二输入信号和该第三输入信号的一第四输入信号,并输出一第四驱动信号。此外,对应于上述移位寄存器模块的控制方法也被提出。【专利说明】
本专利技术涉及一种移位寄存器的电路,尤其是涉及一种用于显示装置的移位寄存器的电路。
技术介绍
图1示出为现有的栅极驱动模块的方块图。请参照图1,现有的栅极驱动模块100可以适用于一显示装置,其包括多个移位寄存器,例如102、104、106和108。此外,在图1中,标示Vst表示为起始信号、标示CK和XCK皆表示为频率信号、标示Bi1和Bi2皆表示为输入信号,而标不Gn_!> Gn> Gn+1和Gn+2皆表不为栅极驱动信号。另外,每一移位寄存器皆具有三个晶体管,分别以M1、M2与M3来标示。以移位寄存器102的操作为例,其晶体管Ml与M2的栅极端分别接收起始信号Vst与栅极驱动信号Gn,并据以决定是否将输入信号Bi1传送至晶体管M3的栅极端,以对晶体管M3的栅极端进行充电。而移位寄存器102中的晶体管M3则依据其栅极端的电压大小而决定是否将频率信号CK传送至移位寄存器102的输出端,以形成栅极驱动信号Gn_lt)至于移位寄存器104~108的操作,本领域具有通常知识的人员可依前述移位寄存器102的操作方式而推得,在此便不再赘述。从图1所不的栅极驱动模块100可知,移位寄存器102和104接收同一输入信号Bi1,而移位寄存器106和108则接收同一输入信号Bi2。意即,同一输入信号提供至连续相邻两级的移位寄存器。然而,这样的做法会使得画面出现明显的横纹,以图2来说明。图2示出为图1的栅极驱动模块的主要信号的时序图。在图2中,标示相同于图1中的标示者表不为相同信号。此外,在图2中,标不G^lNODEI表不移位寄存器102中的晶体管M3的栅极端的电压大小,而Gn_N0DEl表示移位寄存器104中的晶体管M3的栅极端的电压大小。由图2可知,当移位寄存器102中的晶体管M3的栅极端被充电至高位准时(如标示Glr1-NODEl所示),移位寄存器102会对应产生并输出栅极驱动信号Glri,而当移位寄存器104中的晶体管M3的栅极端被充电至高位准时(如标示Gn_N0DEl所示),移位寄存器104会对应产生并输出栅极驱动信号Gn。当移位寄存器102与104中的晶体管M3的栅极端被充电至高位准时,对应的晶体管Ml与M2便会被关闭,然而由于移位寄存器102中的晶体管M3的栅极端被充电至高位准时,输入信号Bi1呈现高位准,而移位寄存器104中的晶体管M3的栅极端被充电至高位准时,输入信号Bi1呈现低位准,因而造成自移位寄存器104中的晶体管M3的栅极端流向输入信号Bi1的漏电流,会远大于自移位寄存器102中的晶体管M3的栅极端流向输入信号Bi1的漏电流。如此一来,就会造成栅极驱动信号Glri与Gn这两者的脉冲会有不同位准下降时间,进而使得显示装置的画面上产生明显的横纹。同样地,移位寄存器106与108也会有相同的情形。
技术实现思路
有鉴于此,本专利技术提供一种移位寄存器模块,可以应用于显示装置,以避免上述在显示装置上发生横纹的情形。本专利技术也提供一种显示装置,可以避免上述在画面上产生横纹的情形。此外,本专利技术还提供一种显示装置的控制方法,可以避免上述在显示装置的画面上的横纹。本专利技术所提供的移位寄存器模块,包括一第一移位寄存器、一第二移位寄存器、一第三移位寄存器和一第四移位寄存器,该四者分别具有开关电路、输出电路和禁能电路。在第一移位寄存器中,开关电路会接收第一输入信号,并依据一起始信号决定将第一输入信号输出。输出电路则是耦接开关电路,以接收从开关电路输出的第一输入信号。当第一输入信号的位准被切换至一第一位准时,输出电路会将第一频率信号从第一移位寄存器的输出端输出,以产生一第一驱动信号。另外,禁能电路也会耦接开关电路,以依据开关电路之输出端的状态而决定禁能第一驱动信号。第二移位寄存器的架构与第一移位寄存器的架构大致上相同。不同的是,第二移位寄存器中的开关电路会接收独立于第一输入信号的第二输入信号,以使第二移位寄存器输出第二驱动信号。第三移位寄存器的架构与第一移位寄存器和第二移位寄存器的架构大致上相同。不同的是,第三移位寄存器中的开关电路会接收独立于第一输入信号和第二输入信号的第三输入信号,以使第三移位寄存器输出第三驱动信号。第四移位寄存器的架构与第一移位寄存器、第二移位寄存器和第三移位寄存器的架构大致上相同。不同的是,第四移位寄存器中的开关电路会接收独立于第一输入信号、第二输入信号和第三输入信号的第四信号,以使第四移位寄存器输出第四驱动信号。从另一观点来看,本专利技术所提供的显示装置,包括基板、像素阵列、第一移位寄存器、第二移位寄存器、第三移位寄存器和第四移位寄存器。像素阵列形成在基板上,并且具有多个像素列。同样地,第一移位寄存器、第二移位寄存器、第三移位寄存器和第四移位寄存器也都形成在基板上。其中,第一移位寄存器依据对应的输入信号产生对应的栅极驱动信号。第二移位寄存器依据对应的输入信号产生对应的栅极驱动信号。第三移位寄存器依据对应的输入信号产生对应的栅极驱动信号。而第四移位寄存器则依据对应的输入信号产生对应的栅极驱动信号。其中,第一、第二、第三与第四移位寄存器所接收的输入信号各自独立。从另一观点来看,本专利技术所提供的显示装置的控制方法,包括产生多个各自独立的输入信号给显示装置中的多个移位寄存器,以使各移位寄存器分别对应产生多个栅极驱动信号到显示装置上的多个像素列其中之一;以及当栅极驱动信号其中之一被禁能时,则禁能对应的输入信号。本专利技术提供多个互相独立的输入信号给移位寄存器模块中的移位寄存器使用,因此只要将这些输入信号的时序进行适当的设计,便可使得每一移位寄存器在产生并输出栅极驱动信号时,每一移位寄存器所接收到的输入信号皆可呈现出高位准。如此一来,就可以避免显示装置的画面上横纹产生的情况。【专利附图】【附图说明】图1示出为现有的栅极驱动模块的方块图;图2示出为图1的栅极驱动模块的主要信号的时序图;图3示出为一种显示装置的架构图;图4示出为依照本专利技术的一较佳实施例的一种栅极驱动模块的方块图;图5不出为依照本专利技术的一较佳实施例的一种第三移位寄存器的电路图;图6示出为依照本专利技术的一较佳实施例的一种第四移位寄存器的电路图;图7示出为图4中的信号的时序图;图8示出为依照本专利技术的一较佳实施例的一种显示装置的控制方法的步骤流程图。附图标记100,306:栅极驱动模块102、104、106、108、402、404、406、408、410、412:移位寄存器300:显示装置302:基板304:像素阵列312:像素列502、602:开关电路504、604:输出电路506、604、606:禁能电路 512本文档来自技高网
...

【技术保护点】

【技术特征摘要】
...

【专利技术属性】
技术研发人员:黄昱荣雷镇远林廷政蔡孟杰
申请(专利权)人:友达光电股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1