一种测距仪用频率合成器制造技术

技术编号:9865314 阅读:105 留言:0更新日期:2014-04-02 22:25
本发明专利技术涉及一种测距仪用频率合成器。本设计包括锁相环电路、射频部分电路和多节分频器,锁相环电路包括晶体振荡器、锁相环PLL、低通滤波器、压控振荡器和双模分频器,射频部分电路包括第一放大器和第二放大器,其中晶体振荡器与锁相环PLL连接;锁相环PLL与低通滤波器连接;低通滤波器与压控振荡器连接;压控振荡器分别与双模分频器及第一放大器连接;第一放大器与第二放大器连接;双模分频器与锁相环PLL连接;锁相环PLL与所述的多节分频器连接。本设计达到了测距仪的设计需求,并具有输出频率稳定度高,杂波抑制好、输出幅度范围宽、相位噪声低性能可靠,集成度高及使用方便等特点。目前已成功应用于产品。

【技术实现步骤摘要】
一种测距仪用频率合成器
本专利技术涉及频率合成器,尤其涉及一种测距仪用频率合成器。
技术介绍
测距仪是一种中距离民用导航系统,工作频段在1000MHz左右。频率合成器用于输出与发射频率相同且功率为1W的非调制连续波信号。频率合成技术是现代通信的重要组成部分,它是将一个高稳定度和高准确度的基准频率经过四则运算,产生同样稳定度和准确度的任意频率。为了配合测距仪的研制,势必要进行频率合成器的设计。
技术实现思路
为满足测距仪的要求,本专利技术提供一种新的频率合成器设计方案,测距仪用频率合成器产生射频连续波,射频输出+30dBm、+13dBm和+10dBm,其频率可以在962_1213MHz之间选择,波道间隔1MHz。测距仪用频率合成器电路均采用了屏蔽方式,连续波经三级低噪声放大后输出功率电平达30dBm,在后两级有耦合输出分别为13dBm、10dBm,总输出平均功率大于1W。同时输出频率分别为fT/1280 (fT为所选的输出频率)和62.5kHz的脉冲信号被分别送到整机,以测试发射频率和验证锁相环PLL器件内部的分频器,以及8MHz的振荡器的功能是否正常,如果频率与所选波道的偏差超出允许范围,将会产生报警信号,并且系统将切换到另一个频率合成器。本频率合成器有三路不同幅值的射频输出,满足了整机的要求,节省了两个频率合成器单元,降低了成本。同时具有两路监测信号输出,可以验证锁相环PLL器件内部的分频器以及8MHz的振荡器的功能是否正常,为以后的故障查找和维修带来很大方便。本专利技术采取的技术方案是:一种测距仪用频率合成器,其特征在于:包括锁相环电路、射频部分电路和多节分频器,锁相环电路包括晶体振荡器、锁相环PLL、低通滤波器、压控振荡器和双模分频器,射频部分电路包括第一放大器和第二放大器,其中晶体振荡器与锁相环PLL连接;锁相环PLL与低通滤波器连接;低通滤波器与压控振荡器连接;压控振荡器分别与双模分频器及第一放大器连接;第一放大器与第二放大器连接;双模分频器与锁相环PLL连接;锁相环PLL与所述的多节分频器连接。本专利技术产生的有益效果是:本设计达到了测距仪的设计需求,并具有输出频率稳定度高,杂波抑制好、输出幅度范围宽、相位噪声低性能可靠,集成度高及使用方便等特点。目前已成功应用于产品。【附图说明】图1是本专利技术连接原理框图;图2是本专利技术锁相环PLL电路原理图;图3是本专利技术低通滤波器电路原理图;图4是本专利技术双模分频器电路原理图;图5是本专利技术多节分频器电路原理图。【具体实施方式】以下结合附图对本专利技术作进一步说明:参照图1,测距仪用频率合成器包括锁相环电路、射频部分电路和多节分频器,锁相环电路包括晶体振荡器、锁相环PLL、低通滤波器、压控振荡器和双模分频器,射频部分电路包括第一放大器和第二放大器,其中晶体振荡器与锁相环PLL连接;锁相环PLL与低通滤波器连接;低通滤波器与压控振荡器连接;压控振荡器分别与双模分频器及第一放大器连接;第一放大器与第二放大器连接;双模分频器与锁相环PLL连接;锁相环PLL与所述的多节分频器连接。参照图2,本专利技术的锁相环PLL电路包括芯片MC145152芯片N2和MC12032D芯片N7,MC145152芯片N2的10脚和25脚连接后共同接地,又分别通过电容C99、电容C95、电容C98、电容C100连接到接插件XP1的17脚、19脚、21脚、23脚,MC145152芯片N2的17脚和20脚连接后共同接地,18脚接+5V电压,MC145152芯片N2的11脚、12脚、13脚、14脚、15脚、16脚分别与电容C94、电容C93、电容C91、电容C92、电容C97、电容C96的一端连接后接到接插件XP1的?脚、8脚、9脚、10脚、11脚、12脚,电容C94、电容C93、电容C91、电容C92、电容C97、电容C96的另一端共同接地,接插件XP1的4脚连接到LD端,MC145152芯片N2的3脚分别连接电解电容C3的正端和电容C4的一端,又连接电容C5的一端和电感L1的一端,电感L1的另一端接+5V电压,电解电容C3的负端与电容C4、电容C5的另一端连接后共同接地,MC145152芯片N2的1脚连接FIN1端,8脚通过电阻R3接到0V端,7脚通过电阻R1接到0R端,28脚连接LD端,9脚连接M0D-C端,MC145152芯片N2的4脚和5脚连接后共同接+5V电压,6脚接地,27脚通过电容C37连接电阻R21、电阻R22的一端,电阻R21的另一端连接晶振G1的3脚,晶振G1的4脚与电容C8的一端、电容C7的一端、电解电容C6的正端及电感L2的一端连接,电感L2的另一端接+5V电源,电容C8的另一端、电容C7的另一端、电解电容C6的负端与电阻R22的另一端连接后共同接地,晶振G1的2脚连接MC12032D芯片N7的1脚,MC12032D芯片N7的3脚和6脚接+5V电源,4脚接到FIN3端,8脚通过电容C29接地。参照图3,本专利技术的低通滤波器电路包括AD822芯片N3和HE403B芯片N4,AD822芯片N3的2脚与电阻R6的一端连接后,通过电阻R2连接电容C9的一端,然后接到0R端,电容C9的另一端接地,AD822芯片N3的3脚与电阻R5的一端、电阻R4的一端连接,电阻R5的另一端通过电容C11接地,电阻R4的另一端通过电容C10接地,然后接到0V端,AD822芯片N3的4脚接地,电阻R6的一端通过电容C12与AD822芯片N3的1脚连接后,再通过电阻R7连接电阻R8的一端和电容C16的一端,电阻R8的另一端连接HE403B芯片N4的2脚,电阻R8的另一端又通过电容C39与电容C16的另一端连接后接地,AD822芯片N3的8脚连接电容C15的一端、电容C14的一端、电解电容C13的正端及电感L3的一端,电感L3的另一端接+5V电源,电 容C15的另一端、电容C14的另一端及电解电容C13的负端连接后共同接地,HE403B芯片N4的3脚接地,4脚接到FIN2端,1脚连接电解电容C17的正端、电容C18的一端、电容C19的一端及电感L4的一端,电感L4的另一端连接电解电容C123的正端及电感L18的一端,电感L18的另一端接+12V电源,电解电容C123的负端、电解电容C17的负端、电容C18的另一端及电容C19的另一端连接后共同接地。参照图4,本专利技术的双模分频器电路包括MC12032D芯片N6和UPB1510芯片N1,MC12032D芯片N6的5脚接地,6脚接到M0D-C端,8脚通过电容C27接地,4脚与电阻R10的一端、电容C26的一端及电容C25的一端连接,电容C25的另一端接到FIN1端,电阻R10的另一端和电容C26的另一端连接后接地,MC12032D芯片N6的3脚接+5 V电源,2脚连接电容C22的一端、电容C21的一端、电解电容C20的正端及电感L5的一端,电感L5的另一端接+5 V电源,MC12032D芯片N6的1脚通过电容C24与电容C23的一端、电阻R9的一端及电阻R11的一端连接,电容C23的另一端和电阻R9的另一端连接后接地,电阻R11的另一端连接UPB1510芯片N1的1脚,2脚接到FIN2端,3脚通过电容C28接地。参照图5,本专利技术的多节分频器电路包括74AC244芯本文档来自技高网...

【技术保护点】
一种测距仪用频率合成器,其特征在于:包括锁相环电路、射频部分电路和多节分频器,锁相环电路包括晶体振荡器、锁相环PLL、低通滤波器、压控振荡器和双模分频器,射频部分电路包括第一放大器和第二放大器,其中晶体振荡器与锁相环PLL连接;锁相环PLL与低通滤波器连接;低通滤波器与压控振荡器连接;压控振荡器分别与双模分频器及第一放大器连接;第一放大器与第二放大器连接;双模分频器与锁相环PLL连接;锁相环PLL与所述的多节分频器连接。

【技术特征摘要】
1.一种测距仪用频率合成器,其特征在于:包括锁相环电路、射频部分电路和多节分频器,锁相环电路包括晶体振荡器、锁相环PLL、低通滤波器、压控振荡器和双模分频器,射频部分电路包括第一放大器和第二放大器,其中晶体振荡器与锁相环PLL连接;锁相环PLL与低通滤波器连接;低通滤波器与压控振荡器连接;压控振荡器分别与双模分频器及第一放大器连接;第一放大器与第二放大器连接;双模分频器与锁相环PLL连接;锁相环PLL与所述的多节分频器连接。2.根据权利要求1所述的一种测距仪用频率合成器,其特征在于:锁相环PLL电路包括芯片MC145152芯片N2和MC12032D芯片N7, MC145152芯片N2的10脚和25脚连接后共同接地,又分别通过电容C99、电容C95、电容C98、电容C100连接到接插件XP1的17脚、19脚、21脚、23脚,MC145152芯片N2的17脚和20脚连接后共同接地,18脚接+5V电压,MC145152芯片N2的11脚、12脚、13脚、14脚、15脚、16脚分别与电容C94、电容C93、电容C91、电容C92、电容C97、电容C96的一端连接后接到接插件XP1的7脚、8脚、9脚、10脚、11脚、12脚,电容C94、电容C93、电容C91、电容C92、电容C97、电容C96的另一端共同接地,接插件XP1的4脚连接到LD端,MC145152芯片N2的3脚分别连接电解电容C3的正端和电容C4的一端,又连接电容C5的一端和电感L1的一端,电感L1的另一端接+5V电压,电解电容C3的负端与电容C4、电容C5的另一端连接后共同接地,MC145152芯片N2的1脚连接FIN1端,8脚通过电阻R3接到OV端,7脚通过电阻R1接到OR端,28脚连接LD端,9脚连接M0D-C端,MC145152芯片N2的4脚和5脚连接后共同接+5V电压,6脚接地,27脚通过电容C37连接电阻R21、电阻R22的一端,电阻R21的另一端连接晶振G1的3脚,晶振G1的4脚与电容C8的一端、电容C7的一端、电解电容C6的正端及电感L2的一端连接,电感L2的另一端接+5V电源,电容C8的另一端、电容C7的另一端、电解电容C6的负端与电阻R22的另一端连接后共同接地,晶振G1的2脚连接MC12032D芯片N7的1脚,MC12032D芯片N7的3脚和6脚接+5V电源,4脚接到FIN3端,8脚通过电容C29接地。3.根据权利要求1所述的一种测距仪用频率合成器,其特征在于:低通滤波器电路包括AD822芯片N3和HE403B芯片N4,AD822芯片N3的2脚与电阻R6的一端连接后,通过电阻R2连接电容C9的一端,然后接到OR端,电容C9的另一端接地,AD822芯片N3的3脚与电阻R5的一端、电阻R4的一 端连接,电阻R5的另一端通过电容C11接地,电阻R4的另一端通过电容C10接地,然后接到0V端,AD822芯片N3的4脚接地,电阻R6的一端通...

【专利技术属性】
技术研发人员:付伯苓翟文广
申请(专利权)人:天津七六四通信导航技术有限公司
类型:发明
国别省市:天津;12

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1