一种IC芯片输入电压范围优化电路及优化方法技术

技术编号:9841365 阅读:126 留言:0更新日期:2014-04-02 04:27
本发明专利技术涉及一种IC芯片输入电压范围优化电路及优化方法,该电路中上拉单元接收输入电压,输出相应的电压电平;触发单元将上拉单元输出的电压电平与给定的阈值电压进行比较,根据比较结果输出相应电平的使能信号给IC芯片的使能端,以控制IC芯片启停;稳压单元接收上拉单元和触发单元输出的电压电平,根据上拉单元和触发单元输出的电压电平输出相应电平的电压给上拉单元,使上拉单元上拉输出的电压电平大于等于阈值电压,使IC芯片启动工作,或者使上拉单元保持输出的电压电平大于等于所述阈值电压,使IC芯片工作不受所述输入电压变化的影响。本发明专利技术能够确保当输入电压在一定的范围内变化时IC芯片仍然能够正常工作。

【技术实现步骤摘要】
【专利摘要】本专利技术涉及一种IC芯片输入电压范围优化电路及优化方法,该电路中上拉单元接收输入电压,输出相应的电压电平;触发单元将上拉单元输出的电压电平与给定的阈值电压进行比较,根据比较结果输出相应电平的使能信号给IC芯片的使能端,以控制IC芯片启停;稳压单元接收上拉单元和触发单元输出的电压电平,根据上拉单元和触发单元输出的电压电平输出相应电平的电压给上拉单元,使上拉单元上拉输出的电压电平大于等于阈值电压,使IC芯片启动工作,或者使上拉单元保持输出的电压电平大于等于所述阈值电压,使IC芯片工作不受所述输入电压变化的影响。本专利技术能够确保当输入电压在一定的范围内变化时IC芯片仍然能够正常工作。【专利说明】—种IC芯片输入电压范围优化电路及优化方法
本专利技术涉及一种开关电源技术,特别是关于一种IC芯片输入电压范围优化电路及优化方法。
技术介绍
当IC芯片使能端EN接收输入电源后,IC芯片内部有一个初始化过程,该初始化过程结束后,内部触发电平(即使能电平)变为高电平,IC芯片由此开始正常工作。在IC芯片正常工作期间,如果其输入电源的电压不稳发生波动,使能端EN的电平会被拉低,导致IC芯片停止工作。
技术实现思路
针对上述问题,本专利技术提供了一种IC芯片输入电压范围优化电路及优化方法,以确保当输入电压在一定范围内变化时IC芯片仍然能够正常工作。本专利技术提供一种IC芯片输入电压范围优化电路,其特征在于,包括:上拉单元,其输入端电连接输入电压,用于根据所述输入电压上拉输出端的电压电平;触发单元,其电连接在所述上拉单元与IC芯片的使能端之间,用于将所述上拉单元输出的电压电平与给定的阈值电压进行比较,根据比较结果输出相应电平的使能信号给IC芯片的使能端,以控制IC芯片启停;稳压单元,其第一输入端电连接所述上拉单元的输出端,第二输入端电连接所述触发单元的输出端,所述稳压单元的输出端电连接所述上拉单元的控制端,用于根据所述上拉单元以及触发单元输出的电压输出相应电平的电压给所述上拉单元,使所述上拉单元上拉输出的电压电平大于等于所述阈值电压,进而使IC芯片启动工作,或者使所述上拉单元保持输出的电压电平大于等于所述阈值电压,进而使IC芯片工作不受所述输入电压变化的影响。上述上拉单元包括P型开关晶体管、上拉电阻和分压电阻;所述P型开关晶体管的源极与所述上拉电阻的第一端电连接,作为所述上拉单元的输入端,接收所述输入电压;所述P型开关晶体管的漏极作为所述上拉单元的输出端,通过所述分压电阻电性接地;所述P型开关晶体管的栅极作为所述上拉单元的控制端,电连接所述上拉电阻的第二端。上述触发单元包括相互串联的施密特触发器和反相器,所述施密特触发器的输入端作为所述触发单元的输入端,电连接所述上拉单元的输出端,所述反相器的输出端作为所述触发单元的输出端,电连接IC芯片的使能端EN。上述稳压单元包括相互串联的第一、第二和第三齐纳二极管,以及第一和第二开关晶体管;所述第一齐纳二极管的负极电连接所述上拉单元的控制端,正极电连接第二齐纳二极管的负极,所述第二齐纳二极管的正极电连接所述第三齐纳二极管的负极,所述第三齐纳二极管的正极电性接地;所述第一开关晶体管的第一极与第二极分别电连接在所述第三齐纳二极管的两端,栅极电连接所述上拉单元的输出端;所述第二开关元件的第一极和第二极分别电连接在所述第二齐纳二极管的负极与所述第三齐纳二极管的正极,栅极电连接所述触发单元的输出端。上述第一和第二开关晶体管为N型开关晶体管。上述第一和第二开关晶体管为P型开关晶体管。此外,本专利技术还提供一种IC芯片输入电压范围优化方法,包括以下步骤:上拉单元接收输入电压,输出相应的电压电平;触发单元将上拉单元输出的电压电平与给定的阈值电压进行比较,根据比较结果输出相应电平的使能信号给IC芯片的使能端,以控制IC芯片启停;稳压单元接收上拉单元和触发单元输出的电压电平,根据上拉单元和触发单元输出的电压电平输出相应电平的电压给上拉单元,使上拉单元上拉输出的电压电平大于等于阈值电压,使IC芯片启动工作,或者使上拉单元保持输出的电压电平大于等于所述阈值电压,使IC芯片工作不受所述输入电压变化的影响。与现有技术相比,本专利技术提供的IC芯片输入电压范围优化电路及优化方法确保当输入电压在一定范围内变化时IC芯片仍然能够正常工作。【专利附图】【附图说明】附图用来提供对本专利技术的进一步理解,并且构成说明书的一部分,与本专利技术的实施例共同用于解释本专利技术,并不构成对本专利技术的限制。在附图中:图1是本专利技术提供的IC芯片输入电压范围优化电路的组成示意图;图2是本专利技术提供的IC芯片输入电压范围优化电路的一个实施例的电路连接示意图。【具体实施方式】如图1所示,是本专利技术提供的IC芯片输入电压范围优化电路的组成示意图,其包括:上拉单兀10,其输入端11电连接输入电压Vin,用于根据输入电压Vin上拉输出端12的电压电平;触发单元20,其输入端21电连接上拉单元10的输出端12,输出端22电连接IC芯片的使能端EN,用于将上拉单元10输出的电压电平与给定的阈值电压VT+进行比较,且当上拉单元10输出的电压电平小于给定的阈值电压VT+时,触发单元20输出低电平的使能信号给IC芯片的使能端EN,以使IC芯片不能工作;当上拉单元10输出的电压电平大于等于给定的阈值电压VT+时,触发单元20输出高电平的使能信号给IC芯片的使能端EN,以使IC芯片启动工作;稳压单兀30,其第一输入端31电连接上拉单兀10的输出端12,第二输入端32电连接触发单元20的输出端22,输出端33电连接上拉单元10的控制端13,用于根据上拉单元10以及触发单元20输出的电压输出相应的稳压电平给上拉单元10,以在第一阶段,使上拉单元10上拉输出的电压电平大于等于阈值电压VT+,进而使IC芯片启动工作;在第二阶段,使上拉单元10保持输出的电压电平大于等于阈值电压VT+,进而使IC芯片工作不受输入电压Vin变化的影响。如图2所示,是本专利技术提供的IC芯片输入电压范围优化电路的一个具体实施例的电路连接示意图,其中:上拉单元10,其包括P型开关晶体管Q1、上拉电阻Rl和分压电阻R2。P型开关晶体管Ql的源极与上拉电阻Rl的第一端电连接,作为上拉单元10的输入端11,接收输入电压Vin ;P型开关晶体管Ql的漏极作为上拉单元10的输出端12,通过分压电阻R2电性接地;P型开关晶体管Ql的栅极作为上拉单元10的控制端13,电连接上拉电阻Rl的第二端。 其中,输入电压Vin为20V,并会在一定范围内,例如20V?6V的范围内发生波动。触发单元20,其包括相互串联的施密特触发器S Trigger和反相器Ν0Τ,施密特触发器S Trigger的输入端作为触发单元20的输入端21,电连接上拉单元10的输出端12,反相器NOT的输出端作为触发单元20的输出端22,电连接IC芯片的使能端EN。其中,施密特触发器S Trigger的阈值电压VT+为5V,即当输入施密特触发器STrigger的电压电平小于5V时,施密特触发器S Trigger输出高电平电压,经反相器NOT反相后,输出低电平的使能信号给IC芯片的使能端EN;当输入施密特触发器S Trigger的电压电平大于等于5V时,施密特触本文档来自技高网...

【技术保护点】
一种IC芯片输入电压范围优化电路,其特征在于,包括:上拉单元,其输入端电连接输入电压,用于根据所述输入电压上拉输出端的电压电平;触发单元,其电连接在所述上拉单元与IC芯片的使能端之间,用于将所述上拉单元输出的电压电平与给定的阈值电压进行比较,根据比较结果输出相应电平的使能信号给IC芯片的使能端,以控制IC芯片启停;稳压单元,其第一输入端电连接所述上拉单元的输出端,第二输入端电连接所述触发单元的输出端,所述稳压单元的输出端电连接所述上拉单元的控制端,用于根据所述上拉单元以及触发单元输出的电压输出相应电平的电压给所述上拉单元,使所述上拉单元上拉输出的电压电平大于等于所述阈值电压,进而使IC芯片启动工作,或者使所述上拉单元保持输出的电压电平大于等于所述阈值电压,进而使IC芯片工作不受所述输入电压变化的影响。

【技术特征摘要】

【专利技术属性】
技术研发人员:胡安乐曹丹
申请(专利权)人:深圳市华星光电技术有限公司
类型:发明
国别省市:广东;44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1