一种CDMOS工艺以及制作方法技术

技术编号:9695837 阅读:142 留言:0更新日期:2014-02-21 03:16
本发明专利技术公开了一种CDMOS工艺以及制作方法,其主要内容包括:将现有技术中CDMOS工艺中的耗尽型NMOS器件用PMOS器件代替,为了实现这种替代,在制作工艺上,增加了N型隔离阱,所述N型隔离阱处于P型隔离阱的空间内,并将增加的PMOS器件处于N型隔离阱内工作,由于PMOS器件是增强型器件,只有在PMOS器件栅极电压值达到设定的开启电压值时才进行工作,否则PMOS器件不工作,与现有的耗尽型NMOS器件相比,可避免耗尽型NMOS器件在不工作的状态下静态漏电流偏大导致芯片待机功耗偏大的问题。

【技术实现步骤摘要】
一种CDMOS工艺以及制作方法
本专利技术涉及半导体
,尤其涉及一种CDMOS工艺以及制作方法。
技术介绍
随着半导体技术的快速发展,现有的高压B⑶工艺(即包含BIPOLAR器件、CMOS器件和DMOS器件)中,DMOS器件能承受的击穿电压为200疒700V左右,在制作时多采用LDMOS结构。但是LDMOS结构面积较大,导致通电后,电流密度较小,不适用于功率较大的应用场八口 ο此外,作为B⑶工艺的一种,高压CDMOS工艺主要面向较高功率的应用场合,其中,DMOS器件在制作时,采用VDMOS结构,由于利用了 VDMOS结构,使得CDMOS工艺平台中的VDMOS能承受的电压和电流增加,实现CDMOS应用于高功率场合的需求。如图1所示,为传统的CDMOS工艺平台下的结构图,所述CDMOS工艺包括:N型衬底和N型外延、P型隔离阱、P隔离环、VDMOS体区、N型源漏及引线区、P型源漏及引线区、栅极氧化层、多晶硅栅极、场隔离氧化层、N型或P型场隔离、增强型NMOS管和耗尽型NMOS管。传统的CDMOS工艺平台制作一般都采用N型浓掺衬底配N型外延层,除了 VDMOS器件放置在VDMOS体区外,其他所有器件全部做在P型隔离阱内,这种单阱工艺的限制使得CDMOS工艺平台中CMOS的电路部分只能采用N型MOS管,包括增强型NMOS管和耗尽型NMOS管。在传统的CDMOS工艺平台中,如果耗尽型NMOS管处于工作状态时,在栅极无需加电压;如果耗尽型NMOS管处于非工作状态时,在栅极加负电压;但是在加负电压的情况下,耗尽型NMOS管虽然处于关断状态,但是静态漏电仍然会偏大,这样就造成了电力资源的浪费。综上所述,在现有技术中,采用CDMOS工艺制作的芯片存在耗尽型NMOS管导致的耗电量较大的问题。
技术实现思路
本专利技术实施例提供了一种CDMOS工艺以及制作方法,用于解决在现有技术中,采用CDMOS工艺制作的芯片存在耗尽型NMOS管导致的耗电量较大的问题。一种CDMOS工艺平台,包括:N型衬底和N型外延、P型隔离阱、P隔离环、VDMOS体区、N型源漏及引线区、P型源漏及引线区、栅极氧化层、多晶硅栅极、场隔离氧化层、N型或P型场隔离和增强型NMOS管,所述CDMOS工艺还包括:N型隔离阱和PMOS器件,其中:PMOS器件处于N型隔离阱中,所述N型隔离阱处于P型隔离阱内。一种CDMOS工艺的制作方法,所述方法包括:在P型隔离阱区域内光刻出N型隔离阱区域;向所述N型隔离阱区域内注入杂质离子,并将生成的N型隔离阱与该P型隔离阱一起推进至设定的深度;对所述P型隔离阱和N型隔离阱做隔离氧化处理后,将增强型NMOS器件加入至P型隔离阱且该增强型NMOS器件不在所述N型隔离阱内,以及将PMOS器件加入至该N型隔离阱内。本专利技术有益效果如下:本专利技术实施例通过将现有技术中CDMOS工艺中的耗尽型NMOS器件用PMOS器件代替,为了实现这种替代,在制作工艺上,增加了 N型隔离阱,所述N型隔离阱处于P型隔离阱的空间内,并将增加的PMOS器件处于N型隔离阱内工作,由于PMOS器件是增强型器件,只有在PMOS器件栅极电压值达到设定的开启电压值时才进行工作,否则PMOS器件不工作,与现有的耗尽型NMOS器件相比,可避免耗尽型NMOS器件在不工作的状态下静态漏电流偏大导致芯片待机功耗偏大的问题。【附图说明】图1为传统的CDMOS工艺的结构示意图;图2为本专利技术实施例一的一种CDMOS工艺平台的结构示意图;图3为本专利技术实施例二的一种CDMOS工艺的制作方法。【具体实施方式】为了实现本专利技术的目的,本专利技术实施例提供了 一种CDMOS工艺以及制作方法,通过将现有技术中CDMOS工艺中的耗尽型NMOS器件用PMOS器件代替,为了实现这种替代,在制作工艺上,增加了 N型隔离讲,所述N型隔离阱处于P型隔离阱的空间内,并将增加的PMOS器件处于N型隔离阱内工作,由于PMOS器件是增强型器件,只有在PMOS器件栅极电压值达到设定的开启电压值时才进行工作,否则PMOS器件不工作,与现有的耗尽型NMOS器件相比,可避免耗尽型NMOS器件在不工作的状态下静态漏电流偏大导致芯片待机功耗偏大的问题。。下面结合说明书附图对本专利技术各实施例进行详细描述。实施例一:如图2所示,为本专利技术实施例一的一种CDMOS工艺平台的结构示意图。所述CDMOS工艺平台包括:N型衬底和N型外延、P型隔离阱、P隔离环、VDMOS体区、N型源漏及引线区、P型源漏及引线区、栅极氧化层、多晶硅栅极、场隔离氧化层、N型或P型场隔离和增强型NMOS管,在此基础上,还包括:N型隔离阱和PMOS器件,其中:PMOS器件处于N型隔离阱中,所述N型隔离阱通过光刻方式处于P型隔离阱内。其中,所述N型隔离阱的深度值低于P型隔离阱的深度值,且所述N型隔离阱在P型隔离阱中的位置是悬空的。也就是说,N型隔离阱处于P型隔离阱的内部,所述N型隔离阱被P型隔离阱包围。具体地,N型隔离阱完全被P型隔离阱包住,并且N型隔离阱的深度值小于P型隔离阱的深度值,这主要是因为CDMOS工艺平台在制作时采用VDMOS结构,背面是CDMOS器件的漏极,需要承载高压,因此,必须与低压器件的隔离阱做到完全隔离。通过本专利技术实施例一的方案,将现有技术中CDMOS工艺中的耗尽型NMOS器件用PMOS器件代替,为了实现这种替代,在制作工艺上,增加了 N型隔离阱,所述N型隔离阱处于P型隔离阱的空间内,并将增加的PMOS器件处于N型隔离阱内工作,由于PMOS器件是增强型器件,只有在PMOS器件栅极电压值达到设定的开启电压值时才进行工作,否则PMOS器件不工作,与现有的耗尽型NMOS器件相比,可避免耗尽型NMOS器件在不工作的状态下静态漏电流偏大导致芯片待机功耗偏大的问题。实施例二:如图3所示,为本专利技术实施例二的一种CDMOS工艺的制作方法的流程图,所述方法包括:步骤101:制作P型隔离阱。具体地,首先,在N型衬底和N型外延的基础上,对EPI晶圆进行激光打标与清洗,生长垫氧;其次,采用光刻的方式制作P型隔离阱。步骤102:制作N型隔离阱。具体地,在步骤102中,首先,在P型隔离阱区域内光刻出N型隔离阱区域。具体地,在已经做好的P型隔离阱中光刻出一部分连续的区域,在该光刻出的区域内添加N型隔离阱。其次,向所述N型隔离阱区域内注入杂质离子,并将生成的N型隔离阱与该P型隔离阱一起推进至设定的深度。具体地,高能注入机利用预设的注入能量,向光刻的N型隔离阱区域注入杂质离子形成N型隔离阱。所述预设的注入能量的范围值在200kev?240kev。较优地,所述预设的注入能量的值为220kev。其中,所述向N型隔离阱区域注入的杂质离子的数量越多,所述PMOS器件的开启电压越高。[0041 ] 较优地,利用预设的推进温度和时间,将该N型隔离阱与该P型隔离阱一起推进至设定的深度,在注入能量的控制下使得所述N型隔离阱的深度值低于P型隔离阱的深度值,且所述N型隔离阱在P型隔离阱中悬空。其中,推进工艺可由高温炉管完成。需要说明的是,预设的推进的温度和时间可以根据实际需要来确定,这里不做限定。N型隔离阱是一个悬空隔离阱,即N型隔离阱在P型隔离阱内部,N型隔离阱与P型隔离阱处于隔离状态。由于本文档来自技高网
...

【技术保护点】
一种CDMOS工艺平台,包括:N型衬底和N型外延、P型隔离阱、P隔离环、VDMOS体区、N型源漏及引线区、P型源漏及引线区、栅极氧化层、多晶硅栅极、场隔离氧化层、N型或P型场隔离和增强型NMOS管,其特征在于,所述CDMOS工艺还包括:N型隔离阱和PMOS器件,其中:PMOS器件处于N型隔离阱中,所述N型隔离阱处于P型隔离阱内。

【技术特征摘要】
1.一种CDMOS工艺平台,包括:N型衬底和N型外延、P型隔离阱、P隔离环、VDMOS体区、N型源漏及引线区、P型源漏及引线区、栅极氧化层、多晶硅栅极、场隔离氧化层、N型或P型场隔离和增强型NMOS管,其特征在于,所述CDMOS工艺还包括:N型隔离阱和PMOS器件,其中: PMOS器件处于N型隔离阱中,所述N型隔离阱处于P型隔离阱内。2.如权利要求1所述的工艺平台,其特征在于,所述N型隔离阱的深度值低于P型隔离阱的深度值,且所述N型隔离阱在P型隔离阱中的位置是悬空的。3.—种CDMOS工艺的制作方法,其特征在于,所述方法包括: 在P型隔离阱区域内光刻出N型隔离阱区域; 向所述N型隔离阱区域内注入杂质离子,并将生成的N型隔离阱与该P型隔离阱一起推进至设定的深度; 对所述P型隔离阱和N型隔离阱做隔离氧化处理后,将增强型NMOS器件加入至P型隔离阱且该增强型NMOS器件不在...

【专利技术属性】
技术研发人员:李天贺陈建国
申请(专利权)人:北大方正集团有限公司深圳方正微电子有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1