LVDS信号采集装置制造方法及图纸

技术编号:9684475 阅读:119 留言:0更新日期:2014-02-15 14:37
本实用新型专利技术公开了一种LVDS信号采集装置,包括:LVDS信号接收模块接收平板电视发送的LVDS信号,然后经LVDS信号解码模块转换为TTL信号;时序识别模块将TTL信号进行时序识别以获取信号时序信息;控制处理器将信号时序信息发送给所述USB3.0发送/接收模块;信号格式转换模块将不同格式的TTL信号转换为统一格式的TTL信号,并在控制处理器的控制下将统一格式的TTL信号通过高速缓冲及传输控制器发送给USB3.0发送/接收模块;USB3.0发送/接收模块在控制处理器的控制下,将接收到的统一格式的TTL信号和信号时序信息发送给测试装置进行数据测试。(*该技术在2023年保护过期,可自由使用*)

【技术实现步骤摘要】
LVDS信号采集装置
本技术涉及电子设备领域,尤其涉及一种LVDS信号采集装置。
技术介绍
随着科技的进步,时代的发展,数字化时代的到来,数字化液晶电视已经普及到千家万户,液晶电视的生产量也在这几年呈一种几何式的爆发式增长。生产量的提高势必要求生产厂商不断扩大生产规模,提高生产效率,增加劳动力投入,尤其近几年,国内劳动力成本逐年快速增长,这样也势必带来了生产成本的大大增力口,而现在市场上的数字液晶电视,品牌繁多,功能丰富,竞争激烈,各个厂商之间都纷纷压低售价以换取更大市场。售价的降低而生产成本的增长,就带来了极大的矛盾,因此需要有一种方法能够提高生产效率,减少劳动力投入,降低生产成本。此外传统电视机生产出厂前的检测采用人工肉眼识别,由于各个员工的责任心,及判别标准都存在很大差异,因此检测结果存在很大的主观性和波动性,对于产品质量的标准化形成很大障碍。因此,急需一种高效可靠的液晶电视自动测试设备,来解决这个矛盾,用以降低劳动成本,提高劳动效率。而液晶电视自动测试设备的关键在于,采集LVDS信号并转换成测试装置可以识别的信号提供给计算机分析。目前的LVDS采集装置有待提高。
技术实现思路
本技术的多个方面提供一种LVDS信号采集装置,能有效将平板电视的LVDS图像采集和转换给测试装置,大大减少测试装置的处理运算量。本技术提供了一种LVDS信号采集装置,包括LVDS信号接收模块、LVDS信号解码模块、时序识别模块、信号格式转换模块、控制处理器、高速缓冲及传输控制器以及USB3.0发送/接收模块;所述LVDS信号接收模块用于接收平板电视发送的LVDS信号;所述LVDS信号解码模块将所述LVDS信号接收模块接收的LVDS信号进行解码转换为TTL信号,并将数据进行对齐打包后分别发送给信号格式转换模块和时序识别模块;所述时序识别模块将接收到的TTL信号进行时序识别,以获取信号时序信息;所述控制处理器将所述时序识别模块获取的信号时序信息发送给所述USB3.0发送/接收模块,并控制所述信号格式转换模块、高速缓冲及传输控制器和USB3.0发送/接收模块工作;所述信号格式转换模块将接收到的不同格式的TTL信号转换为统一格式的TTL信号,并在所述控制处理器的控制下将统一格式的TTL信号通过所述高速缓冲及传输控制器发送给所述USB3.0发送/接收模块;所述USB3.0发送/接收模块在所述控制处理器的控制下,将接收到的统一格式的TTL信号和信号时序信息发送给测试装置进行数据测试,并将测试装置发送的控制命令发送给所述控制处理器,以控制所述信号格式转换模块和高速缓冲及传输控制器工作。作为上述方案的改进,所述信号格式转换模块利用FPGA的并行数据处理能力将不同格式的TTL信号进行实时数据转换为统一格式的TTL信号。作为上述方案的改进,所述不同格式的TTL信号包括LVDS MAP,lObit,8bit或6bit的多种格式。作为上述方案的改进,所述USB3.0发送/接收模块的数据传输率达到5Gbps。作为上述方案的改进,所述LVDS信号解码模块通过FPGA将LVDS信号进行解码转换为TTL信号,能够支持多种格式的解码并同时支持Hsync-Vsync模式和DE only模式。作为上述方案的改进,所述时序识别模块将接收到的TTL信号进行时序识,以获取 HTOTAL、VTOATL、HACTIVE、VACTIVE、HACTIVE_START、VACTIVE_START、HSYNC_FREQ、VSYNC_FREQ和DCLK时序特征的信号时序信息。与现有技术相比,本技术公开的LVDS信号采集装置具有如下有益效果:1、使用FPGA对LVDS进行解码,能够支持多种格式的解码并同时支持HsyncJsync模式和DE only模式;2、支持输出数据的格式转换,大大减少后端电脑的处理运算量;3、采集图像过程能同时记录输出LVDS时序特特征,例如HTOTAL、VTOATL,HACTIVE、VACTIVE、HACTIVE_START、VACTIVE_START、HSYNC_FREQ、VSYNC_FREQ 和 DCLK 等时序特征;4、利用USB3.0接口进行数据的接收/发送,USB3.0接口 5Gbps的带宽保证了可以实时采集1080P60的图像,同时又具有便携易用的优点。【附图说明】图1是本技术实施例中一种LVDS信号采集装置的结构示意图。【具体实施方式】下面将结合本技术实施例中的附图,对本技术实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本技术一部分实施例,而不是全部的实施例。基于本技术中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本技术保护的范围。参见图1,是本技术实施例提供的一种LVDS信号采集装置的结构示意图。该LVDS信号采集装置10包括LVDS信号接收模块1、LVDS信号解码模块2、时序识别模块3、信号格式转换模块4、控制处理器5、高速缓冲及传输控制器6以及USB3.0发送/接收模块7,其中:所述LVDS信号接收模块I用于接收平板电视发送的LVDS信号。所述LVDS信号解码模块2将所述LVDS信号接收模块I接收的LVDS信号进行解码转换为TTL信号,并将数据进行对齐打包后分别发送给信号格式转换模块4和时序识别模块3。具体的,所述LVDS信号解码模块2通过FPGA将LVDS信号进行解码转换为TTL信号,能够支持多种格式的解码并同时支持HsyncJsync模式和DE_only模式。所述时序识别模块3将接收到的TTL信号进行时序识别,以获取信号时序信息;具体的,所述时序识别模块3将接收到的TTL信号进行时序识别,以获取HTOTAL、VT0ATL、HACTIVE、VACTIVE、HACTIVE_START、VACTIVE_START、HSYNC_FREQ、VSYNC_FREQ 和 DCLK 时序特征的信号时序信息。所述控制处理器5为内嵌的控制处理器,起到控制整个装置工作的作用,包括将所述时序识别模块3获取的信号时序信息发送给所述USB3.0发送/接收模块7,还控制所述信号格式转换模块4、高速缓冲及传输控制器6和USB3.0发送/接收模块7工作。所述信号格式转换模块4将接收到的不同格式的TTL信号转换为统一格式的TTL信号,并在所述控制处理器5的控制下将统一格式的TTL信号通过所述高速缓冲及传输控制器6发送给所述USB3.0发送/接收模块7。具体的,所述信号格式转换模块4可以利用FPGA的并行数据处理能力将不同格式的,例如LVDS MAP,IObit,8bit或6bit等多种格式的TTL信号转换成统一格式。所述USB3.0发送/接收模块7在所述控制处理器5的控制下,将接收到的统一格式的TTL信号和信号时序信息发送给测试装置(通过测试装置的USB3.0接口)进行数据测试,并将测试装置发送的控制命令发送给所述控制处理器5,以控制所述信号格式转换模块4和高速缓冲及传输控制器6工作。具体的,所述USB3.0发送/接收模块7的数据传输率达到5Gbps。使用USB3.0接口 5Gbps的带宽保证了可以实时采集1080P60的图像,同时又具有便携易用本文档来自技高网...

【技术保护点】
一种LVDS信号采集装置,其特征在于,包括LVDS信号接收模块、LVDS信号解码模块、时序识别模块、信号格式转换模块、控制处理器、高速缓冲及传输控制器以及USB3.0发送/接收模块;所述LVDS信号接收模块用于接收平板电视发送的LVDS信号;所述LVDS信号解码模块将所述LVDS信号接收模块接收的LVDS信号进行解码转换为TTL信号,并将数据进行对齐打包后分别发送给信号格式转换模块和时序识别模块;所述时序识别模块将接收到的TTL信号进行时序识别,以获取信号时序信息;所述控制处理器将所述时序识别模块获取的信号时序信息发送给所述USB3.0发送/接收模块,并控制所述信号格式转换模块、高速缓冲及传输控制器和USB3.0发送/接收模块工作;所述信号格式转换模块将接收到的不同格式的TTL信号转换为统一格式的TTL信号,并在所述控制处理器的控制下将统一格式的TTL信号通过所述高速缓冲及传输控制器发送给所述USB3.0发送/接收模块;所述USB3.0发送/接收模块在所述控制处理器的控制下,将接收到的统一格式的TTL信号和信号时序信息发送给测试装置进行数据测试,并将测试装置发送的控制命令发送给所述控制处理器,以控制所述信号格式转换模块和高速缓冲及传输控制器工作。...

【技术特征摘要】
1.一种LVDS信号采集装置,其特征在于,包括LVDS信号接收模块、LVDS信号解码模块、时序识别模块、信号格式转换模块、控制处理器、高速缓冲及传输控制器以及USB3.0发送/接收模块; 所述LVDS信号接收模块用于接收平板电视发送的LVDS信号; 所述LVDS信号解码模块将所述LVDS信号接收模块接收的LVDS信号进行解码转换为TTL信号,并将数据进行对齐打包后分别发送给信号格式转换模块和时序识别模块; 所述时序识别模块将接收到的TTL信号进行时序识别,以获取信号时序信息; 所述控制处理器将所述时序识别模块获取的信号时序信息发送给所述USB3.0发送/接收模块,并控制所述信号格式转换模块、高速缓冲及传输控制器和USB3.0发送/接收模块工作; 所述信号格式转换模块将接收到的不同格式的TTL信号转换为统一格式的TTL信号,并在所述控制处理器的控制下将统一格式的TTL信号通过所述高速缓冲及传输控制器发送给所述USB3.0发送/接收模块; 所述USB3.0发送/接收模块在所述控制处理器的控制下,将接收到的统一格式的TTL信号和信号时序信息发送给测试装置进行数据测试,并将测试装置发送的控制命令发送给所述...

【专利技术属性】
技术研发人员:邱永刚
申请(专利权)人:广州视源电子科技股份有限公司
类型:实用新型
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1