The utility model relates to a two phase comparator digital PLL circuit, including the input end connected with the reference clock multiplier, the output end of the parallel multiplier with frequency discriminator error and phase comparator output is two yuan, the two yuan of the phase comparator connected in parallel with the integral module and proportion module the output end, integral module is connected in series with the integrator, the output error of the frequency discriminator and the integrator end are connected with a sigma delta modulator, the sigma delta modulator through a digital analog conversion module is connected to a voltage controlled oscillator, the output terminal of the voltage controlled oscillator is connected in series with the fractional-N divider output fractional-N divider terminals are respectively connected with the error of the frequency discriminator and a phase comparator two yuan. The two phase comparator digital PLL circuit is not affected by voltage temperature, suitable for migration to the next generation process, do not need to do large capacitance loop filter, and also helps to realize fractional low noise.
【技术实现步骤摘要】
二元相位比较器数字锁相环电路
本技术涉及一种锁相环电路,尤其涉及一种二元相位比较器数字锁相环电路。
技术介绍
锁相环为频率较为稳定的一种方法,主要有VCO (压控振荡器)和PLL IC,压控振荡器给出一个信号,一部分作为输出,另一部分通过分频与PLL IC所产生的本振信号作相位比较;为了保持频率不变,就要求相位差不发生改变,如果有相位差的变化,则PLL IC的电压输出端的电压发生变化,去控制VC0,直到相位差恢复,达到锁频的目的。该锁相环能使受控振荡器的频率和相位均与输入信号保持确定关系的闭环电子电路,可广泛运用在射频前端,高速串行数字通信等领域。传统环路依赖模拟设计,其中的鉴相器和环路滤波器等均是模拟电路。模拟电路受工艺、温度和电压影响,性能受到一定的限制。同时,比较占面积,如果是比较普通的运用,可占整个锁相环面积的2/3,如果是需要带宽比较低,噪声性能比较好或者需要一些参数如时钟抖动传递函数的峰值比较小等,则需要nF级别的电容,因此往往无法做到芯片内。
技术实现思路
本技术所要解决的技术问题是,提供一种不受电压和温度影响,且无需面积很大的电容来做环路滤波器的二元相位比较器数字锁相环电路。为了解决上述技术问题,本技术是通过以下技术方案实现的:一种二元相位比较器数字锁相环电路,包括输入端连接参考时钟的倍乘器,所述倍乘器的输出端并联有频率误差鉴别器和二元相位比较器,所述二元相位比较器的输出端上并联有积分项模块和比例项模块,积分项模块的输出端上串联有积分器,所述频率误差鉴别器和积分器的输出端均连接Σ-Λ调制器,该Σ-Λ调制器通过数模转换模块连接压控振荡 ...
【技术保护点】
一种二元相位比较器数字锁相环电路,其特征在于:包括输入端连接参考时钟的倍乘器(1),所述倍乘器(1)的输出端并联有频率误差鉴别器(2)和二元相位比较器(3),所述二元相位比较器(3)的输出端上并联有积分项模块(4)和比例项模块(5),积分项模块(4)的输出端上串联有积分器(6),所述频率误差鉴别器(2)和积分器(6)的输出端均连接Σ?Δ调制器(7),该Σ?Δ调制器(7)通过数模转换模块(8)连接压控振荡器(9),所述压控振荡器(9)的输出端上串联有小数分频除法器(10),小数分频除法器(10)的输入端上并联有连接倍乘系数的Σ?Δ调制器(11),且小数分频除法器(10)的输出端分别连接频率误差鉴别器(2)和二元相位比较器(3)。
【技术特征摘要】
1.一种二元相位比较器数字锁相环电路,其特征在于:包括输入端连接参考时钟的倍乘器(1),所述倍乘器(I)的输出端并联有频率误差鉴别器(2)和二元相位比较器(3),所述二元相位比较器(3)的输出端上并联有积分项模块(4)和比例项模块(5),积分项模块(4)的输出端上串联有积分器(6),所述频率误差鉴别器(2)和积分器(6)的输出端均连接Σ-Δ调制器(7),该Σ-Λ调制器(7)通过数模转换模块(8)连接压控振荡器(9),所述压控振荡器(9)的输出端上串联有小数分频除法器(10),小数分频除法器(10)的输入端上并联有连接倍乘系数的Σ-Λ调制器(11),且小数分频除法器(10...
【专利技术属性】
技术研发人员:刘雄,
申请(专利权)人:苏州苏尔达信息科技有限公司,
类型:实用新型
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。