平面显示器的驱动电路制造技术

技术编号:9597611 阅读:107 留言:0更新日期:2014-01-23 02:53
平面显示器的驱动电路,包括充电电路路径、放电电路路径以及检测电路。充电电路路径用以对显示面板所对应的像素充电,有第一阻抗状态与第二阻抗状态,第一阻抗状态的阻抗值小于该第二阻抗状态的阻抗值。放电电路路径用以对显示面板所对应的像素放电,有第三阻抗状态与第四阻抗状态,第三阻抗状态的阻抗值小于第四阻抗状态的阻抗值。检测电路检测是否该充电电路路径或该放电电路路径是在不稳定的第一状态,或是在接近稳定的第二状态。在该第一状态时,其控制该充电电路路径在该第一阻抗状态,或控制该放电电路路径在该第三阻抗状态。在该第二状态时,其控制该充电电路路径在该第二阻抗状态,或控制该放电电路路径在该第四阻抗状态。

【技术实现步骤摘要】
【专利摘要】平面显示器的驱动电路,包括充电电路路径、放电电路路径以及检测电路。充电电路路径用以对显示面板所对应的像素充电,有第一阻抗状态与第二阻抗状态,第一阻抗状态的阻抗值小于该第二阻抗状态的阻抗值。放电电路路径用以对显示面板所对应的像素放电,有第三阻抗状态与第四阻抗状态,第三阻抗状态的阻抗值小于第四阻抗状态的阻抗值。检测电路检测是否该充电电路路径或该放电电路路径是在不稳定的第一状态,或是在接近稳定的第二状态。在该第一状态时,其控制该充电电路路径在该第一阻抗状态,或控制该放电电路路径在该第三阻抗状态。在该第二状态时,其控制该充电电路路径在该第二阻抗状态,或控制该放电电路路径在该第四阻抗状态。【专利说明】平面显不器的驱动电路
本专利技术是有关于一种平面显示器的驱动电路,特别是关于具有降温效果的驱动电路。
技术介绍
平面显示器的显示面板是由像素阵列所组成。每一个像素例如会包含对应原色的多个次像素色,已分别依照所要求的灰阶数显示其颜色的亮度,进而组成一个彩色像素的色彩。每一像素的驱动电压是依照灰阶数(grey level)变化。对于动态影像,显示面板会依照频率不断显示新的画面,也因此对被驱动的像素进行充放电。图1绘示传统平面显示器的驱动电路示意图。传统的平面显示器的驱动电路102,接收电压输入电路100的电压输入信号Vin,以对平面显示器的显示面板104的对应像素的像素电容器116进行充电或是放电,以达到对应电压输入信号Vin所要的电压以显示所要的灰阶数。就一般架构,电压输入电路100例如是一个运算放大器,根据数字的灰阶值数据,放大到用以控制驱动电路的电压,统称为Vin,通过驱动电路102对像素的像素电容器116充电,而像素的电路换产生像素电阻114,以RP表示其阻抗值。在驱动电路102内部一般也包含充电电路路径与放电电路路径。充电电路路径例如包括P型金属氧化物半导体(MOS)晶体管106、开关器110以及静电放电(ElectrostaticDischarge, ESD)元件112,其分别的内阻抗以RSP、RS、RE来表示。放电电路路径例如包括N型MOS晶体管108、开关器110以及静电放电元件112。N型MOS晶体管108的内阻抗以RSP0 P型MOS晶体管106与N型MOS晶体管108的栅极也受正常运作的电压输入电路100所控制,以因应灰阶值控`制其导通程度。在充电阶段时,系统高电压Vdd提供电压,因应输入电压Vin,对像素电容器116充电。素电容器116的电容值以CP表示,需要一段时间后才会达到稳定,因此在驱动电路102的输出端的输出电压Vout在充电阶段,其对随时间渐增。当在放电阶段时,地电压提供放电的电压。由于驱电路本身的内阻抗,其在驱动时会产生功耗,也因此会产生热。当像素密度增加时,其所产生的热将不可忽视。如何降低驱动电路的温度是研发的一个课题。
技术实现思路
本专利技术提供一种平面显示器的驱动电路,可以具有降低温度的效果。本专利技术提供一种平面显示器的驱动电路,有一输出端用以驱动一显示面板的像素的显示。驱动电路包括充电电路路径、放电电路路径、以及检测电路。充电电路路径用以对该显示面板所对应的像素充电,有第一阻抗状态与第二阻抗状态,该第一阻抗状态的阻抗值小于该第二阻抗状态的阻抗值。放电电路路径用以对该显示面板所对应的像素放电,有第三阻抗状态与第四阻抗状态,该第三阻抗状态的阻抗值小于该第四阻抗状态的阻抗值。检测电路检测是否该充电电路路径或该放电电路路径是在充/放电阶段的第一状态,或是在电压已接近稳定的第二状态。在该第一状态时控制该充电电路路径在该第一阻抗状态,或控制该放电电路路径在该第三阻抗状态;在该第二状态时控制该充电电路路径在该第二阻抗状态,或控制该放电电路路径在该第四阻抗状态。为让本专利技术的上述特征和优点能更明显易懂,下文特举实施例,并配合所附图式作详细说明如下。【专利附图】【附图说明】图1传统平面显示器的驱动电路示意图。图2绘示依据本专利技术一实施例,平面显示器的驱动电路示意图。图3绘示依据本专利技术一实施施例,检测电路的示意图。图4绘示依据本专利技术一实施例,平面显示器的驱动电路示意图。图5绘示依据本专利技术一实施例,图4的驱动电路202的控制机制示意图。图6绘示依据本专利技术一实施例,平面显示器的驱动电路示意图。图7绘示依据本专利技术一实施例,检测电路200的示意图。图8绘示依据本专利技术一实施例,图6的驱动电路202的控制机制示意图。图9绘示依据本专利技术一实施例,平面显示器的驱动电路示意图。图10绘示依据本专利技术一实施例,图9的驱动电路202的控制机制示意图。图11绘示依据本专利技术一实施例,检测电路的检测机制示意图。100:电压输入电路102:驱动电路104:显示面板106、108:M0S晶体管110:开关器112:静电放电元件114:像素电阻116:像素电容器200:针测电路202:驱动电路206:场效应晶体管电路208:场效应晶体管电路210:开关电路212、264:静电放电电路220、232、234:比较器250:电路路径252、254、274、276:M0S 晶体管 260:电路路径300、400:充电期间302、306、402、406、502、506:稳定期间304、404:放电期间262、270、272:开关器500、504:充放电期间【具体实施方式】首先考虑图1的传统电路,其会随着面板的负载或是帧速率(Frame Rate)的提升导致驱动芯片的温度上升,因而造成驱动芯片和面板的特性以及可靠度变差。本专利技术检视驱动芯片的热源,其主要来自于对平面显示器充放电的电荷(Q)流经驱动电路时,驱动电路的输出端内阻抗所造成,输出端内阻抗以RIC表示,在面板充电时RIC=RSP+RS+RE,放电时RIC=RSN+RS+RE。而驱动电路所主要产生的热PIC=I2RIC, I为平面显示器每一充放电周期流经驱动电路内阻的电荷,面板的负载RP与CP为固定值所以驱动电路所需提供的I不变。因此若能降低驱动电路的输出端内阻抗,RIC,便可降低驱动电路的温度。但是若任意改变内阻抗会造成原本设计下的驱动电路的稳定度或静电放电元件的放电能力等特性的改变。本专利技术的一实施例,提出一种可以动态改变驱动电路的输出端内阻抗的电路结构,允许在充放电阶段的初始阶段降低驱动电路的内阻抗,而在完成充放电后,恢复原设计所预定的内阻抗值。因此在充充放电时减少功耗,以降低热的产生,且不会影响正常的显示操作。图2绘示依据本专利技术一实施例,平面显示器的驱动电路示意图。参阅图2,比较于如图1的传统电路,本实施例的驱动电路202的内阻抗可以动态在充电阶段或是放电阶段改变驱动电路202的内阻抗。驱动电路202可以包括充电电路路径与放电电路路径。另外。要判断是否处于充电或放电的状态,其可以通过一检测电路来完成。检测电路可以配置在驱动电路202内部或是外部,其一实际设计而定。本实施例的检测电路在图2没有实际绘示,但是在后续图3、7会有较详细的电路设计实施例。充电电路路径例如是包括场效应晶体管电路206、开关电路210、以及静电放电电路212所组成。放电电路路径例如是包括场效应晶体管电路208、开关电路210、以及静电放电电路212所组成。关于开关电路210,其基于实际操作本文档来自技高网
...

【技术保护点】
一种平面显示器的驱动电路,有一输出端用以驱动一显示面板的像素的显示,包括:一充电电路路径,以对该显示面板所对应的像素充电,有第一阻抗状态与第二阻抗状态,该第一阻抗状态的阻抗值小于该第二阻抗状态的阻抗值;一放电电路路径,以对该显示面板所对应的像素放电,有第三阻抗状态与第四阻抗状态,该第三阻抗状态的阻抗值小于该第四阻抗状态的阻抗值;以及一检测电路,检测是否该充电电路路径或该放电电路路径是在充/放电阶段的第一状态,或是在电压已接近稳定的第二状态,在该第一状态时控制该充电电路路径在该第一阻抗状态,或控制该放电电路路径在该第三阻抗状态;在该第二状态时控制该充电电路路径在该第二阻抗状态,或控制该放电电路路径在该第四阻抗状态。

【技术特征摘要】

【专利技术属性】
技术研发人员:黄如琳刘岳修
申请(专利权)人:联咏科技股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1