本发明专利技术提供一种简化的CCT前仿真方法,CCT为PCB设计中实际走线环境对信号损耗影响提供了便捷的前仿真方法,同时也给项目前期风险评估及设计规划提供了强有力的评判依据。其自主性的仿真流程,也为研发设计者提供了有效独立的研发过程,不再完全依赖英特尔的设计指导,从而研发出拥有自我特色更具创新的产品。只需将新项目的前仿真结果与已研发成功的项目仿真结果作比较,如果比较结果好于已通过测试的项目仿真值,则新项目的方案及拓扑可行性较大;若差于已通过测试的项目仿真值,则需评估风险及方案可行性,并适当改变项目方案并重新仿真比较。
【技术实现步骤摘要】
【专利摘要】本专利技术提供一种简化的CCT前仿真方法,CCT为PCB设计中实际走线环境对信号损耗影响提供了便捷的前仿真方法,同时也给项目前期风险评估及设计规划提供了强有力的评判依据。其自主性的仿真流程,也为研发设计者提供了有效独立的研发过程,不再完全依赖英特尔的设计指导,从而研发出拥有自我特色更具创新的产品。只需将新项目的前仿真结果与已研发成功的项目仿真结果作比较,如果比较结果好于已通过测试的项目仿真值,则新项目的方案及拓扑可行性较大;若差于已通过测试的项目仿真值,则需评估风险及方案可行性,并适当改变项目方案并重新仿真比较。【专利说明】一种简化的CCT前仿真方法
本专利技术涉及计算机
,具体地说是一种简化的CCT前仿真方法。
技术介绍
随着日益上升的信号速率,PCB设计中实际走线环境对信号的损耗影响越来越大,从而造成系统信号稳定性的风险也越来越高。因此要设计出有把握的,低风险的稳定系统,在设计前期对信号的实际走线环境做模拟并仿真出信号衰减损耗等影响就显得十分重要。通道的检查工具CCT(Channel Check Tool)以下简称CCT,就是为信号前仿真提供了一种简便快捷有效的仿真方法,其仿真流程如图1所示,将新项目的前仿真结果与已有项目的仿真结果作比较,如果比较结果好于已通过测试的项目仿真值,则新项目的方案及拓扑可行性较大;若差于已通过测试的项目仿真值,则需评估风险及方案可行性,并适当改变项目方案并重新仿真比较。CCT为PCB设计中实际走线环境对信号损耗影响提供了便捷的前仿真方法,同时也给项目前期风险评估及设计规划提供了强有力的评判依据。其自主性的仿真流程(如图1所示),也为研发设计者提供了有效独立的研发过程,不再完全依赖英特尔的设计指导,从而研发出拥有自我特色更具创新的产品。如图1所示,我们只需将新项目的前仿真结果与已研发成功的项目仿真结果作比较,如果比较结果好于已通过测试的项目仿真值,则新项目的方案及拓扑可行性较大;若差于已通过测试的项目仿真值,则需评估风险及方案可行性,并适当改变项目方案并重新仿真比较。但是由于系统架构的复杂性,高速总线往往贯穿多个PCB单板,在仿真提取模型时,就需要针对各个不同层叠的单板建立过孔模型和传输线模型,这样会耗费大量的时间,从而影响项目进度。此专利技术就是针对这类问题,简化CCT仿真方法。
技术实现思路
本专利技术的目的是提供一种简化的CCT前仿真方法。本专利技术的目的是按以下方式实现的,步骤如下: 1)建立与英特尔设计指导近似或自己已完成并通过测试的类似项目的拓扑仿真链路,即根据现有项目选取相似系统架构的已成功项目作为仿真参照; 2)截取出架构中总线拓扑中不同PCB设计的那部分链路做模型提取,建立新项目的拓扑仿真链路; 3)开始时域仿真,通过CCT仿真比较不同PCB设计的那部分链路的仿真结果,并做风险评估,计算并比较前两者的通道参数; 4)风险评估; 5)如果风险可接受,结束前仿真;如果风险不可接受,返回步骤I)改变参考拓扑或返回步骤2)改变设计参数。本专利技术的有益效果是:CCT这种仿真方法的应用性很强,自主性也很高。但是由于有些总线的链路拓扑很复杂,往往贯穿好几块PCB板,这样在仿真提取模型时,就需要针对各个不同层叠的单板建立过孔模型和传输线模型,而提取模型的过程花费时间相对较长,尤其是过孔模型,并且在链路中链接过多模型往往会出现链路不收敛的问题,因此本专利技术就是针对此问题,简化CCT仿真,当系统架构完全一样或部分一样时,我们只提取拓扑中的不同之处的链路做仿真比较。【专利附图】【附图说明】图1是CCT仿真流程图; 图2是A项目与B项目某总线拓扑图; 图3是项目A单板I走线环境图; 图4是项目B单板I走线环境图。【具体实施方式】参照说明书附图对本专利技术的方法作以下详细地说明。随着日益上升的信号速率,PCB设计中实际走线环境对信号的损耗影响越来越大,从而造成系统信号稳定性的风险也越来越高。因此要设计出有把握的,低风险的稳定系统,在设计前期对信号的实际走线环境做模拟并仿真出信号衰减损耗等影响就显得十分重要。通道的检查工具CCT(Channel Check Tool)就为信号前仿真提供了一种简便快捷有效的仿真方法,其仿真流程如图1所示,将新项目的前仿真结果与已有项目的仿真结果作比较,如果比较结果好于已通过测试的项目仿真值,则新项目的方案及拓扑可行性较大;若差于已通过测试的项目仿真值,则需评估风险及方案可行性,并适当改变项目方案并重新仿真比较。通常有很多近似的设计,系统架构近似或一样,只是在功能上有所调整,高速信号的拓扑结构也近似或相同,只是在单板内的走线环境或单板层叠结构有所不同,于是我们在前仿真时只用与我们的成功案例做比较即可,不用局限于英特尔的设计指导。例如A项目与B项目的系统架构完全一致,只是功能实现有些不同,某总线拓扑(如图2所示)也完全一致,而且A项目已通过测试。所以在做B项目前仿真时,我们只需与A项目的仿真结果作比较即可。而A项目与B项目共用一部分PCB,只有在第一块单板上走线长度不同,层叠不同,走线环境不同(如图3,图4所示)。于是为了节省时间,简化仿真,我们只对两个项目做第一块单板的仿真比较,这样在仿真模型提取时,我们只需要提取第一块单板的过孔及传输线模型即可,为我们的仿真时间至少节约60%以上。在当前的多项目设计环境下,通常有很多近似的设计,系统架构近似或一样,只是在功能上有所调整,高速信号的拓扑结构也近似或相同,只是在单板内的走线环境或单板层叠结构有所不同,于是我们在前仿真时只用与我们的成功案例做比较即可,不用局限于英特尔的设计指导。因此CCT这种仿真方法的应用性很强,自主性也很高。但是由于有些总线的链路拓扑很复杂,往往贯穿好几块PCB板,这样在仿真提取模型时,就需要针对各个不同层叠的单板建立过孔模型和传输线模型,而提取模型的过程花费时间相对较长,尤其是过孔模型,并且在链路中链接过多模型往往会出现链路不收敛的问题,因此本专利技术就是针对此问题,简化CCT仿真,当系统架构完全一样或部分一样时,我们只提取拓扑中的不同之处的链路做仿真比较。实施例步骤如下 1)根据现有项目选取相似系统架构的已成功项目作为仿真参照; 2)截取出架构中总线拓扑中不同PCB设计的那部分链路做模型提取; 3)通过CCT仿真比较不同PCB设计的那部分链路的仿真结果,并做风险评估。除说明书所述的技术特征外,均为本专业技术人员的已知技术。【权利要求】1.一种简化的CCT前仿真方法,其特征在于步骤如下: 1)建立与英特尔设计指导近似或自己已完成并通过测试的类似项目的拓扑仿真链路,即根据现有项目选取相似系统架构的已成功项目作为仿真参照; 2)截取出架构中总线拓扑中不同PCB设计的那部分链路做模型提取,建立新项目的拓扑仿真链路; 3)开始时域仿真,通过CCT仿真比较不同PCB设计的那部分链路的仿真结果,并做风险评估,计算并比较前两者的通道参数; 4)风险评估; 5)如果风险可接受,结束前仿真;如果风险不可接受,返回步骤I)改变参考拓扑或返回步骤2)改变设计参数。【文档编号】G06F17/50GK103455691SQ201310439118【公开日】2013年本文档来自技高网...
【技术保护点】
一种简化的CCT前仿真方法,?其特征在于步骤如下:1)建立与英特尔设计指导近似或自己已完成并通过测试的类似项目的拓扑仿真链路,即根据现有项目选取相似系统架构的已成功项目作为仿真参照;2)截取出架构中总线拓扑中不同PCB设计的那部分链路做模型提取,建立新项目的拓扑仿真链路;3)开始时域仿真,通过CCT仿真比较不同PCB设计的那部分链路的仿真结果,并做风险评估,计算并比较前两者的通道参数;4)风险评估;5)如果风险可接受,结束前仿真;如果风险不可接受,返回步骤1)改变参考拓扑或返回步骤2)改变设计参数。
【技术特征摘要】
【专利技术属性】
技术研发人员:胡倩倩,李鹏翀,
申请(专利权)人:浪潮电子信息产业股份有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。