本实用新型专利技术公开一种ROM存储器,包括:至少一个MOS管、位线和字线,其中,每个MOS管对应着至少两条位线,而两条或两条以上的位线与MOS管的连接状态可以使MOS管存储两种以上的状态信息。即在ROM存储器面积一定的前提下,通过增加位线区的数目,可以使ROM存储器的一个MOS管可编程的信息大于1比特,相应的降低了1比特信息的存储面积。(*该技术在2023年保护过期,可自由使用*)
【技术实现步骤摘要】
本技术属于集成电路领域,尤其涉及一种ROM存储器及其版图。
技术介绍
在电子计算机以及其他一些数字系统的工作过程中,需要对大量的数据进行存储。因此,存储器也就成了这些数字系统不可缺少的组成部分。现有的存储器种类很多,从存、取功能上可以分为只读存储器(Read-OnlyMemory,简称ROM)和随机存储器(Read Access Memory,简称RAM)两大类。其中,只读存储器在正常工作状态下只能从中读取数据,断电以后数据不会消失。传统ROM有一个或多个MOS管构成,并以一个MOS管作为基本存储单元。在每个基本存储单元中,MOS管的栅极连接字线,漏极连接位线,源极接地,通过位线与MOS管漏极的连通状态来控制MOS管的开关状态,从而存储信息。由于工艺规则的限制,ROM基本存储单元的面积无法做到跟随工艺尺寸成比例缩小,而且一个基本存储单元只能存储I比特信息,单位信息的存储面积偏大。
技术实现思路
有鉴于此,本技术提供一种ROM存储器及其版图,以降低单位信息的存储面积。该ROM存储器包括:至少一个MOS管、位线和字线,其中,每个MOS管的漏极对应着至少两条位线。优选的,所述ROM存储器包括一个MOS管和三条位线。优选的,所述ROM存储器包括两个MOS管和三条位线,且每个MOS管的漏极对应着二条位线。优选的,所述两个MOS管共用源极,且所述源极接地 优选的,所述ROM存储器包括两个MOS管和四条位线,且每个MOS管的漏极对应着两条位线。优选的,所述两个MOS管的栅极连接同一字线。优选的,所述ROM存储器包括至少四个以阵列方式排布的MOS管;其中,沿第一方向的同一行MOS管的栅极连接同一字线;沿第二方向的同一列MOS管中,相邻的两个MOS管共用源极,且沿第二方向的同一列MOS管的漏极对应着两条位线。优选的,所述第一方向和第二方向垂直。一种ROM存储器版图,包括至少一个MOS管区、字线区和位线区,其中,至少两个位线区与一个MOS管区的漏极金属区交叠。优选的,所述漏极金属区沿第一方向延伸,且位于MOS管区的漏极区内。优选的,所述位线区沿第二方向延伸。由上述方案可以看出,本技术所提供的ROM存储器,包括:至少一个MOS管、位线和字线,其中,每个MOS管对应着至少两条位线,而两条或两条以上的位线与MOS管的连接状态可以使MOS管存储两种以上的状态信息。即在ROM存储器面积一定的前提下,通过增加位线区的数目,可以使ROM存储器的一个MOS管可编程的信息大于I比特,相应的降低了I比特信息的存储面积。附图说明为了更清楚地说明本技术实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图是本技术的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。图1为本技术实施例所提供的一种ROM存储器电路示意图;图2为本技术实施例所提供的一种ROM存储器版图;图3为本技术实施例所提供的另一种ROM存储器电路意图;图4为本技术实施例所提供的另一种ROM存储器版图;图5为本技术实施例所提供的又一种ROM存储器电路意图;图6为本技术实施例所提供的又一种ROM存储器版图;图7为本技术实施例所提供的又一种ROM存储器电路意图;图8为本实用新 型实施例所提供的又一种ROM存储器版图;图9为本技术实施例所提供的又一种ROM存储器电路意图;图10为本技术实施例所提供的又一种ROM存储器版图。具体实施方式实施例一:本实施例提供了一种ROM存储器,包括:至少一个MOS管、位线和字线,其中,如图1所示,每个MOS管的漏极对应着至少两条位线BL,所述MOS管的栅极与字线WL相连,所述MOS管的源极接地。两条或两条以上的位线与MOS管的连接状态可以使MOS管存储两种以上的状态信息。即在ROM存储器面积一定的前提下,通过增加位线区的数目,可以使ROM存储器的一个MOS管可编程的信息大于I比特,相应的降低了 I比特信息的存储面积。实施例二:本实施例公开了一种与上述实施例相对应的ROM存储器版图,包括至少一个MOS管区、字线区和位线区。其中,如图2所示,所述MOS管区源极区S、源极金属区SM、漏极区D、漏极金属区DM、栅极区G和栅极金属区GM。所述源极金属区SM、漏极金属区DM和栅极金属区GM均沿第一方向延伸,并沿第二方向排列,所述第一方向与第二方向垂直。且源极金属区SM位于源极区S内,漏极金属区DM位于漏极区D内,栅极金属区GM位于栅极区G内,在源极金属区SM和源极区S之间、漏极金属区DM和漏极区D之间、栅极金属区GM和栅极区G之间均设置有接触孔,以使金属和有源区实现电接触。字线区WLq与栅极金属区GM交叠,并沿第一方向延伸,且在字线区WLq与栅极金属区GM之间设置有接触孔,以实现栅极金属与字线的电接触。至少两个位线区BLq与一个MOS管区的漏极金属区DM交叠。所述位线区BLq沿第二方向延伸。在对ROM存储器编程的时候,可以通过半导体工艺制作技术(如激光打孔),在位线区BLq与漏极金属区DM之间生产出接触孔,实现位线与漏极金属区间的电接触,在ROM存储器内存储相应的状态信息。而且,最多有一条位线与漏极金属电接触,不同位线与漏极金属电接触的时候,所述ROM存储器所存储的状态信息不同,没有位线与漏极金属电接触的时候,所述ROM存储器所存储的状态信息亦不同于任何一条位线与漏极金属电接触时的状态信息。则本技术所提供的ROM存储器版图,两条或两条以上的位线与MOS管的连接状态可以使MOS管存储两种以上的状态信息。则本技术所提供的ROM存储器版图,在ROM存储器版图面积一定的前提下,通过增加位线区的数目,可以使ROM存储器的一个MOS管可编程的信息大于I比特,相应的降低了 I比特信息的存储面积。实施例三:本实施例公开了另一种ROM存储器,包括一个MOS管、一条字线和三条位线。如图3所示,MOS管的源极接地,栅极与字线WL相连,漏极对应着三条位线,分别为第一位线BLl、第二位线BL2和第三位线BL3。其中,第 一位线BLl、第二位线BL2和第三位线BL3最多只能有一条连接到MOS管的漏极,当第三位线BL3与漏极相连接时,一个MOS管所存储的状态信息为“00”;当第二位线BL2与漏极相连接时,一个MOS管所存储的状态信息为“01” ;当第一位线BLl与漏极相连接时,一个MOS管所存储的状态信息为“ 10”;当没有位线与漏极相连接时,一个MOS管所存储的状态信息为“11”。图4为上述ROM存储器的版图,可见,该ROM存储器版图包括一个MOS管区和第一位线区BLql、第二位线区BLq2和第三位线区BLq3,三个位线区均与MOS管区的漏极金属区DM交叠,而且三条位线区的设置并未占用额外的面积。可见,在具有一个MOS管的ROM存储器面积一定的前提下,通过将位线区的数目增加为三条,可以使ROM存储器中的一个MOS管存储四种状态信息,可编程2比特的信息,相应的降低了I比特信息的存储面积。实施例四本实施例提供了又一种ROM存储器,如图5所示,包括:两个MOS管、两条字线和三条位线。其中,两个MOS管共用源极本文档来自技高网...
【技术保护点】
一种ROM存储器,包括:至少一个MOS管、位线和字线,其特征在于,每个MOS管的漏极对应着至少两条位线。
【技术特征摘要】
【专利技术属性】
技术研发人员:于跃,郑坚斌,
申请(专利权)人:苏州兆芯半导体科技有限公司,
类型:实用新型
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。