描画方法和制造物品的方法技术

技术编号:8980465 阅读:165 留言:0更新日期:2013-07-31 22:35
本发明专利技术涉及一种描画方法和制造物品的方法。带电粒子束描画设备在多个第一线状图案上描画多个切割图案,所述多个第一线状图案被布置成沿着第一方向延伸,并且所述多个第一线状图案在垂直于第一方向的第二方向按预先确定的节距P对准。描画所述多个切割图案,以致在第二方向彼此相邻的每对切割图案的中心之间在第二方向的间隔Ai(i是指定切割图案对的编号)满足以下关系:Ai=m1X(m1=1,2,3,...),其中X是通过节距P定义的尺寸。

【技术实现步骤摘要】

本专利技术涉及利用带电粒子束的描画方法,和制造物品的方法。
技术介绍
随着半导体集成电路的封装密度的增大,和半导体器件的小型化,期望加速光刻技术的发展。当随着光刻技术的进步,最小图案尺寸接近于用于曝光的光源的波长时,在相邻图案之间发生非有意的光的相互作用。不过,虽然光刻工艺中使用的光源的波长保持在193nm,但是最小图案尺寸目前已接近22nm。随着最小图案尺寸和用于光刻工艺的光的波长之间的差异的增大,光刻工艺的可靠性降低。当相互作用时,来自用于光刻法的掩模上的各个图案的光束产生干涉条纹。归因于与由相邻图案产生的干涉条纹相关的各种因素,可能意外地在晶片上形成非有意的图案,或者可能偶然除去所需的图案。在任一情况下,会通过曝光形成与所期望图案不同的图案,从而导致器件损坏。诸如光学邻近效应校正(OPC)之类的校正方法用来预测相邻图案对彼此的影响,并校正掩模,以·便通过曝光形成所期望图案。不过,随着最小图案变得更加细微,光相互作用变得更复杂,从而伴随这种趋势,在光学邻近效应校正中,光相互作用的预测质量降低。作为解决上述问题的一种方法,在Proc.0f SPIE, Vol.7641,764109-1中提出一种规定具有恒定的宽度并且沿着限定方向延伸的图案的器件设计规则(下面称为ID布局)。下面将参考图10描述一种实际的制造方法。图10示出利用配备波长193nm的光源和浸溃光学系统的曝光设备的22nm代SRAM栅极单元的光刻工艺。下面将描述该工艺中的步骤。[步骤I]利用曝光设备,曝光形成具有44nm的半节距的线条和空间图案。[步骤2]在直接处理曝光形成的图案,或者处理底层之后,在整个表面上各向同性地形成膜,然后进行各向异性蚀刻,以形成具有半节距为22nm的线条和空间图案,并且使侧壁,即,图案的轮廓完好的硬掩模。在步骤2中,采用利用侧壁的双重图案化技术。[步骤3]在硬掩模上涂覆抗蚀剂,通过曝光,在抗蚀剂上形成切孔图案。[步骤4]化学处理曝光形成的切孔图案,使之缩小。[步骤5]再次进行各向异性蚀刻,从而形成具有所期望的栅极单元图案的硬掩模。下面将参考图9C描述ID布局的形状。图9C示出隔离区和栅极区。栅极区是在隔离区上形成的。在每个隔离区中,形成一维(ID)线条和空间图案(L/S)以沿着X方向延伸,同时每个栅极区中,形成一维(ID)线条和空间图案(L/S)以沿着Y方向延伸。在这种情况下,将在把隔离区定义为底层时,描述栅极区。为了形成各种晶体管,必须利用切割图案,切割栅极区。这需要其中按照尺寸精确度和重叠精确度,防止利用切割图案切割的栅极区的Y向端部进入活性区域的条件。当发生对活性区的这种进入时,左右栅极之间的待隔离的源极/漏极(S/D)区短路,如图9A中所示。在X方向,切割图案必须整个覆盖栅极区的切割部分,并且必须不接触相邻的栅极区,如图9B中所示。注意,可以相互连接相邻的切割图案。按照这种方式,切割图案既不需要相对于在底层中形成的图案被对称布置,也不需要相互具有对称性。只要上述条件被满足,布置就具有给定的自由度,不需要具有给定的规则性。即使当采用包括波长193nm的光源和浸溃光学系统的曝光设备时,也必须使用双重图案化技术来形成半节距为22nm的线条和空间图案,从而也难以通过曝光形成切孔图案。这使得必须增加如步骤4中那样,缩小形成的图案的步骤。结果,掩模和步骤的数目增大,因而光刻工艺的生产能力降低,导致成本升高和可靠性降低。
技术实现思路
本专利技术提供一种提高生产能力的描画方法。在其第一方面,本专利技术提供一种利用带电粒子束描画设备,在多个第一线状图案上描画多个切割图案的方法,所述多个第一线状图案被布置成沿着第一方向延伸,并且所述多个第一线状图案在垂直于第一方向的第二方向按预先确定的节距P对准,其中这样描画所述多个切割图案,以致在第二方向彼此相邻的每对切割图案的中心之间在第二方向的间隔Ai (i是指定切割图案对的编号)满足以下关系:Ai=In1X (In1=I, 2, 3,...)其中X是通过节距P定义 的尺寸。在其第二方面,本专利技术提供一种制造物品的方法,所述方法包括:利用带电粒子束描画设备,在多个第一线状图案上描画多个切割图案,所述多个第一线状图案被布置成沿着第一方向延伸,并且所述多个第一线状图案在垂直于第一方向的第二方向按预先确定的节距P对准;使上面描画有所述多个切割图案的基板显影;和处理显影的基板,以制造所述物品,其中这样进行描画,以致在第二方向彼此相邻的每对切割图案的中心之间在第二方向的间隔Ai (i是指定切割图案对的编号)满足以下关系:Ai=In1X (In1=I, 2, 3,...)其中X是通过节距P定义的尺寸。参考附图,根据例证实施例的以下描述,本专利技术的其它特征将变得清楚。附图说明图1是示出带电粒子束描画设备的视图;图2是示出消隐器阵列的内部电路的电路图;图3是示出描画图案的视图;图4是用于解释每个电子束的扫描轨迹的视图;图5是示出每个电子束的扫描轨迹的视图;图6是用于解释描画条带描画区域之间的位置关系的视图;图7是用于解释ID布局中的栅极区中的切割图案的布局的视图;图8是示出本实施例和常规技术的描画性能的表格;图9A-9C是示出按照常规技术的ID布局和切割图案的布局的视图;图10示出制造ID布局的方法的视图;图11是用于解释按照本专利技术的ID布局中的切割图案的尺寸的视图12是用于解释按照本专利技术的ID布局中的金属区中的切割图案的布局的视图。具体实施例方式下面将参考附图,详细描述本专利技术的实施例。原则上,在用于解释这些实施例的各个附图中,相同的附图标记表示相同的部件,其重复描述将被省略。[第一实施例]图1是示出按照本专利技术的带电粒子束描画设备的主要部分的示意图。作为电子源I,使用所谓的热电子源,比如LaB6或Ba0/W(扩散式阴极(dispenser cathode))。准直透镜2是利用电场,会聚电子束的静电透镜。电子源I发出的电子束被准直透镜2转换成几乎准直的电子束。孔径阵列3包括按二维布置形成的孔径。通过二维布置具有相同屈光力的静电聚光透镜,形成聚光透镜阵列4。通过与聚光透镜对应地布置子阵列,形成图案孔径阵列5,在所述子阵列中布置有定义电子束的形状的图案孔径。5a是从上游侧看时的子阵列的放大视图。来自准直透镜2的几乎准直的电子束被孔径阵列3分成多个电子束。每个分离的电子束经由聚光透镜阵列4的对应聚光透镜,照射图·案孔径阵列5的对应子阵列。孔径阵列3用于定义照射范围。通过对应于聚光透镜,布置能够被单独驱动的静电消隐器,形成消隐器阵列6。通过对应于聚光透镜,布置各自具有一个开口的消隐孔径,形成消隐孔径阵列7。通过对应于聚光透镜,布置沿任意方向偏转电子束的偏转器,形成偏转器阵列8。通过对应于聚光透镜,布置静电物镜,形成物镜阵列9。来自被电子束照射的图案孔径阵列5的子阵列的电子束被减小到1/100,并经由对应的消隐器、消隐孔径、偏转器和物镜,投射到晶片(基板)10上。换句话说,子阵列上的图案孔径设置在物面,晶片10设置在像面。通过开启或关闭对应的消隐器,控制来自被电子束照射的图案孔径阵列5的子阵列的电子束通过消隐孔径,还根据消隐器开/关定时控制所述电子束撞击晶片10。同时,通过利用偏转器阵列8,使这些电子束偏转相同的本文档来自技高网
...

【技术保护点】
一种利用带电粒子束描画设备在多个第一线状图案上描画多个切割图案的方法,所述多个第一线状图案被布置成沿着第一方向延伸,并且所述多个第一线状图案在垂直于第一方向的第二方向按预先确定的节距P对准,其中,所述多个切割图案被描画为使得:在第二方向彼此相邻的每对切割图案的中心之间在第二方向的间隔Ai满足以下关系,其中i是指定切割图案对的编号:Ai=m1X,其中m1=1,2,3,...其中X是通过节距P定义的尺寸。

【技术特征摘要】
2012.01.31 JP 2012-0186341.一种利用带电粒子束描画设备在多个第一线状图案上描画多个切割图案的方法,所述多个第一线状图案被布置成沿着第一方向延伸,并且所述多个第一线状图案在垂直于第一方向的第二方向按预先确定的节距P对准,其中, 所述多个切割图案被描画为使得:在第二方向彼此相邻的每对切割图案的中心之间在第二方向的间隔Ai满足以下关系,其中i是指定切割图案对的编号:Ai=In1X,其中 Iii1=I, 2, 3,...其中X是通过节距P定义的尺寸。2.按照权利要求1所述的方法,其中尺寸X用PAi1表示,II1是自然数。3.按照权利要求1所述的方法,其中 在多个第二线状图案上形成所述多个第一线状图案,所述多个第二线状图案被布置成沿着第二方向延伸,并且所述多个第二线状图案在第一方向按预先确定的节距Q对准,和 所述多个切割图案被描画为使得:在第一方向彼此相邻的每对切割图案的中心之间在第一方向的间隔Bi满足以下关系,其中i是指定...

【专利技术属性】
技术研发人员:辻田好一郎村木真人
申请(专利权)人:佳能株式会社
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1