一种高速数据采集和传输装置制造方法及图纸

技术编号:8959375 阅读:275 留言:0更新日期:2013-07-25 18:57
本发明专利技术公开一种高速数据采集和传输装置,包括可编程逻辑器件数据采集模块用于高速采集和缓冲;RAM读写协调控制模块用于可编程逻辑器件控制数据的高速缓冲和读取;在单片机存在数据请求时,将一定数据长度的数据从RAM中读出,缓冲在可编程逻辑器件中;通信模块用于实现可编程逻辑器件与单片机的通信,由乒乓操作的一对后级FIFO和SPI通信实现单片机与可编程逻辑器件间数据的读取;以太网数据发送模块对UIP协议栈进行优化,获取易于IP分包发送的数据量,将数据发送过程简化为拷贝包头和通过可编程逻辑器件间接读取缓存在RAM的数据到网络缓冲区。实现高速AD采集,减少数据上传到以太网的拷贝次数,解决CPU利用率低的问题。

【技术实现步骤摘要】

本专利技术涉及信号采集
,更具体地,涉及一种高速数据采集和传输装置
技术介绍
在信号采集尤其是高速数据采集
,系统要求的采样速率高、采集精度高、数据传输量大。于是系统的采集速度、数据的传输、数据的存储问题就成了系统构建必须克服的关键问题。对于高速大规模数据的采集处理,使用FPGA作为单片机前端数据的采集缓冲是国内外常用的一种方法。比较典型是视频采集系统,如基于FPGA和ARM的视频采集处理系统,采用的是FPGA将图像数据采集后送到压缩芯片进行压缩,ARM读取压缩后数据并将数据缓冲到SDRAM,ARM读取SDRAM数据,进行打包处理通过UDP / IP协议实现以太网数据传输。该方法需要更高性能的ARM实现上述功能,且在大数据量处理上就更显不足,同时由于多次拷贝数据导致CPU的工作效率不高。还有一种UDP/IP协议栈硬件实现方法,即协议栈的处理功能采用硬件描述语言重新编写,并在FPGA上实现以太网传输的功能。其实现的协议类型有限,处理速度较慢,且存在开发难度大、周期长。
技术实现思路
为了实现高速AD采集,减少数据上传到以太网的拷贝次数,解决CPU利用率低的问题。本专利技术的主要目的在于利用可编程逻辑器件以及高速AD转换器进行数据采集并将数据缓存到外部的RAM中,单片机通过直接读取可编程逻辑器件从而实现间接读取缓冲在RAM的数据,然 后直接将数据通过优化后的UDP协议上传到以太网,同时将读取到的数据用于液晶实时显示。本专利技术实现可编程逻辑器件高速采集以及可编程逻辑器件与单片机之间高速实时的数据传输,减少数据在底层硬件的复制转移次数,高效率地将数据通过以太网传输到上位机以及单片机液晶显示。本专利技术满足数据采集高实时性,高速性等性能,提高了CPU的工作效率。为了实现上述目的,本专利技术公开一种高速数据采集和传输装置,包括: 可编程逻辑器件数据采集模块,用于实现对一个或多个通道的电信号数据进行高速采集和缓冲; RAM读写协调控制模块,用于可编程逻辑器件控制数据的高速缓冲和读取;同时在单片机存在数据请求时,将一定数据长度的数据从RAM中读出,并缓冲在可编程逻辑器件中;通信模块,用于实现可编程逻辑器件与单片机的通信,模块由乒乓操作的一对后级FIFO和SPI通信实现单片机与可编程逻辑器件间数据的读取; 以太网数据发送模块,通过对UIP协议栈进行优化,获取易于IP分包发送的数据量,将数据发送过程简化成了拷贝包头和通过可编程逻辑器件间接读取缓存在RAM的数据到网络缓冲区。进一步的,所述装置的实现方式:采用可编程逻辑器件采集数据并将数据缓存到外部RAM中,通过对ΠΡ协议栈进行优化,数据发送过程简化成了拷贝包头和单片机通过可编程逻辑器件间接读取缓存在外部RAM的数据到单片机内部网络缓冲区,同时数据的IP分包发送的缓冲区长度按需任意设定。可编程逻辑器件数据采集模块,该模块是可编程逻辑器件对一个或者多个AD转换芯片进行控制,实现对一个通道或者多通道的电信号高速采集;将AD采集到的数据按照各路AD标号,依次顺序写入乒乓操作的两个前级FIFO。当第一个前级FIFO写满时,开启一次RAM的写操作。与此同时,第二个前级FIFO写进整理好的数据。当第二个前级FIFO写满时,开启一次RAM的写操作。与此同时,第一个前级FIFO写进整理好的数据,实现AD数据的高速采集和缓冲。RAM读写协调控制模块,该模块由可编程逻辑器件对RAM的读写控制,实现大数据量的高速缓冲和读取。当前级可编程逻辑器件数据采集模块的一个采集缓冲区填满时,将触发RAM的写操作。经过一系列写操作之后,可编程逻辑器件检测后一级的FIFO有没有一个被读空。若有,则触发RAM的读操作,从而让后一级的FIFO能及时被填满。若没有,则将数据继续保存在RAM中,作为以太网的数据缓冲。由于RAM不能同时读写,此模块需设置RAM读写的优先级仲裁,即写的优先级比读的高,才能完整地收集采集到的数据。为了保证RAM读写不出现混乱,在对RAM读写时,是以一定数据长度读取,并缓冲在可编程逻辑器件中,实现RAM读写交替进行,保证数据能正确写入和读出。可编程逻辑器件与单片机的通信模块,该模块由乒乓操作的一对后级FIFO和SPI通信实现单片机与可编程逻辑器件间数据的读取。当第一个后级FIFO写满时,可编程逻辑器件通过SPI向单片机发送数据传送请求,若单片机响应并传来数据读取命令,则将第一个后级FIFO的数据通过SPI传送给单片机。与此同时,第二个后级FIFO接收前级RAM读取出的数据。当第二个后级FIFO写满时,可编程逻辑器件通过SPI向单片机发送数据传送请求,若单片机响应并传来数据读取命令,则将第二个后级FIFO的数据通过SPI传送给单片机。与此同时,第一个后级FIFO接收前级RAM读取出的数据。该模块对两个后级FIFO的乒乓操作主要实现使后级FIFO缓冲区被读空时能及时被装满并随时快速响应单片机的读命令,从而实现数据的实时、连续的传递。以太网数据发送模块,该模块使系统实现最大的吞吐量,减少冗余的数据拷贝。通过对UIP协议栈进行优化,将数据发送过程简化成了拷贝包头和通过可编程逻辑器件间接读取缓存在RAM的数据到网络缓冲区。同时设计更易于数据的IP分包发送的数据量,可按不同系统需求设定任意长度。通过间接控制RAM实现大数据量以最少次数的拷贝到以太网控制器缓冲区中,大大提高了单片机的工作效率。本专利技术的有益效果:采用本专利技术,既能使可编程逻辑器件在AD采集完数据后实时写入RAM,又能让单片机所读的可编程逻辑器件的后级FIFO及时被填满,使得单片机可以随时来读可编程逻辑器件收集的数据。当上位机有请求,以太网需要发送数据时,单片机通过与可编程逻辑器件协商的数据管脚判断RAM内部是否有数据,若无,则不发送,若有则通过可编程逻辑器件内部FIFO读取数据,由于可编程逻辑器件预置的一对FIFO的乒乓操作,从可编程逻辑器件读取完全等效于直接从RAM读取,在ARM内部则优化UIP协议栈,改变UDP的发送结构,优化内部存储以及数据转移,使数据跳过复杂的多重拷贝,直接将可编程逻辑器件端口数据放到以太网发送缓冲区,以待发送。对于单片机来说,FPGA+RAM这两部分,完全等效于一片能自动收集数据的RAM。整个系统从宏观上看,数据是从RAM到以太网发送缓冲区一步到位转移的,中间数据没有多余停留以及冗余的拷贝,而单片机也能够对读入的数据进行液晶显示等操作,再次减少了数据的拷贝时间,从而实现大数据量吞吐以及高速实时传输,提高了 CPU的工作效率。附图说明图1为本专利技术涉及的一种高速数据采集、转移装置的系统原理性示意图。图2为UIP协议优化后的数据流程图。具体实施例方式下面结合附图对本专利技术做进一步描述,但本专利技术的实施方式并不限于此。根据本专利技术的一个实例化,用于高速数据采集和传输装置包括, 本专利技术是基于可编程逻辑器件+单片机实现的高速数据采集和传输装置,通过FPGA实现单通道或者多通道的高速AD数据采集并按顺序依次写入到外部的RAM中,实现数据的缓冲,同时将一定长度的数据读到FPGA的O号FIFO中。当上位机有请求,以太网需要发送数据时,此时单片机通过与FPGA控制信号线,判断所述用于缓冲外部RAM数据的O号FIFO是否有数据,若本文档来自技高网...

【技术保护点】
一种高速数据采集和传输装置,其特征在于,包括:可编程逻辑器件数据采集模块,用于实现对一个或多个通道的电信号数据进行高速采集和缓冲;RAM读写协调控制模块,用于可编程逻辑器件控制数据的高速缓冲和读取;同时在单片机存在数据请求时,将一定数据长度的数据从RAM中读出,并缓冲在可编程逻辑器件中;通信模块,用于实现可编程逻辑器件与单片机的通信,模块由乒乓操作的一对后级FIFO和SPI通信实现单片机与可编程逻辑器件间数据的读取;以太网数据发送模块,通过对UIP协议栈进行优化,获取易于IP分包发送的数据量,将数据发送过程简化成了拷贝包头和通过可编程逻辑器件间接读取缓存在RAM的数据到网络缓冲区。

【技术特征摘要】
1.一种高速数据采集和传输装置,其特征在于,包括: 可编程逻辑器件数据采集模块,用于实现对一个或多个通道的电信号数据进行高速采集和缓冲; RAM读写协调控制模块,用于可编程逻辑器件控制数据的高速缓冲和读取;同时在单片机存在数据请求时,将一定数据长度的数据从RAM中读出,并缓冲在可编程逻辑器件中; 通信模块,用于实现可编程逻辑器件与单片机的通信,模块由乒乓操作的一对后级FIFO和SPI通信实现单片机与可编程逻辑器件间数据的读取; 以太网数据发送模块,通过对UIP协议栈进行优化,获取易于IP分包发送的数据量,将数据发送过程简化成了拷贝包头和通过可编程逻辑器件间接读取缓存在RAM的数据到网络缓冲区。2.根据权利要求1所述的高速数据采集和传输装置,其特征在于,所述装置的实现方式:采用可编程逻辑器件采集数据并将数据缓存到外部RAM中,通过对UIP协议栈进行优化,数据发送过程简化成了拷贝包头和单片机通过可编程逻辑器件间接读取缓存在外部RAM的数据到单片机内部网络缓冲区,同时数据的IP分包发送的缓冲区长度按需任意设定。3.根据权利要求1所述的高速数据采集和传输装置,其特征在于,所述可编程逻辑器件数据采集模块实现数据的高速采集和缓冲的方式为:可编程逻辑器件对一个或者多个AD转换芯片进行控制,实现对一个通道或者多通道的电信号数据的高速采集;将AD采集到的数据按照各路AD标号,按顺序依次写入乒乓操作的两个前级FIFO ;当第一个前级FIFO写满时,开启一次RAM的...

【专利技术属性】
技术研发人员:黄学彬陈汶育张浩腾杜玉晓
申请(专利权)人:广东工业大学
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1