【技术实现步骤摘要】
多功能多音调制信号源
本技术涉及多音调制信号源技术,特别是一种多功能多音调制信号源。
技术介绍
目前市场上能够见到的信号源多为单音信号源,且体积大,携带不便,能够实现多音输出或梳状谱输出的信号则无法完成调制功能。一般的多音信号源会采用FPGA+DA(现场可编程门阵列+数模转换器)的方式实现,其输出带宽受FPGA处理速度限制,其带宽一般只有200MHz左右,这在干扰系统中能够覆盖的带宽有限,在一些情况下,会出现需要压制的通信信道没有得到有效压制,而使一些非法行为得到顺利执行,如果能够覆盖更大的带宽,则能够最大限度的压制非法的通信信道。如图1所示,一般多音信号源在FPGA内生成数字多音信号,经过DA芯片的数模转换,生成模拟信号输出。受限于FPGA的处理速度,目前FPGA最高的内部时钟频率为700MHz左右,而实际上要产生调制信号,其最高工作频率为500MHz左右,生成的模拟信号频率为200MHz,因此需要一种宽频的多音调制信号源。
技术实现思路
本技术为解决上述技术问题,提供了一种多功能多音调制信号源,可以提高输出频率范围,且能够完成各种调制功能,并可以插入现场采集的语音。本技术的技术方案如下:多功能多音调制信号源,其特征在于:包括接口控制模块、音频采集模块和FPGA,接口控制模块、音频采集模块均连接至FPGA,FPGA连接有若干个独立的DDS (直接数字频率合成器)芯片,FPGA与所有DDS芯片的输入端连接,DDS芯片的输出端均连接至功率合成器。所述FPGA连接8个DDS芯片的输入端,8个DDS芯片的输出端均连接至功率合成器。本技术的有益效果如下:本技术通过 ...
【技术保护点】
多功能多音调制信号源,其特征在于:包括接口控制模块(1)、音频采集模块(2)和FPGA(3),接口控制模块(1)、音频采集模块(2)均连接至FPGA,FPGA(3)连接有若干个独立的DDS芯片(4),FPGA(3)与所有DDS芯片(4)的输入端连接,DDS芯片(4)的输出端均连接至功率合成器(5)。
【技术特征摘要】
1.多功能多音调制信号源,其特征在于:包括接口控制模块(I)、音频采集模块(2)和FPGA (3),接口控制模块(I)、音频采集模块(2)均连接至FPGA,FPGA (3)连接有若干个独立的DDS芯片(4),FPGA (3)与所有DDS...
【专利技术属性】
技术研发人员:王翔,夏思宇,
申请(专利权)人:四川赛狄信息技术有限公司,
类型:实用新型
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。