一种互补码键控译码电路制造技术

技术编号:8657477 阅读:173 留言:0更新日期:2013-05-02 01:20
一种互补码键控译码电路,涉及解码领域,合理的对互补码键控解调和译码,使互补码键控译码装置有良好的可扩展性,包括数据采样接收模块、互补码键控解调模块、寄存比较模块和状态控制器,本发明专利技术对接收到的CCK符号进行采样,并转换为码片;并对所述码片按照CCK编码调制规则进行相位旋转,遍历所有相位取值,利用相位取值对接收的码片进行相关,获得相关值;暂存相关值,获得最大相关峰和最大相关峰值所对应的相位取值;在遍历所有相位取值后,输出所述最大相关峰和最大相关峰值所对应的相位取值,清除暂存的所有相关值、最大相关峰和最大相关峰值所对应的相位取值。本发明专利技术使得电路的规模和速度得到优化,适合大规模电路的模块化设计。

【技术实现步骤摘要】

本专利技术涉及解码领域,具体涉及互补码键控译码领域。
技术介绍
互补码键控(CCK)是一种编码调制技术,它把扩频、信道编码和调制作为一个整体进行设计,利用一组互补码对数据进行编码调制,从而提高系统的整体性能。互补码可以表不为:

【技术保护点】
一种互补码键控译码电路,其特征在于:所述译码电路包括数据采样接收模块(1)、互补码键控解调模块(2)、寄存比较模块(3)和状态控制器(4),所述数据采样接收模块(1),用于依次对接收到的互补码键控CCK中的符号进行采样,并将采样获得的符号转换为码片;所述互补码键控解调模块(2),用于接收所述数据采样接收模块(1)发送的码片,并对所述的码片按照CCK编码调制规则进行相位旋转,遍历所有相位取值,利用相位取值对接收的码片进行相关,获得相关值;所述寄存比较模块(3),用于暂存相关值,并且通过比较所暂存的所有相关值获得最大相关峰和最大相关峰值所对应的相位取值;所述状态控制器(4),用于在互补码键控解调模块(2)遍历所有相位取值后,控制寄存比较模块(3)输出所述最大相关峰和最大相关峰值所对应的相位取值,并且在每一次获得所述最大相关峰和最大相关峰值后,清除寄存比较模块(3)暂存的所有相关值、最大相关峰和最大相关峰值所对应的相位取值。

【技术特征摘要】
1.一种互补码键控译码电路,其特征在于:所述译码电路包括数据采样接收模块(I)、互补码键控解调模块(2)、寄存比较模块(3)和状态控制器(4), 所述数据采样接收模块(I),用于依次对接收到的互补码键控CCK中的符号进行采样,并将采样获得的符号转换为码片; 所述互补码键控解调模块(2),用于接收所述数据采样接收模块(I)发送的码片,并对所述的码片按照CCK编码调制规则进行相位旋转,遍历所有相位取值,利用相位取值对接收的码片进行相关,获得相关值; 所述寄存比较模块(3),用于暂存相关值,并且通过比较所暂存的所有相关值获得最大相关峰和最大相关峰值所对应的相位取值; 所述状态控制器(4),用于在互补码键控解调模块(2)遍历所有相位取值后,控制寄存比较模块(3)输出所述最大相关峰和最大相关峰值所对应的相位取值,并且在每一次获得所述最大相关峰和最大相关峰值后,清除寄存比较1吴块(3)暂存的所有相关值、最大相关峰和最大相关峰值所对应的相位取值。2.如权利要求1所述的译码电路,其特征在于:所述CCK编码调制规则为:3.如权利要求1所述的译码电路,其特征在于:所述译码电路还包括均衡模块(5), 所述均衡模块(5)用于根据寄存比较模块(3)输出的最大相关峰和最大相关峰值所对应的相位取值对所述数据采样接收模块(I)发送的码片做均衡处理,消除多径效应,获得均衡码片; 所述互补码键控解调模块(2),接收所述均衡模块(5)发送的均衡码片,并对所述均衡码片按照CCK编码调制规则进行相位旋转,遍历所有相位取值,利用相位取值对接收的码片进行相关,获得相关值。4.如权利要求1所述的译码电路,其特征在于:所述数据采样接收模块(I),将采样获得的符号转换为并行码片。5.如权利要求1所述的译码电路,其特征在于: 互补码键控解调模块(2)包括一阶解调电路、二阶解调电路及三阶解调电路, 其中一阶解调电路用于对输入的第η个码片分别进行6.如权利要求5所述的译码电路,其特征在于:一阶解调电路包括(4)个第一基本乘加逻辑单元电路(2-1),二阶解调电路包括8个第一基本乘加逻辑单元电路(2-1),三阶解调电路包括16个第一基本乘加逻辑单元电路(2-1),所述第一基本乘加逻辑单元电路(2-1)包括一个第一相位旋转电路和四个复数加法器,所述第一相位旋转电路用于对一路输入的数据进行jo,* 相位旋转,每个复数加法器分别与一路第一相位旋转电路的输出端相连,用于将一个相位旋转的结果与另一路输入的数据相加,输出加和结果。7.如权利要求1所述的译码电路,其特征在于:互补码键控解调模块(2)包括一阶解调电路、二阶解调电路和三阶解调电路,其中一阶解调电路用于对输入的第η个码片按照时钟周期分别进行jo,I,I相位旋转,并将相位旋转的结果分别与第n+1个码片相加,依次输出一阶加和结果,其中η = 1,3,5,7 ; 二阶解调电路用于对第m个一阶解调电路输出的4个一阶加和结果按照时钟周期分别进行{0,η}和,相位旋转,...

【专利技术属性】
技术研发人员:赵元陈继承
申请(专利权)人:浪潮北京电子信息产业有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1