具有双金属栅的CMOS器件及其制造方法技术

技术编号:8656719 阅读:154 留言:0更新日期:2013-05-02 00:30
本发明专利技术涉及具有双金属栅的CMOS器件及其制造方法。该器件包括:半导体衬底;包括第一栅堆叠的第一类型MOS器件和导电类型相反的、包括第二栅堆叠的第二类型MOS器件,所述第一类型MOS器件和第二类型MOS器件形成在衬底上;其中所述第一栅堆叠由第一栅绝缘层和在所述第一栅绝缘层上形成的、适用于第一类型MOS器件的第一功函数调节层以及被所述第一功函数调节层从底部和侧面围绕的第一填充金属层构成,并且所述第二栅堆叠由第二栅绝缘层和在所述第二栅绝缘层上形成的、适用于第二类型MOS器件的第二功函数调节层以及被所述第二功函数调节层从底部和侧面围绕的第二填充金属构成。

【技术实现步骤摘要】

本专利技术涉及半导体领域,更具体地涉及一种具有双金属栅的CMOS器件及其制造方法
技术介绍
从45nm CMOS集成电路工艺起,随着器件特征尺寸的不断缩小,为抑制短沟道效应,栅绝缘介质层的有效氧化层厚度(EOT)必需同步减少,然而超薄的常规氧化层或氮化氧化层产生严重的栅漏电,因此poly-Si/SiON体系不再适用。高K材料的界面与内部极化电荷导致器件的阈值调节困难,poly-Si与高K结合产生的费米能级钉扎效应不能适用于MOS器件的阈值调节,所以栅电极必需应用不同金属材料来调节器件阈值。对于不同MOS器件的阈值调节,比如NMOS与PMOS器件需要不同功函数的金属电极。可采用单一金属后工艺调节方法,然而调节范围有限;最优工艺方法是采用不同金属材料的栅电极,NMOS需要导带金属,PMOS需要价带金属。图1-6示出了在CMOS集成工艺的现有技术中PMOS与NMOS集成具有不同功函数的金属材料的步骤所形成的器件结构的横截面图。以常规工艺提供如图1所示的初始结构10。初始结构10包括半导体衬底100,在该半导体衬底中形成的PMOS器件和NMOS器件。其中PMOS器件和NMOS器件包括各自的沟道,在沟道上方形成的栅堆叠(分别包括由氧化物、氮氧化物或者高K介电材料形成的栅绝缘层105AU05B ;牺牲栅110AU10B),围绕栅堆叠的侧墙,在侧墙下方的源漏极延伸区,形成在侧墙两侧的源/漏极(S/D),形成在源/漏极上的硅化物接触(未示出)以及侧墙两侧的层间介电层115。另外,各MOS器件还可以用隔离区彼此隔开,隔离区例如是沟槽隔离(STI)或场隔离区,隔离区材料可以是具有应力的材料或无应力的材料。去除牺牲栅110A、110B。在优选实施例中,由于上述去除工艺可能对下面的栅绝缘层造成损伤,同时去除栅绝缘层105AU05B并重新制作栅绝缘层105AU05B。随后沉积NMOS功函数调节层120,如图2所示。其中去除牺牲栅的方法包括但不限于刻蚀工艺。沉积工艺包括但不限于化学气相沉积(CVD)、等离子辅助CVD、原子层沉积(ALD)、蒸镀、反应溅射、化学溶液沉积或其他类似沉积工艺,还可以利用任何上述工艺的组合而形成。另外,在本实施例中,先沉积NMOS功函数调节层,但本领域技术人员认识到的那样,也可以先沉积PMOS功函数调节层。利用掩膜,去除PMOS器件上的NMOS功函数调节层120,接着沉积PMOS功函数调节层125,如图3所示。其中去除NMOS功函数调节层的方法包括但不限于刻蚀工艺。沉积工艺包括但不限于化学气相沉积(CVD)、等离子辅助CVD、原子层沉积(ALD)、蒸镀、反应溅射、化学溶液沉积或其他类似沉积工艺,还可以利用任何上述工艺的组合而形成。此时,NMOS功函数调节层120上存在PMOS功函数调节层125。沉积填充金属层130,如图4所示。沉积工艺包括但不限于化学气相沉积(CVD)、等离子辅助CVD、原子层沉积(ALD)、蒸镀、反应溅射、化学溶液沉积或其他类似沉积工艺,还可以利用任何上述工艺的组合而形成。平坦化所述填充金属层130、PM0S功函数调节层125以及NMOS功函数调节层120,直到与层间介电层115表面齐平,如图5所不。接着,经过其他公知的步骤,例如在源/漏极以及栅堆叠顶面形成另一层间介电层135以用于接触,形成金属接触140从而形成如图6所示的MOS器件。在任何情况下,为了不模糊本专利技术的本质,本领域技术人员可参照其他公开文献和专利来了解这些步骤的细节。在上述常规工艺中,去除PMOS器件上的NMOS功函数调节层的步骤易造成对PMOS器件的栅绝缘层105A的损伤。虽然可以加入刻蚀阻挡层,但这会造成工艺复杂度提高,以及金属栅调节器件阈值能力的削弱。另外,在NMOS器件中,在后沉积的PMOS功函数调节层125沉积在NMOS功函数调节层120上,对NMOS器件的阈值调节有负面影响。考虑到上述原因,对于CMOS器件仍然需要一种新的制造方法以及器件,其能够克服上面所述的损伤和负面影响。
技术实现思路
本专利技术一方面提供一种具有双金属栅的CMOS器件,包括:半导体衬底;形成在衬底上的第一类型MOS器件和导电类型相反的第二类型MOS器件,其中所述第一类型MOS器件和第二类型MOS器件分别包括:第一沟道和第二沟道;形成在第一沟道上的第一栅堆叠以及形成在第二沟道上的第二栅堆叠;围绕第一栅堆叠的第一侧墙以及围绕第二栅堆叠的第二侧墙;以及形成在第一侧墙两侧的第一源/漏极以及形成在第二侧墙两侧的第二源/漏极;其中所述第一栅堆叠由第一栅绝缘层和在所述第一栅绝缘层上形成的、适用于第一类型MOS器件的第一功函数调节层以及被所述第一功函数调节层从底部和侧面围绕的第一填充金属构成,并且所述第二栅堆叠由第二栅绝缘层和在所述第二栅绝缘层上形成的、适用于第二类型MOS器件的第二功函数调节层以及被所述第二功函数调节层从底部和侧面围绕的第二填充金属构成。本专利技术的另一方面提供一种具有双金属栅的CMOS器件的制造方法,包括步骤: 提供初始结构,包括半导体衬底,在该半导体衬底上形成的第一类型MOS器件和导电类型相反的第二类型MOS器件,其中所述第一类型MOS器件和第二类型MOS器件分别包括第一沟道和第二沟道,形成在第一沟道上的第一栅堆叠和形成在第二沟道上的第二栅堆叠,围绕第一栅堆叠的第一侧墙和围绕第二栅堆叠的第二侧墙以及形成在第一侧墙两侧的第一源/漏极和形成在第二侧墙两侧的第二源/漏极,其中所述第一栅堆叠由第一栅绝缘层和在所述第一栅绝缘层上形成的第一牺牲栅构成,并且所述第二栅堆叠由第二栅绝缘层和在所述第二栅绝缘层上形成的第二牺牲栅构成;去除第一牺牲栅和第二牺牲栅;使用掩膜掩蔽第二类型MOS器件;沉积适用于第一类型MOS器件的第一功函数调节层;去除所述掩膜,从而所述掩膜上的第一功函数调节层被剥离;使用另一掩膜掩蔽第一类型MOS器件;沉积适用于第二类型MOS器件的第二功函数调节层;去除所述另一掩膜,从而所述掩膜上的第二功函数调节层被剥离;以及沉积填充金属层并平坦化。根据本专利技术所述的方法和器件,不存在常规工艺中的从栅绝缘层上去除相反类型的功函数调节层的步骤,从而不会对栅绝缘层造成损伤。另外,在NMOS/PMOS功函数调节层上不存在PMOS/NMOS功函数调节层,从而不会对NMOS/PMOS器件的阈值调节产生负面影响。附图说明为了更好地理解本专利技术并且示出如何使其生效,现在将通过示例来参考附图,其中: 图1-6示出了根据现有技术的在PMOS与NMOS中集成具有不同功函数的金属材料的步骤所形成的器件结构的横截面图;以及 图7-15示出了根据本专利技术的在PMOS与NMOS中集成具有不同功函数的金属材料的步骤所形成的器件结构的横截面图。具体实施例方式下面,参考附图描述本专利技术的实施例的一个或多个方面,其中在整个附图中一般用相同的参考标记来指代相同的元件。在下面的描述中,为了解释的目的,阐述了许多特定的细节以提供对本专利技术实施例的一个或多个方面的彻底理解。然而,对本领域技术人员来说可以说显而易见的是,可以利用较少程度的这些特定细节来实行本专利技术实施例的一个或多个方面。另外,虽然就一些实施方式中的仅一个实施方式来公开实施例的特定特征或方面,但是这样的特征或方面可以结合本文档来自技高网
...

【技术保护点】
一种具有双金属栅的CMOS器件,包括:半导体衬底;包括第一栅堆叠的第一类型MOS器件和导电类型相反的、包括第二栅堆叠的第二类型MOS器件,所述第一类型MOS器件和第二类型MOS器件形成在衬底上;其中所述第一栅堆叠由第一栅绝缘层和在所述第一栅绝缘层上形成的、适用于第一类型MOS器件的第一功函数调节层以及被所述第一功函数调节层从底部和侧面围绕的第一填充金属层构成,并且所述第二栅堆叠由第二栅绝缘层和在所述第二栅绝缘层上形成的、适用于第二类型MOS器件的第二功函数调节层以及被所述第二功函数调节层从底部和侧面围绕的第二填充金属构成。

【技术特征摘要】
1.一种具有双金属栅的CMOS器件,包括: 半导体衬底; 包括第一栅堆叠的第一类型MOS器件和导电类型相反的、包括第二栅堆叠的第二类型MOS器件,所述第一类型MOS器件和第二类型MOS器件形成在衬底上; 其中所述第一栅堆叠由第一栅绝缘层和在所述第一栅绝缘层上形成的、适用于第一类型MOS器件的第一功函数调节层以及被所述第一功函数调节层从底部和侧面围绕的第一填充金属层构成,并且所述第二栅堆叠由第二栅绝缘层和在所述第二栅绝缘层上形成的、适用于第二类型MOS器件的第二功函数调节层以及被所述第二功函数调节层从底部和侧面围绕的第二填充金属构成。2.如权利要求1所述的CMOS器件,其中所述第一栅堆叠还包括第一功函数调节层和第一填充金属层之间形成的第一阻挡层,并且所述第二栅堆叠还包括第二功函数调节层和第二填充金属层之间形成的第二阻挡层。3.如权利要求1或2所述的CMOS器件,其中所述第一类型器件为匪OS,第二类型器件为 PMOS。·4.如权利要求3所述的CMOS器件,其中第一功函数调节层由导带金属形成,并且第二功函数调节层由价带金属形成。5.如权利要求4所述的CMOS器件,其中所述导带金属的功函数<4.5eV,并且所述价带金属的功函数彡4.5eVo6.如权利要求5所述的CMOS器件,其中所述导带金属为Ti,Ta,TiN,TaN,Si,TiSi,TaSi, Mo, MoSi, TiSiN, TaSiN之一和/或其组合和/或其多层结构,并且价带金属为Ni, Pt, Ir, Ru,富Ti的TiN,富Ta的TaN, Mo, MoN之一和/或其组合和/或其多层结构。7.如权利要求1所述的CMOS器件,其中所述填充金属层的材料为Al,W,Cu之一或其组合物。8.如权利要求2所述的CMOS器件,其中所述阻挡层的材料为TiN,TaN7WN之一或其组合物。9.一种具有双金属栅的CMOS器件的制造方法,包括步骤: 提供半导体衬底; 在所述半导体衬底上形...

【专利技术属性】
技术研发人员:殷华湘徐秋霞陈大鹏
申请(专利权)人:中国科学院微电子研究所
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1