一种对BIOS芯片加密保护的方法技术

技术编号:8387275 阅读:213 留言:0更新日期:2013-03-07 07:57
本发明专利技术公开了一种对BIOS芯片加密保护的方法,属于芯片数据安全领域技术,在处理器与BIOS芯片之间的连接通路通过PCIe接口板及CPLD连接,PCIe接口板上设置有信号输入端、信号输出端和PCIe插槽,安全保密卡可插入PCIe插槽内,CPLD上设置有信号输入端、信号输出端,处理器分别连接到CPLD的信号输入端及PCIe接口板的信号输入端,CPLD的信号输出端及PCIe接口板的信号输出端均连接到BIOS芯片。本发明专利技术的一种对BIOS芯片加密保护的方法,具有结构简单、使用方便、设计巧妙、可保证芯片数据信息安全等特点。

【技术实现步骤摘要】

本专利技术涉及一种芯片数据安全领域技术,具体地说是一种对BIOS芯片加密保护的方法
技术介绍
BIOS芯片是计算机主板上的一块芯片,储存着BIOS设置程序,BIOS是英文"Basic Input Output System〃的缩略语,直译过来后中文名称就是基本输入输出系统。BIOS保存着计算机最重要的基本输入输出的程序、系统设置信息、开机后自检程序和系统自启动程序。其主要功能是为计算机提供最底层的、最直接的硬件设置和控制。BIOS是连接软件程序与硬件设备的一座桥梁,负责解决硬件的即时要求。对计算机主板上BIOS芯片的存储数据的安全保护非常重要。目前的安全保护方法主要是在软件上增加加密算法上来实现。如何能够更好的增强BIOS芯片的安全性是现有技术人员需要解决的问题。同时PCIe卡主要用在主板上扩展功能,将PCIe总线技术和芯片加速技术结合在一起既可以更加增强芯片安全性。
技术实现思路
本专利技术的技术任务是提供一种结构简单、使用方便、设计巧妙、保证芯片数据信息安全的一种对BIOS芯片加密保护的方法。本专利技术的技术任务是按以下方式实现的,在处理器与BIOS芯片之间的连接通路通过PCIe接口板及CPLD连接,PCIe接口板上设置有信号输入端、信号输出端和PCIe插槽,安全保密卡可插入PCIe插槽内,CPLD上设置有信号输入端、信号输出端,处理器分别连接到CPLD的信号输入端及PCIe接口板的信号输入端,CPLD的信号输出端及PCIe接口板的信号输出端均连接到BIOS芯片; 所述方法为 (I )、当PCIe插槽存在安全保密卡,CPLD检测到存在安全保密卡,则打开处理器至PCIe接口板至BIOS芯片之间的通路,同时断开处理器经CPLD到BIOS芯片之间的通路; (2)、处理器至PCIe接口板至BIOS芯片之间的通路打开时,通过处理器可以操作BIOS芯片的存储数据; (3)、当PCIe插槽不存在安全保密卡,CPLD检测到不存在安全保密卡,则断开处理器至PCIe接口板至BIOS芯片之间的通路,同时打开处理器经CPLD到BIOS芯片之间的通路; (4)、处理器至PCIe接口板至BIOS芯片之间的通路断开时,通过处理器不可以操作BIOS芯片的存储数据。PCIe 接口板型号采用 PCIe X16。本专利技术的一种对BIOS芯片加密保护的方法具有以下优点只有存在安全保密卡时,才可以对BIOS芯片的存储数据进行操作,有效防止用户随意对BIOS芯片中内容擦除、修改,防止了 BIOS芯片中信息的泄露,达到了信息安全策略,因而,具有很好的推广使用价值。附图说明下面结合附图对本专利技术进一步说明。附图I为一种对BIOS芯片加密保护的方法的结构框图。具体实施例方式参照说明书附图和具体实施例对本专利技术的一种对BIOS芯片加密保护的方法作以下详细地说明。·实施例 本专利技术的一种对BIOS芯片加密保护的方法,在处理器与BIOS芯片之间的连接通路通过PCIe接口板及CPLD连接,PCIe接口板上设置有信号输入端、信号输出端和PCIe插槽,安全保密卡可插入PCIe插槽内,CPLD上设置有信号输入端、信号输出端,处理器分别连接到CPLD的信号输入端及PCIe接口板的信号输入端,CPLD的信号输出端及PCIe接口板的信号输出端均连接到BIOS芯片; 所述方法为 (I )、当PCIe插槽存在安全保密卡,CPLD检测到存在安全保密卡,则打开处理器至PCIe接口板至BIOS芯片之间的通路,同时断开处理器经CPLD到BIOS芯片之间的通路; (2)、处理器至PCIe接口板至BIOS芯片之间的通路打开时,通过处理器可以操作BIOS芯片的存储数据;(3)、当PCIe插槽不存在安全保密卡,CPLD检测到不存在安全保密卡,则断开处理器至PCIe接口板至BIOS芯片之间的通路,同时打开处理器经CPLD到BIOS芯片之间的通路; (4)、处理器至PCIe接口板至BIOS芯片之间的通路断开时,通过处理器不可以操作BIOS芯片的存储数据。PCIe 接口板型号采用 PCIe X16。本专利技术的一种对BIOS芯片加密保护的方法,除说明书所述的技术特征外,均为本专业技术人员的已知技术。权利要求1.一种对BIOS芯片加密保护的方法,其特征在于在处理器与BIOS芯片之间的连接通路通过PCIe接口板及CPLD连接,PCIe接口板上设置有信号输入端、信号输出端和PCIe插槽,安全保密卡可插入PCIe插槽内,CPLD上设置有信号输入端、信号输出端,处理器分别连接到CPLD的信号输入端及PCIe接口板的信号输入端,CPLD的信号输出端及PCIe接口板的信号输出端均连接到BIOS芯片; 所述方法为 (I )、当PCIe插槽存在安全保密卡,CPLD检测到存在安全保密卡,则打开处理器至PCIe接口板至BIOS芯片之间的通路,同时断开处理器经CPLD到BIOS芯片之间的通路; (2)、处理器至PCIe接口板至BIOS芯片之间的通路打开时,通过处理器可以操作BIOS芯片的存储数据; (3)、当PCIe插槽不存在安全保密卡,CPLD检测到不存在安全保密卡,则断开处理器至PCIe接口板至BIOS芯片之间的通路,同时打开处理器经CPLD到BIOS芯片之间的通路; (4)、处理器至PCIe接口板至BIOS芯片之间的通路断开时,通过处理器不可以操作BIOS芯片的存储数据。2.根据权利要求I所述的一种对BIOS芯片加密保护的方法,其特征在于PCIe接口板型号采用PCIe X16。全文摘要本专利技术公开了一种对BIOS芯片加密保护的方法,属于芯片数据安全领域技术,在处理器与BIOS芯片之间的连接通路通过PCIe接口板及CPLD连接,PCIe接口板上设置有信号输入端、信号输出端和PCIe插槽,安全保密卡可插入PCIe插槽内,CPLD上设置有信号输入端、信号输出端,处理器分别连接到CPLD的信号输入端及PCIe接口板的信号输入端,CPLD的信号输出端及PCIe接口板的信号输出端均连接到BIOS芯片。本专利技术的一种对BIOS芯片加密保护的方法,具有结构简单、使用方便、设计巧妙、可保证芯片数据信息安全等特点。文档编号G06F21/70GK102955919SQ20121047361公开日2013年3月6日 申请日期2012年11月21日 优先权日2012年11月21日专利技术者张志强, 刘强, 金长新 申请人:浪潮集团有限公司本文档来自技高网...

【技术保护点】
一种对BIOS芯片加密保护的方法,其特征在于在处理器与BIOS芯片之间的连接通路通过PCIe接口板及CPLD连接,PCIe接口板上设置有信号输入端、信号输出端和PCIe插槽,安全保密卡可插入PCIe插槽内,CPLD上设置有信号输入端、信号输出端,处理器分别连接到CPLD的信号输入端及PCIe接口板的信号输入端,CPLD的信号输出端及PCIe接口板的信号输出端均连接到BIOS芯片;所述方法为:(1)、当PCIe插槽存在安全保密卡,CPLD检测到存在安全保密卡,则打开处理器至PCIe接口板至BIOS芯片之间的通路,同时断开处理器经CPLD到BIOS芯片之间的通路;(2)、处理器至PCIe接口板至BIOS芯片之间的通路打开时,通过处理器可以操作BIOS芯片的存储数据;(3)、当PCIe插槽不存在安全保密卡,CPLD检测到不存在安全保密卡,则断开处理器至PCIe接口板至BIOS芯片之间的通路,同时打开处理器经CPLD到BIOS芯片之间的通路;(4)、处理器至PCIe接口板至BIOS芯片之间的通路断开时,通过处理器不可以操作BIOS芯片的存储数据。

【技术特征摘要】

【专利技术属性】
技术研发人员:张志强刘强金长新
申请(专利权)人:浪潮集团有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1