数据高速传输电路和方法技术

技术编号:8300792 阅读:151 留言:0更新日期:2013-02-07 04:13
一种数据高速传输电路,包括一控制单元、一数据处理单元和一数据存储单元,所述数据处理单元包括一中断模块和一主处理芯片,所述中断模块连接到所述控制单元,并可接收所述控制单元发出的一中断信号,所述数据处理单元还包括一存取控制器、一第一缓存器和一第二缓存器,所述主处理芯片开启所述存取控制器,所述存取控制器根据所述中断信号中的起地址和止地址读取所述数据存储单元的数据,并将其循环存入所述第一缓存器和第二缓存器,所述主处理芯片在所述第一缓存器保存数据时将所述第二缓存器中的数据输出,所述主处理芯片在所述第二缓存器保存数据时将所述第一缓存器中的数据输出;本发明专利技术还包括一种数据高速传输方法。

【技术实现步骤摘要】

本专利技术涉及一种高速传输数据的电路和方法。
技术介绍
近年来随着数字技术和多媒体技术的发展,越来越多的具有高清晰度、高保真性及高品质的影音产品被用户所接受,这些多媒体产品画面清晰、声音动听悦耳,给用户带来了很好的享受,也同时给播放这些多媒体产品的播放器提出了更高的要求,若播放器的数据处理速度不够,就可能使播放的画面的质量下降,通常的方法是给播放器配备高速度的处理芯片,但是这样往往会提高其成本。
技术实现思路
鉴于以上内容,有必要提供一种低成本且可高速传输数据的电路和方法。一种数据高速传输电路,包括一控制单元、一数据处理单元和一数据存储单元,所述数据处理单元包括一中断模块和一主处理芯片,所述中断模块连接到所述控制单元,并可接收所述控制单元发出的一中断信号,所述数据处理单元还包括一存取控制器、一第一缓存器和一第二缓存器,所述主处理芯片在所述中断模块接收到所述中断信号后开启所述存取控制器,所述存取控制器根据所述中断信号中的起地址和止地址读取所述数据存储单元对应位置处的数据,并将读取出的数据循环存入所述第一缓存器和第二缓存器,所述主处理芯片在所述第一缓存器保存数据时将所述第二缓存器中的数据输出,所述主处理芯片在所述第二缓存器保存数据时将所述第一缓存器中的数据输出。一种数据高速传输方法,包括以下步骤一中断模块接收到一中断指令,并将所述中断指令传送给一主处理芯片;所述主处理芯片开启一存取控制器,并将所述中断指令中的起地址和止地址传送给所述存取控制器;所述存取控制器根据所述起地址和止地址读取一数据存储单元对应位置处的数据,并将读取出的数据存入所述第一缓存器,同时所述主处理芯片将所述第二缓存器中的数据输出;所述第一缓存器被存满后,所述存取控制器将读取的数据存入所述第二缓存器,同时所述主处理芯片将所述第一缓存器中的数据输出;及所述第二缓存器被存满后,所述存取控制器将读取的数据存入所述第一缓存器,依次循环直至读取到所述止地址处。相较于现有技术,本专利技术循环读取第一缓存器和第二缓存器中的数据,加快了其处理效率,从而能高速地完成数据的传输。附图说明图I是本专利技术数据高速传输电路的一实施例的框图。图2A和2B是本专利技术数据高速传输方法的一实施例的流程图。主要元件符号说明权利要求1.一种数据高速传输电路,包括一控制单元、一数据处理单元和一数据存储单元,所述数据处理单元包括一中断模块和一主处理芯片,所述中断模块连接到所述控制单元,并可接收所述控制单元发出的一中断信号,其特征在于所述数据处理单元还包括一存取控制器、一第一缓存器和一第二缓存器,所述主处理芯片在所述中断模块接收到所述中断信号后开启所述存取控制器,所述存取控制器根据所述中断信号中的起地址和止地址读取所述数据存储单元对应位置处的数据,并将读取出的数据循环存入所述第一缓存器和第二缓存器,所述主处理芯片在所述第一缓存器保存数据时将所述第二缓存器中的数据输出,所述主处理芯片在所述第二缓存器保存数据时将所述第一缓存器中的数据输出。2.如权利要求I所述的数据高速传输电路,其特征在于所述存取控制器设有一第一片选引脚和一第二片选引脚,在所述第一片选引脚为低电平且第二片选引脚为高电平时,数据被保存到所述第一缓存器;在所述第一片选引脚为高电平且第二片选引脚为低电平时,数据被保存到所述第二缓存器。3.如权利要求2所述的数据高速传输电路,其特征在于所述主处理芯片在侦测到所述第一片选引脚为高电平时将所述第一缓存器中的数据输出,在侦测到所述第二片选引脚为高电平时将所述第二缓存器中的数据输出。4.如权利要求I所述的数据高速传输电路,其特征在于所述数据处理单元还包括一连接在所述存取控制器和所述数据存储单元之间的接口控制器。5.如权利要求4所述的数据高速传输电路,其特征在于所述存取控制器包括一第一信道,所述接口控制器通过所述第一信道将读取的数据传送给所述第一缓存器或所述第二缓存器。6.如权利要求5所述的数据高速传输电路,其特征在于所述存取控制器包括一第二信道,所述存取控制器通过所述第二信道将所述起地址和止地址传送给所述接口控制器,所述接口控制器根据所述起地址和止地址读取数据。7.如权利要求I所述的数据高速传输电路,其特征在于所述数据高速传输电路还包括一显示单元,所述数据处理单元将所述第一缓存器或第二缓存器中的数据输出给所述显示单元进行显示。8.一种数据高速传输方法,包括以下步骤 一中断模块接收到一中断指令,并将所述中断指令传送给一主处理芯片; 所述主处理芯片开启一存取控制器,并将所述中断指令中的起地址和止地址传送给所述存取控制器; 所述存取控制器根据所述起地址和止地址读取一数据存储单元对应位置处的数据,并将读取出的数据存入所述第一缓存器,同时所述主处理芯片将所述第二缓存器中的数据输出; 所述第一缓存器被存满后,所述存取控制器将读取的数据存入所述第二缓存器,同时所述主处理芯片将所述第一缓存器中的数据输出;及 所述第二缓存器被存满后,所述存取控制器将读取的数据存入所述第一缓存器,依次循环直至读取到所述止地址处。9.如权利要求8所述的数据高速传输方法,其特征在于所述存取控制器设有一第一片选引脚和一第二片选引脚,在所述第一片选引脚为低电平且第二片选引脚为高电平时,数据被保存到所述第一缓存器;在所述第一片选引脚为高电平且第二片选引脚为低电平时,数据被保存到所述第二缓存器。10.如权利要求9所述的数据高速传输方法,其特征在于所述主处理芯片在侦测到所述第一片选引脚为高电平时将所述第一缓存器中的数据输出,在侦测到所述第二片选引脚为高电平时将所述第二缓存器中的数据输出。全文摘要一种数据高速传输电路,包括一控制单元、一数据处理单元和一数据存储单元,所述数据处理单元包括一中断模块和一主处理芯片,所述中断模块连接到所述控制单元,并可接收所述控制单元发出的一中断信号,所述数据处理单元还包括一存取控制器、一第一缓存器和一第二缓存器,所述主处理芯片开启所述存取控制器,所述存取控制器根据所述中断信号中的起地址和止地址读取所述数据存储单元的数据,并将其循环存入所述第一缓存器和第二缓存器,所述主处理芯片在所述第一缓存器保存数据时将所述第二缓存器中的数据输出,所述主处理芯片在所述第二缓存器保存数据时将所述第一缓存器中的数据输出;本专利技术还包括一种数据高速传输方法。文档编号G06F13/24GK102915286SQ201110219809公开日2013年2月6日 申请日期2011年8月2日 优先权日2011年8月2日专利技术者王康斌 申请人:鸿富锦精密工业(深圳)有限公司, 鸿海精密工业股份有限公司本文档来自技高网...

【技术保护点】
一种数据高速传输电路,包括一控制单元、一数据处理单元和一数据存储单元,所述数据处理单元包括一中断模块和一主处理芯片,所述中断模块连接到所述控制单元,并可接收所述控制单元发出的一中断信号,其特征在于:所述数据处理单元还包括一存取控制器、一第一缓存器和一第二缓存器,所述主处理芯片在所述中断模块接收到所述中断信号后开启所述存取控制器,所述存取控制器根据所述中断信号中的起地址和止地址读取所述数据存储单元对应位置处的数据,并将读取出的数据循环存入所述第一缓存器和第二缓存器,所述主处理芯片在所述第一缓存器保存数据时将所述第二缓存器中的数据输出,所述主处理芯片在所述第二缓存器保存数据时将所述第一缓存器中的数据输出。

【技术特征摘要】

【专利技术属性】
技术研发人员:王康斌
申请(专利权)人:鸿富锦精密工业深圳有限公司鸿海精密工业股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1