本发明专利技术涉及显示技术领域,公开了一种用于消除显示器关机残影的电路。本发明专利技术通过设计一种能够分时产生使得TFT开启的电压的电路,实现了在显示屏关机时既保证人眼识别不出明显画面不连续的差异,从而消除关机残影,又能够避免在关机瞬间所有TFT同时开启使得瞬间电流过大而导致的VGH线路烧毁问题。
【技术实现步骤摘要】
本专利技术涉及显示
,特别是涉及ー种用于消除显示器关机残影的电路。
技术介绍
为了解决关机残影问题,现如今TFT-LCD都采用了在关机瞬间将TFT全部开启的功能,即XON(可以看作是关机时使所有行的TFT全部开启的控制信号)功能。在XON功能动作吋,扫描线驱动IC会输出ー个电压VGH (TFT的开启电压)将所有TFT都打开,VGH越高,TFT上所产生的瞬时电流越大。而在通过ACF胶(各向异性导电胶)将扫描线驱动IC压接在TFT-IXD面板上的エ艺中,扫 描线驱动IC与TFT-IXD面板的信号线导通之后,ACF胶中有的金球粒子(起到导电作用)接触良好,有的却接触较差。在金球粒子较少的情况下,接触良好的金球粒子上经过的电流较大。在关机吋,由于TFT上的瞬时电流大,接触良好的金球粒子上电流也较大,当电流超过金球粒子的承受能力时,部分金球粒子会被熔断,这样,其他金球粒子将承受这些瞬时电流。在经过多次反复的开、关机之后,最后所有的金球粒子都会被熔断,最終将导致TFT不能开启,从而造成画面显示异常。在这种情况下,在将扫描线驱动IC压接在TFT-IXD面板上的エ艺中,会要求金球粒子的数量足够多,且对各金球粒子的均一性要求也非常高,否则极容易出现金球粒子被熔断从而导致画面异常的现象。尤其对于高分辨率、大尺寸显示器更容易出现这个问题。
技术实现思路
(一)要解决的技术问题本专利技术要解决的技术问题是如何在保证消除显示器关机残影的同时,避免关机瞬间电流过大而导致的面板线路烧毁问题。(ニ)技术方案为了解决上述技术问题,本专利技术提供一种用于消除显示器关机残影的电路,包括多级分时电路,每级分时电路包括比较器、MOS管、第一电阻、第二电阻、第三电阻以及电容,其中,第一电阻的第一端作为该级分时电路的第一输入端,第二端作为该级分时电路的输出端;第二电阻的第一端与第三电阻的第二端连接,第二电阻的第二端作为该级分时电路第二输入端,第三电阻的第一端接地;比较器的同相端或反相端与电容的第二端以及第三电阻的第二端连接,比较器的反相端或同相端连接该级分时电路的參考电压,比较器的输出端连接MOS管的栅极,MOS管的漏极连接第一电阻的第二端;电容的第一端接地;且每一级分时电路中比较器的反相端连接在一起,同相端也连接在一起,每ー级分时电路的第一输入端共用,第二输入端也共用。优选地,对于每ー级分时电路,当所述MOS管为N型MOSFET管,比较器的同相端与电容的第二端以及第三电阻的第二端连接;当所述MOS管为P型MOSFET管,比较器的反相端与电容的第二端以及第三电阻的第二端连接。优选地,对于姆一级分时电路,所述第一输入端输入固定的预设电压,所述第二输入端输入从大到小变化的电压。优选地,第二电阻与第三电阻满足如下关系R3i/ (R2i+R3i) ^Vi=VREF其中,RA表示第i级分时电路的第二电阻,R3,表示第i级分时电路的第三电阻;VREF表示第i级分时电路的參考电压W为预设值,i为正整数,且i大于I。优选地,当有两级分时电路时,V1为4. 0V, V2为3. 7V,所述第一输入端输入的电压为 3. 3V。优选地,所述第二输入端的电压满足以下条件VIN>Vi>V(i-l)> …〉VDVREF其中,VIN表示所述第二输入端的电压,VREF表示第i级分时电路的參考电压,Vi表示第i级分时电路中,第二电阻与第三电阻之间节点的电压,i为正整数,且i大于I。优选地,第i级分时电路的输出端XONi相对于第i_l级分时电路的输出端XON(i-l)输出高电平的延迟时间At同时满足以下三个条件第一、A t小于在XON(i-l)输出高电平后VIN维持在大于所述第一输入端电压的那段时间;第二、At大于显示器第一次关机所产生的瞬时电流的持续时间;第三、At〈33. 3ms ;其中,VIN表示所述第二输入端。优选地,IOOiisく At<5ms。优选地,对于每一级分时电路,MOSFET管的源极和衬底均接地。(三)有益效果上述技术方案具有如下优点通过设计一种能够分时产生使得TFT开启的电压的电路,实现了在显示屏关机时既保证人眼识别不出明显画面不连续的差异,从而消除关机残影,又能够避免在关机瞬间所有TFT同时开启使得瞬间电流过大而导致的面板线路烧毁问题。进ー步,可以使用本专利技术所设计的分时电路实现对显示屏面板的分区域控制。附图说明图I是本专利技术实施例一的电路图;图2是比较器的各端ロ示意图;图3是MOSFET端ロ示意图;图4是利用本专利技术实现分区域控制面板上TFT开启的示意图;图5是本专利技术实施例ニ的电路图;图6是现有技术中没有使用分时控制的消除显示器关机残影电路的输入、输出电压波形图;图7a和图7b是本专利技术的电路在显示器关机时的输入、输出电压的波形图。具体实施例方式下面结合附图和实施例,对本专利技术的具体实施方式作进ー步详细描述。以下实施例用于说明本专利技术,但不用来限制本专利技术的范围。本专利技术提供一种用于消除显示器关机残影的电路,包括多级分时电路,每级分时电路包括比较器、MOS管、第一电阻、第二电阻、第三电阻以及电容,其中,第一电阻的第一端作为该级分时电路的第一输入端,第二端作为该级分时电路的输出端;第二电阻的第一端与第三电阻的第二端连接,第二电阻的第二端作为该级分时电路第二输入端,第三电阻的第一端接地;比较器的同相端或反相端与电容的第二端以及第三电阻的第二端连接,比较器的反相端或同相端连接该级分时电路的參考电压,比较器的输出端连接MOS管的栅扱,MOS管的漏极连接第一电阻的第二端;电容的第一端接地;且每ー级分时电路中比较器的反相端连接在一起,同相端也连接在一起,每ー级分时电路的第一输入端共用,第二输入端也共用。对于每一级分时电路,MOSFET管的源极和衬底均接地。对于每一级分时电路,当所述MOS管为N型MOSFET管,比较器的同相端与电容的第二端以及第三电阻的第二端连接;当所述MOS管为P型MOSFET管,比较器的反相端与电容的第二端以及第三电阻的第二端连接,所述第一输入端输入固定的预设电压,所述第二输入端输入从大到小变化的电压,且第二电阻与第三电阻满足如下关系 RSi/ (R2i+R3i) ^Vi=VREF其中,RA表示第i级分时电路的第二电阻,R3,表示第i级分时电路的第三电阻;VREF表示第i级分时电路的參考电压W为预设值,i为正整数。下面以两级分时电路为例,说明本专利技术的用于消除显示器关机残影的电路结构及其工作原理。本领域技术人员可以根据以下的实施例将本专利技术的电路结构拓展到三级或更多级,其工作原理类似。实施例一如图I所示,本实施例提供一种用于消除显示器关机残影的电路,包括两级分时电路。第一级分时电路包括比较器OP1A型MOSFET管RST1、第一电阻Rl1、第二电阻R2p第三电阻RS1以及电容C1,其中,Rl1的第一端作为该级分时电路的第一输入端,输入电压为3. 3V,第二端作为该级分时电路的输出端XONl ;第二电阻R2i的第一端与第三电阻RS1的第ニ端连接,第二电阻R2i的第二端作为该级分时电路第二输入端VIN,第三电阻RS1的第一端接地;比较器OP1的同相端与电容C1的第二端以及第三电阻RS1的第二端连接;比较器OP1的反相端连接该级分时电路的參考电压本文档来自技高网...
【技术保护点】
一种用于消除显示器关机残影的电路,其特征在于,包括多级分时电路,每级分时电路包括:比较器、MOS管、第一电阻、第二电阻、第三电阻以及电容,其中,第一电阻的第一端作为该级分时电路的第一输入端,第二端作为该级分时电路的输出端;第二电阻的第一端与第三电阻的第二端连接,第二电阻的第二端作为该级分时电路第二输入端,第三电阻的第一端接地;比较器的同相端或反相端与电容的第二端以及第三电阻的第二端连接,比较器的反相端或同相端连接该级分时电路的参考电压,比较器的输出端连接MOS管的栅极,MOS管的漏极连接第一电阻的第二端;电容的第一端接地;且每一级分时电路中比较器的反相端连接在一起,同相端也连接在一起,每一级分时电路的第一输入端共用,第二输入端也共用。
【技术特征摘要】
【专利技术属性】
技术研发人员:梁恒镇,杨钰婷,
申请(专利权)人:京东方科技集团股份有限公司,合肥京东方光电科技有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。