本发明专利技术公开了一种无功补偿控制器,包括检测单元、控制单元、执行单元及电源,检测单元由电流传感器(14)、电压传感器(15)、锁相环电路(17)、数模转换器AD(16)组成,电流传感器(14)和数模转换器AD(16)相连,电压传感器(15)和数模转换器AD(16)相连,电压传感器(15)和锁相环电路(17)相连,锁相环电路(17)和数模转换器AD(16)相连,数模转换器AD(16)连接至控制单元数字信号处理器DSP(7)。本发明专利技术保证了响应速度,同时接口丰富,便于后继维护的升级管理。
【技术实现步骤摘要】
本专利技术涉及电子
,具体来说涉及一种控制器。
技术介绍
传统的单片机作为控制器的系统由于受硬件资源与速度的限制,采样精度不高,每周波的采样点少,只能当先择计算量小的算法,结果限制了测量的精度。市场上流行的单DSP数字化控制器尽管解决了响应速度的问题,但是接口并不丰富。
技术实现思路
本专利技术的目的在于克服上述缺点而提供的一种保证了响应速度,同时接口丰富, 便于后继维护的升级管理的功补偿控制器。本专利技术的目的及解决其主要技术问题是采用以下技术方案来实现的 本专利技术的无功补偿控制器,包括检测单元、控制单元、执行单元及电源,检测单元由电流传感器、电压传感器、锁相环电路、数模转换器AD组成。电流传感器和数模转换器AD相连,电压传感器和数模转换器AD相连,电压传感器和锁相环电路相连,锁相环电路和数模转换器AD相连,数模转换器AD连接至控制单元数字信号处理器DSP。控制单元由数字信号处理器DSP、8051单片机、双口 RAM、逻辑电平转换器(5-3. 3V)、复位电路、复位电路、电可擦可编程只读存储器EEPR0M、键盘、串口通讯模块组成。数字信号处理器DSP和逻辑电平转换器(5-3. 3V)连接,复位单元和数字信号处理器DSP相连,逻辑电平转换器(5-3. 3V)和双口 RAM相连,双口 RAM和8051单片机相连,键盘和与8051单片机相连,电可擦可编程只读存储器EEPROM和8051单片机相连,串口通讯模块和8051单片机相连,复位电路和8051单片机相连。执行单元由现场可编程门阵列FPGA、保护启动电路、控制性投切部分、液晶、指示灯组成。现场可编程门阵列FPGA和控制单元的数字信号处理器DSP相连,保护启动电路和现场可编程门阵列FPGA相连,控制性投切部分和现场可编程门阵列FPGA相连,液晶和控制单元的8051单片机相连,指示灯和控制单元的8051单片机相连。本专利技术同现有技术相比,具有明显的有益效果,从以上技术方案可知本专利技术包括检测、控制、执行及电源,检测部分主要是对负载的电压和电流进行检测,并将其参数信号转换成控制单元所能接受的信号;控制单元由数字信号处理器DSP完成对电压和电流值的计算,再根据控制补偿规则,作出投切决策并输出投切指令;执行单元接到指令后,通过晶闸管控制补偿电容器的投切。电网的电压直接接入控制器,电流经电流互感器接入控制器,信号调理部分将其转变为小幅值的电压信号接到数字信号处理器DSP的ADC,通过数字信号处理器DSP的采样、分析、计算,并根据结果,结合投切的策略,自动控制现场可编程门阵列FPGA进行晶闸管投切电容组,再将结果送出。同时数字信号处理器DSP还负责电容器的保护电路控制。8051单片机负责将计算结果显示到液晶屏,同时接受键盘输入。采用低功耗、高性能的32位定点数字信号处理器DSP与8051单片机的双CPU结构,实时性强的数据均由数字信号处理器DSP完成处理,指令速度很快,达100MIP,响应速度得到了保证,同时接口丰富,便于后继维护的升级管理。本专利技术的具体实施方式由以下实施例及其附图详细给出。附图说明附图为本专利技术的电路原理示意图。图中标记 I、保护启动电路;2、现场可编程门阵列FPGA ;3、控制性投切部分;4、液晶;5、键盘;6、复位电路;7、数字信号处理器DSP ;8、逻辑电平转换器;9、双口 RAM;10、8051单片机;11、电可擦可编程只读存储器EEPROM ;12、复位电路;13、指示灯;14、电流互感器;15、电压互感器;16、模数转换器AD ;17、锁相环电路;18、串口通讯模块。具体实施例方式以下结合附图及较佳实施例,对依据本专利技术的无功补偿控制器的具体实施方式、结构、特征及其功效,详细说明如后。参见附图,无功补偿控制器,包括检测单元、控制单元、执行单元及电源,检测单元由电流传感器14、电压传感器15、锁相环电路17、数模转换器AD16组成,电流传感器14和数模转换器AD16相连,电压传感器15和数模转换器AD16相连,电压传感器15和锁相环电路17相连,锁相环电路17和数模转换器AD16相连,数模转换器AD16连接至控制单元数字信号处理器DSP7 ;控制单元由数字信号处理器DSP7、8051单片机10、双口 RAM9、逻辑电平转换器(5-3. 3V)8、复位电路6、复位电路12、电可擦可编程只读存储器EEPR0M11、键盘5、串口通讯模块18组成,数字信号处理器DSP7和逻辑电平转换器(5-3. 3V)8连接,复位单元6和数字信号处理器DSP7相连,逻辑电平转换器(5-3. 3V) 8和双口 RAM9相连,双口 RAM9和8051单片机10相连,键盘5和与8051单片机10相连,电可擦可编程只读存储器EEPR0M11和8051单片机10相连,串口通讯模块18和8051单片机10相连,复位电路12和8051单片机10相连;执行单元由现场可编程门阵列FPGA2、保护启动电路I、控制性投切部分3、液晶4、指示灯13组成,现场可编程门阵列FPGA2和控制单元的数字信号处理器DSP7相连,保护启动电路I和现场可编程门阵列FPGA2相连,控制性投切部分3和现场可编程门阵列FPGA2相连,液晶4和控制单元的8051单片机10相连,指示灯13和控制单元的8051单片机10相连。以上所述,仅是本专利技术的较佳实施例而已,并非对本专利技术作任何形式上的限制,任何未脱离本专利技术技术方案内容,依据本专利技术的技术实质对以上实施例所作的任何简单修改、等同变化与修饰,均仍属于本专利技术技术方案的范围内。权利要求1.一种无功补偿控制器,包括检测单元、控制单元、执行单元及电源,检测单元由电流传感器(14)、电压传感器(15)、锁相环电路(17)、数模转换器AD( 16)组成,电流传感器(14)和数模转换器AD (16)相连,电压传感器(15)和数模转换器AD (16)相连,电压传感器(15)和锁相环电路(17)相连,锁相环电路(17)和数模转换器AD (16)相连,数模转换器AD (16)连接至控制单元数字信号处理器DSP (7)。2.如权利要求I所述的无功补偿控制器,其特征在于控制单元由数字信号处理器DSP(7),8051单片机(10)、双口 RAM(9)、逻辑电平转换器(8)、复位电路(6)、复位电路(12)、电可擦可编程只读存储器EEPROM (11)、键盘(5 )、串口通讯模块(18 )组成,数字信号处理器DSP (7)和逻辑电平转换器(8)连接,复位单元(6)和数字信号处理器DSP (7)相连,逻辑电平转换器(8)和双口 RAM (9)相连,双口 RAM (9)和8051单片机(10)相连,键盘(5)和与8051单片机(10)相连,电可擦可编程只读存储器EEPROM (11)和8051单片机(10)相连,串口通讯模块(18)和8051单片机(10)相连,复位电路(12)和8051单片机(10)相连。3.如权利要求I或2所述的无功补偿控制器,其特征在于执行单元由现场可编程门阵列FPGA (2 )、保护启动电路(I)、控制性投切部分(3 )、液晶(4 )、指示灯(13 )组成,现场可编程门阵列FPGA (2)和控制单元的数字信号处理器DSP (7)相连,保护启动电路(I)和现场可编程门阵列本文档来自技高网...
【技术保护点】
一种无功补偿控制器,包括检测单元、控制单元、执行单元及电源,检测单元由电流传感器(14)、电压传感器(15)、锁相环电路(17)、数模转换器AD(16)组成,电流传感器(14)和数模转换器AD(16)相连,电压传感器(15)和数模转换器AD(16)相连,电压传感器(15)和锁相环电路(17)相连,锁相环电路(17)和数模转换器AD(16)相连,数模转换器AD(16)连接至控制单元数字信号处理器DSP(7)。
【技术特征摘要】
【专利技术属性】
技术研发人员:陈天华,
申请(专利权)人:贵阳电气控制设备有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。