【技术实现步骤摘要】
【技术保护点】
一种基于FPGA平台的滤波降噪系统,其特征在于:包括模板生成模块、数据分析模块、中值滤波模块、均值滤波模块和数据输出模块;模板生成模块包含四路先入先出存储器FIFO1至FIFO4和一路数据输入,由数据输入引入的连续四帧视频图像数据存入四路先入先出存储器FIFO1至FIFO4,上述四帧视频图像数据与由数据输入引入的第五帧视频图像数据形成5×5邻域模板;模板生成模块与数据分析模块相连,而数据分析模块同时与中值滤波模块和均值滤波模块相连接,将五帧连续视频图像数据构成的5×5邻域模板选择性发送至中值滤波模块或均值滤波模块;中值滤波模块计算由模板生成模块生成的5×5邻域模板中所有数据的中值,并将上述中值发送至数据输出模块;均值滤波模块计算由模板生成模块生成的5×5邻域模板中所有数据的均值,并将上述均值发送至数据输出模块;数据输出模块分别与中值滤波模块和均值滤波模块相连接,数据输出模块上设置一路数据输出,将中值滤波模块或均值滤波模块得出的视频图像数据向外输出。
【技术特征摘要】
【专利技术属性】
技术研发人员:戴林,张立嵩,
申请(专利权)人:天津天地伟业数码科技有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。