当前位置: 首页 > 专利查询>英特尔公司专利>正文

用于向目标设备发送命令的技术制造技术

技术编号:7901676 阅读:187 留言:0更新日期:2012-10-23 13:30
描述了用于向显示设备发送命令的技术。所述命令可以在次数据分组的报头字节字段中进行发送。可以使用所述命令来使得目标设备捕获帧、进入或退出自刷新模式、或降低连接的功率使用。此外,退出主链路待机模式的请求可以使目标进入训练模式,而不需要退出主链路待机模式的显式命令。

【技术实现步骤摘要】
【国外来华专利技术】
概括地说,本文所公开的主题涉及用于调整功耗的技术。
技术介绍
计算机系统中的多媒体操作是很普遍的。例如,经常使用个人计算机来处理并显示视频。计算机的功耗是一个需要关注的问题。希望调整个人计算机的功耗。附图说明在附图中通过示例的方式而不是通过限制的方式示出了本专利技术的实施例,并且在附图中,相同的参考数字表示相似的元件。 图IA示出了根据实施例的系统。图IB示出了根据实施例功耗可以被控制的主机系统的组件的例子。图IC示出了根据实施例的显示设备的时序控制器的高级框图。图2示出了通过DisplayPort接口的多个通路发送的信号的示例性格式。图3示出了通过DisplayPort接口的一个或多个通路来传输次数据分组(secondary data packet)的不例性方式。图4示出了进入主链路待机模式的事件序列的例子。图5示出了从主链路待机模式退出的事件序列的例子。具体实施例方式贯穿本说明书提及“一个实施例”或“实施例”是指结合实施例描述的特定特征、结构或特性包括在本专利技术的至少一个实施例中。因而,贯穿本说明书在各个地方出现短语“在一个实施例中”或“实施例”未必都是指相同的实施例。此外,可以在一个或多个实施例中组合所述特定特征、结构或特性。图IA示出了根据实施例的系统100。系统100可以包括诸如主机系统102的源设备以及目标设备150。主机系统102可以包括具有一个或多个核芯的处理器110、主存储器112、储存设备114和图形子系统115。芯片组105可以通信地耦合主机系统102中的设备。图形子系统115可以处理视频和音频。系统100可以实现在手持个人计算机、移动电话、机顶盒或任意计算设备中。任意类型的用户接口都是可用的,例如键盘、鼠标和/或触摸屏。根据各个实施例,处理器110可以执行软件驱动程序(未示出),其中该软件驱动程序确定是否(I)指示目标设备150捕获图像并重复地显示所捕获的图像,(2)对图像子系统115的组件断电,以及(3)对目标设备150的组件断电。该驱动程序可以至少基于以下各项来确定是否发起动作(I)、(2)或(3):系统定时器周期的变化、三角形或多边形绘制、任意处理器核芯未处于低功率模式、任意的鼠标动作、使用了垂直消隐中断(verticalblanking interrupt)、和/或启用了覆盖。例如,对组件断电可以涉及将稳压器降低到最低的工作电压电平。例如,当处理器110运行与Microsoft Windows兼容的操作系统时,该驱动程序可以是内核模式驱动程序。例如,主机系统102可以使用接口 145向目标设备150发送命令。在一些实施例中,接口 145可以包括主链路和AUX通道,这两者都是在视频电子标准协会(VESA)DisplayPort标准版本I、修订la(2008)及其修订和变形中进行描述的。在各个实施例中,主机系统102(例如,图形子系统115)可以至少用关于2008年9月29日提交的序号为12/286, 192、名称为“Protocol Extensions in a Display Port Compatible Interface,,、专利技术人为Kwa等的共同待审美国专利申请(代理方案号为P27579)所描述的方式来形成并向目标设备150发送通信。目标设备150可以是有能力显示可视内容和/或呈现视频内容的显示设备。例如,目标设备150可以包括控制逻辑,诸如对像素的写入进行控制的时序控制器(TCON)以及指导目标设备150的操作的寄存器。目标设备150可以访问存储器或帧缓冲器,其中从该存储器或帧缓冲器读取用于显示的帧。 各个实施例包括通过接口 145向目标设备150发送次数据分组的能力。次数据分组可以用于命令目标设备150。图IB示出了根据实施例功耗可以被控制(例如降低或增加功耗)的主机系统102的组件的例子。这些组件可以位于芯片组、处理器或图形子系统中。例如,可以对主机102中的显示锁相环(PLL) 160、显示板162、显示管164和显示接口 166进行断电或上电。PLL160可以是显示板162、显示管164和/或显示接口 166的系统时钟。例如,显示板162可以包括数据缓冲器和RGB彩色映射器,其将来自缓冲器的数据变换到RGB。显示板162可以包括相关联的存储器控制器和存储器输入/输出(1/0)(未示出),也可以对它们进行电源管理。管164可以包括将多个图像层混合成组合图像的混合器、X、Y坐标光栅器以及接口协议分组化器。接口协议分组化器可以至少符合DisplayPort或低电压差分信号(LVDS),其可从ANSI/TIA/EIA-644-A(2001)及其变形中获得。显示接口 166可以包括与DisplayPort或LVDS兼容的接口以及并行输入串行输出(PISO)接口。图IC示出了根据实施例的显示设备的时序控制器的高级框图。时序控制器180有能力对来自主机设备的、进入自刷新显示(SRD)模式的指令进行响应,这可以包括对组件进行断电和/或捕获图像并重复地向显示器输出所捕获的图像。响应于来自主机的信号SRD_0N, SDR控制块激活帧缓冲器捕获帧,并且SRD控制块控制复用器(MUX)向输出端口传送所捕获的帧。在帧缓冲器捕获帧之后,主机可以对面板中的寄存器进行读取,其中该寄存器指示已经发生了捕获并且时序控制器显示所捕获的图像。在信号SRD_0N被解激活之后,SRD控制块对帧缓冲器和相关联的逻辑进行解激活,并使得MUX将来自输入端口(在这种情况中是RX)的进入视频传送到输出端口(TX)。时序控制器180可以使用更少的功率,这是因为在退出自刷新显示模式时关闭了帧缓冲器并且逻辑时钟被门控。在各个实施例中,SRD_0N和SRD_STATUS可以是寄存器中的信号或可以在寄存器中进行配置。图2示出了在与DisplayPort兼容的接口上通过多个通路发送的信号的示例性格式。具体地,图2再现了视频电子标准协会(VESA)DisplayPort标准版本I、修订la(2008)(下文称为DPI. Ia规范)中的图2-14。然而,本专利技术的实施例可以用在DisplayPort的任何版本和变形以及其它标准中。DisplayPort规定了按照厂商的意愿发送信息的次数据分组的可用性。特定于供货商的扩展分组是一种可以用于通过嵌入式DisplayPort (eDP)来控制显示器自刷新功能的次数据分组。在DPI. Ia规范的第2. 2. 5节的表2-33中描述了这些次数据分组的报头信息的基本结构,下面在表I中再现了该基本结构。表I权利要求1.一种方法,包括 接收次数据分组的报头字节中的至少一个命令,其中,所述次数据分组符合DisplayPort规范,并且所述至少一个命令包括存储帧的命令、进入自刷新模式的命令以及降低链路功率的命令中的一个,以及请求执行所述至少一个命令。2.如权利要求I所述的方法,其中,当所述至少一个命令包括存储帧的命令时,执行所述至少一个命令包括 将与该命令相关联的帧存储到缓冲器中。3.如权利要求I所述的方法,其中,当所述至少一个命令包括存储帧的命令时,执行所述至少一个命令包括 退出较低的功率模式; 将与该命令相关联的帧存储到缓冲器;以及 进入较低的功率模式。4.如权利本文档来自技高网...

【技术保护点】

【技术特征摘要】
【国外来华专利技术】...

【专利技术属性】
技术研发人员:G·R·哈耶克T·M·威特S·W·夸M·瓦斯克斯
申请(专利权)人:英特尔公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1