当前位置: 首页 > 专利查询>滨州学院专利>正文

基于FPGA的存储数字示波器制造技术

技术编号:7877113 阅读:202 留言:0更新日期:2012-10-15 06:21
本实用新型专利技术涉及一种示波器,特别涉及一种基于FPGA的存储数字示波器,所述基于FPGA的存储数字示波器由通道1、通道2、单片机(8)、FPGA、步进延时电路DS1032(20)和LCD液晶显示触模屏及按钮(21)组成;其中所述通道1由1MΩ输入阻抗匹配(1)、前级信号调理(2)和A/D取样(3)组成;其中所述通道2由1MΩ输入阻抗匹配(5)、前级信号调理(4)、比较模型(7)和A/D取样(6)组成;其中所述FPGA由A/D取样控制及内部触发控制部分、信号调理控制部分、波形显示控制部分、系统总线(17)、等精度测频模块(12)、数据存储模块(13)和步进延时电路控制模块(14)组成;所述A/D取样控制及内部触发控制部分由实时取样控制模块(9)、FPGA产生步进延时(10)和集成电路芯片产生步进延时(11)组成;所述信号调理控制部分由放大控制模块(15)和直流偏置模块(16)级成;所述波形显示控制部分由LCD液晶控制模块(18)和旋钮控制模块(19)组成,本示波器可以存储所测量的波形,存储量大,调取方便。(*该技术在2022年保护过期,可自由使用*)

【技术实现步骤摘要】

本技术涉及一种示波器,特别涉及一种基于FPGA的存储数字示波器
技术介绍
示波器作为一种常用的电子设备,在电子制造、设计等方面具有广泛的用途,但现有的数字存储示波器,存储量比较小,调取不方便,这是现有技术的不足之处。
技术实现思路
本技术提出一种基于FPGA的存储数字示波器,可以有效提高数字存储示波器的存储量,并且调取方便。 本技术采用的技术方案是基于FPGA的存储数字示波器由通道I、通道2、单片机(8)、FPGA、步进延时电路DS1032(20)和LCD液晶显示触模屏及按钮(21)组成;其中所述通道I由IMQ输入阻抗匹配(I)、前级信号调理(2)和A/D取样(3)组成;其中所述通道2由IMQ输入阻抗匹配(5)、前级信号调理(4)、比较模型(7)和A/D取样(6)组成;其中所述FPGA由A/D取样控制及内部触发控制部分、信号调理控制部分、波形显示控制部分、系统总线(17)、等精度测频模块(12)、数据存储模块(13)和步进延时电路控制模块(14)组成;所述A/D取样控制及内部触发控制部分由实时取样控制模块(9)、FPGA产生步进延时(10)和集成电路芯片产生步进延时(11)组成;所述信号调理控制部分由放大控制模块(15)和直流偏置模块(16)级成;所述波形显示控制部分由LCD液晶控制模块(18)和旋钮控制模块(19)组成,本示波器可以存储所测量的波形,存储量大,调取方便。本技术的有益效果是可以有效提高数字存储示波器的存储量,并且调取方便。附图说明图I是本技术的结构原理图。具体实施方式以下结合附图对本技术作更进一步的详细描述。参见图1,本技术涉及一种示波器,特别涉及一种基于FPGA的存储数字示波器,所述基于FPGA的存储数字示波器由通道I、通道2、单片机(8)、FPGA、步进延时电路DS1032(20)和IXD液晶显示触模屏及按钮(21)组成;其中所述通道I由IMQ输入阻抗匹配⑴、前级信号调理⑵和A/D取样(3)组成;其中所述通道2由IMQ输入阻抗匹配(5)、前级信号调理(4)、比较模型(7)和A/D取样(6)组成;其中所述FPGA由A/D取样控制及内部触发控制部分、信号调理控制部分、波形显示控制部分、系统总线(17)、等精度测频模块(12)、数据存储模块(13)和步进延时电路控制模块(14)组成;所述A/D取样控制及内部触发控制部分由实时取样控制模块(9)、FPGA产生步进延时(10)和集成电路芯片产生步进延时(11)组成;所述信号调理控制部分由放大控制模块(15)和直流偏置模块(16)级成;所述波形显示控制部分由LCD液晶控制模块(18)和旋钮控 制模块(19)组成,本示波器可以存储所测量的波形,存储量大,调取方便。本文档来自技高网...

【技术保护点】
基于FPGA的存储数字示波器,其特征在于:所述基于FPGA的存储数字示波器由通道1、通道2、单片机(8)、FPGA、步进延时电路DS1032(20)和LCD液晶显示触模屏及按钮(21)组成;其中所述通道1由1MΩ输入阻抗匹配(1)、前级信号调理(2)和A/D取样(3)组成;其中所述通道2由1MΩ输入阻抗匹配(5)、前级信号调理(4)、比较模型(7)和A/D取样(6)组成;其中所述FPGA由A/D取样控制及内部触发控制部分、信号调理控制部分、波形显示控制部分、系统总线(17)、等精度测频模块(12)、数据存储模块(13)和步进延时电路控制模块(14)组成;所述A/D取样控制及内部触发控制部分由实时取样控制模块(9)、FPGA产生步进延时(10)和集成电路芯片产生步进延时(11)组成;所述信号调理控制部分由放大控制模块(15)和直流偏置模块(16)级成;所述波形显示控制部分由LCD液晶控制模块(18)和旋钮控制模块(19)组成。

【技术特征摘要】
1.基于FPGA的存储数字示波器,其特征在于所述基于FPGA的存储数字示波器由通道I、通道2、单片机(8)、FPGA、步进延时电路DS1032(20)和IXD液晶显示触模屏及按钮(21)组成;其中所述通道I由1ΜΩ输入阻抗匹配(I)、前级信号调理(2)和A/D取样(3)组成;其中所述通道2由1ΜΩ输入阻抗匹配(5)、前级信号调理(4)、比较模型(7)和A/D取样(6)组成;其中所述FPGA由A/D取样控制及内部触发控...

【专利技术属性】
技术研发人员:韩敬伟
申请(专利权)人:滨州学院
类型:实用新型
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1