像素驱动电路和显示电路制造技术

技术编号:7714526 阅读:162 留言:0更新日期:2012-08-25 13:22
本实用新型专利技术涉及一种像素驱动电路和使用该像素驱动电路的显示电路,所述像素驱动电路均采用半导体器件制作,半导体器件体积小,可以留给发光器件足够的空间,保证其发光面积,进而保证其显示亮度,同时也方便加工制造;本实用新型专利技术的像素驱动电路摒弃了现有驱动电路中都采用的电容,信号控制过程都通过半导体器件采用开关控制,实现了对像素打开和关断的精确调节,保证各像素间显示亮度的均匀和一致性,保证显示效果。(*该技术在2021年保护过期,可自由使用*)

【技术实现步骤摘要】

本技术 涉及驱动电路
,具体是ー种像素驱动电路和显示电路
技术介绍
中国专利文献CN102110407A公开了ー种像素驱动电路、放电方法、数据写入方法及驱动显示方法,具体公开了ー种驱动电路,參见图I所示,包括数据线、扫描线、用于连接电源极的电源线、用于连接接地极的地线以及OLED(有机发光二极管,全称为OrganicLight-Emitting Diode)器件,还包括电容充电场效应晶体管、发光驱动场效应晶体管以及数据存储电容。该专利文献通过使用三个薄膜晶体管和一个电容的结构,相对于现有四个薄膜晶体管和ー个电容结构的驱动电路,減少了电源负载、降低功耗。上述像素驱动电路中都包括至少ー个电容,在半导体电路中电容的制作是靠上下两层或多层中间带有绝缘层的平面电极实现,由于像素狭小,制作电容需要占用相对于半导体器件大得多的面积,占用像素内的大部分空间,降低了像素的开ロ率,使得发光面积减小,影响像素的显示亮度;另外,传统驱动电路中电容的使用实际是ー种模拟过程,由于制造エ艺的离散性,电容时间常数不一致,电容工作过程中其充放电时间不一致,进而由电容放电驱动的发光器件的发光时间不一致,不能实现对像素打开和关断时间的精确控制,直接导致各像素间显示亮度的不均匀,影响显示效果。
技术实现思路
为此,本技术所要解决的是现有像素驱动电路使用电容带来的影响像素亮度和像素显示效果的技术问题,提供一种无需电容的像素驱动电路和显示电路。为解决上述技术问题,本技术采用的技术方案如下ー种像素驱动电路,包括行列选通开器件;行列选通关断器件;一个晶闸管Tl,门极与所述像素的行列选通开器件相连,所述行列选通开器件在行列均选通时提供打开所述晶闸管Tl需要的正向触发电流;所述晶闸管Tl的阳极接入主电路;一个主电路关断器件,通过与所述晶闸管Tl的阴极或者阳极连接串联接入主电路,与所述像素的行列选通关断器件相连,所述行列选通关断器件在行列选通关断时控制所述三极管T2关断,断开主电路。所述主电路关断器件为PNP型三极管T2,其发射极与所述晶闸管Tl的阴极相连;所述三极管T2的集电极与所述主电路的负极相连;所述三极管T2的基极与所述像素的行列选通关断器件相连。所述行列选通开器件为NPN型三极管T3,所述三极管T3的发射极与所述晶闸管Tl的门极相连;所述三极管T3的基极和集电极分别与像素的行选通开信号和列选通开信号相连。所述行列选通关断器件为PNP型三极管T4,所述三极管T4的发射极与所述三极管T3的基极相连;所述三极管T4的基极和集电极分别与行选通关断信号和列选通关断信号相连。同时,提供ー种使用上述像素驱动电路的显示电路,包括像素驱动电路; 直流电致发光器件,与所述像素驱动电路相连串联在主电路中;行选通开信号线,用于提供处在同一行的行选通开控制信号;列选通开信号线,用于提供处在同一列的列选通开控制信号;行选通关断信号线,用于提供处在同一行的行选通关断控制信号;列选通关断信号线,用于提供处在同一列的列选通关断控制信号; 所述像素驱动电路进一歩包括行列选通开器件;行列选通关断器件;一个晶闸管Tl,门极与所述像素的行列选通开器件相连,所述行列选通开器件在行列均选通时提供打开所述晶闸管Tl需要的正向触发电流;所述晶闸管Tl的阳极接入主电路;一个主电路关断器件,通过与所述晶闸管Tl的阴极或者阳极连接串联接入主电路,与所述像素的行列选通关断器件相连,所述行列选通关断器件在行列选通关断时控制所述三极管T2关断,断开主电路。所述直流电致发光器件包括OLED、DCEL, LED和电阻式灯泡中的任意ー种。本技术的上述技术方案相比现有技术具有以下优点本技术的像素驱动电路均采用半导体器件制作,半导体器件体积小,可以留给发光器件足够的空间,保证其发光面积,进而保证其显示亮度,同时也方便加工制造;本技术的像素驱动电路摒弃了现有驱动电路中都采用的电容,信号控制过程都通过半导体器件采用开关控制,实现了对像素打开和关断的精确调节,保证各像素间显示亮度的均匀和一致性,保证显示效果。附图说明为了使本技术的内容更容易被清楚的理解,下面根据本技术的具体实施例并结合附图,对本技术作进ー步详细的说明,其中图I为中国专利文献CN102110407A公开的像素驱动电路图;图2为本技术一个实施例的像素驱动电路图;图3为本技术一个实施例的显示电路图;图4为本技术另ー个实施例的像素驱动电路图。具体实施方式參见图2所示,本技术一个实施例的像素驱动电路图,包括一个晶闸管Tl,门极与作为像素的行列选通开器件的NPN型三极管T3的发射极相连,所述三极管T3的基极和集电极分别与行选通开信号和列选通开信号相连,所述三极管T3在行列均选通时提供打开所述晶闸管Tl需要的正向触发电流;所述晶闸管Tl的阳极接入主电路;所述晶闸管Tl的阴极与PNP型三极管T2发射极相连,所述三极管T2的集电极与主电路的负极相连;所述三极管T2的基极与作为所述像素的行列选通关断器件的PNP型三极管T4的发射极与所述三极管T3的 基极相连;所述三极管T4的基极和集电极分别与行关断信号和列关断信号相连;所述三极管T4在行列选通关断时控制所述三极管T2关断,主电路断开。再參见图3所示,使用本技术上述实施例中的驱动电路的显示电路,以驱动LED (发光二极管,英文全称为Light-Emitting Diode)灯为例“ + ”电极为显示屏的主电路正扱,电极为显示屏的主电路负扱,所有“ + ”电极短接在一起作为高电位,所有“-”电极短接在一起作为低电位;显示屏的主电路为所有显示像素提供直流电压。每ー个驱动电路和其所驱动的LED灯构成ー个单元,在该单元中,所述LED灯的正极与主电路的正极相连,LED灯的负极与所述晶闸管Tl的阳极相连;所述晶闸管Tl的门极与所述三极管T3的发射极相连,所述三极管T3的基极和集电极分别与行选通开信号线和列选通开信号线相连,所述行选通开信号线,用于提供处在同一行的行选通开控制信号;所述列选通开信号线,用于提供处在同一列的列选通开控制信号;所述三极管T3在行列均选通时(即所述行选通开信号线和所述列选通开信号线均有效时)提供打开所述晶闸管Tl需要的正向触发电流;所述晶闸管Tl的阴极与PNP型三极管T2发射极相连,所述三极管T2的集电极与主电路的负极相连;所述三极管T2的基极与所述三极管T4的发射极相连;所述三极管T4的基极和集电极分别与行关断信号线和列关断信号线相连;所述行选通关断信号线,用于提供处在同一行的行选通关断控制信号;所述列选通关断信号线,用于提供处在同一列的列选通关断控制信号;所述三极管T3在行列均选通时(即所述行选通关断信号线和所述列选通关断信号线均有效时)所述三极管T4在行列选通关断时控制所述三极管T2关断,主电路断开,所述LED灯中无电流通过,不发光。根据所述単元所处的行和列的位置不同,该单元中的所述三极管T3和所述三极管T4的基极和集电极接不同行或者列的选通开或者关断信号线。现将工作的具体过程描述如下当行选通开信号“ com on m”和列选通开信号“seg on n”数据同时有效时,所述三极管T3向所述晶闸管Tl的门极提供触发电流,所述晶闸管本文档来自技高网...

【技术保护点】

【技术特征摘要】
1.一种像素驱动电路,其特征在于,包括 行列选通开器件; 行列选通关断器件; 一个晶闸管Tl,门极与所述像素的行列选通开器件相连,所述行列选通开器件在行列均选通时提供打开所述晶闸管Tl需要的正向触发电流;所述晶闸管Tl的阳极接入主电路; 一个主电路关断器件,通过与所述晶闸管Tl的阴极或者阳极连接串联接入主电路,与 所述像素的行列选通关断器件相连,所述行列选通关断器件在行列选通关断时控制所述三极管T2关断,断开主电路。2.根据权利要求I所述的像素驱动电路,其特征在于所述主电路关断器件为PNP型三极管T2,其发射极与所述晶闸管Tl的阴极相连;所述三极管T2的集电极与所述主电路的负极相连;所述三极管T2的基极与所述像素的行列选通关断器件相连。3.根据权利要求2所述的像素驱动电路,其特征在于所述行列选通开器件为NPN型三极管T3,所述三极管T3的发射极与所述晶闸管Tl的门极相连;所述三极管T3的基极和集电极分别与像素的行选通开信号和列选通开信号相连。4.根据权利要求2所述的像素驱动电路,其特征在于所述行列选通关断器件为PNP型三极管T4,所述三极管T4的发射极与所述三极管T3的基极相连;...

【专利技术属性】
技术研发人员:邱勇徐粤
申请(专利权)人:昆山维信诺显示技术有限公司北京维信诺光电技术有限公司
类型:实用新型
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1