一种基于量子可逆逻辑门的主从RS触发器制造技术

技术编号:7468263 阅读:260 留言:0更新日期:2012-06-30 02:57
本发明专利技术公开了一种基于量子可逆逻辑门的主从RS触发器,其特征在于,包括一个时序信号控制单元、第一输入信号处理单元、第二输入信号处理单元、一个主RS触发器和一个从RS触发器,所述时序信号控制单元的输出信号一部分经过第一输入信号处理单元处理后经过主RS触发器输入第二输入信号处理单元,时序信号控制单元的输出信号另一部分输入第二输入信号处理单元,第二输入信号处理单元的输出信号经过从RS触发器处理后得到最终输出信号。本发明专利技术的基于量子可逆门的主从RS触发器采用可逆逻辑门设计,因此避免了信息位的丢失,从而减少了由此带来的能量损耗,大大降低了应用RS触发器的电路的能耗。

【技术实现步骤摘要】

本专利技术涉及信息领域中的低功耗时序逻辑电路,特别是基于量子可逆逻辑门的主从RS触发器
技术介绍
触发器是时序电路研究的基础,常用于实现接收、保存与输出二进制数码信号的 0、1的功能,广泛应用于数字电路和数字系统的设计中。主从触发器由两级触发器构成,其中一级接收输入信号,其状态直接由输入信号决定,称为主触发器,还有一级的输入与主触发器的输出连接,其状态由主触发器的状态决定,称为从触发器。可以使整个RS触发器处于某一确定状态。Landauer指出,传统不可逆逻辑电路的能量损耗根源是信息位的丢失,每一位信息的丢失对应KT*Ln2焦耳的热量产生,其中K是波尔兹曼常量,T是绝对温度,在室温下, 虽然能量的散失很少,但对于低功耗电路设计不能忽略。同时,能耗产生的热量会极大地限制芯片的性能和计算速度。Deutsch提出量子逻辑门构造量子计算机的思想,而量子逻辑门具备可逆操作的特性,其通过级联的方式可以综合设计量子逻辑电路,量子电路由于其特殊的结构性,不存在信息位的丢失和电能与热能的转换,从根本上解决了传统不可逆逻辑电路的热耗问题。
技术实现思路
技术问题本专利技术要解决的技术问题是提供一种基于量子可逆逻辑门的主从RS触发器,采用量子可逆逻辑门设计,避免计算过程中信息位的丢失,降低了电路的功耗,降低了传统主从RS触发器的能耗,解决了高密度电路中能耗带来的热量散热问题。技术方案为了解决上述的技术问题,本专利技术的基于量子可逆逻辑门的主从RS触发器包括一个时序信号控制单元、第一输入信号处理单元、第二输入信号处理单元、一个主RS触发器和一个从RS触发器,第一输入信号处理单元和第二输入信号处理单元作为两组信号处理单元,所述时序信号控制单元的输出信号一部分经过第一输入信号处理单元处理后经过主RS触发器输入第二输入信号处理单元,时序信号控制单元的输出信号另一部分输入第二输入信号处理单元,第二输入信号处理单元的输出信号经过从RS触发器处理后得到最终输出信号。主RS触发器、从RS触发器均由基本可逆RS触发器构成。具体地,所述的基于量子可逆门的主从RS触发器在时钟信号CP的作用下,根据原始输入_玄、互信号的不同,具有置0、置1和保持功能。其中,时钟信号CP作为时序信号控制单元的第一输入,常量0、1、1、0、0分别为时序信号控制单元的第二、第三、第四、第五、 第六输入。时序信号控制单元的第一输出作为第一输入信号处理单元的第一输入,时序信号控制单元的第二输出作为第二输入信号处理单元的第三输入,时序信号控制单元的第三输出作为第一输入信号处理单元的第三输入,时序信号控制单元的第四输出作为第二输入信号处理单元的第一输入,时序信号控制单元的第五输出作为第二输入信号处理单元的第五输入。时序信号控制单元的第六输出作为第一输入信号处理单元的第五输入。原始输入信号_—玄、互分别作为第一输入信号处理单元的第二输入、第四输入。第一输入信号处理单元的第二输出、第五输出分别作为作为主RS触发器的第一输入、第二输入。主RS触发器第一输出作为第二输入信号处理单元的第二输入,主RS触发器第二输出作为第二输入信号处理单元的第四输入。第二输入信号处理单元的第二输出、第五输出分别作为从RS触发器的第一输入、第二输入。从RS触发器的第一输出为Q,从RS触发器的第二输出为&,即基于量子可逆逻辑门的主从RS触发器的最终输出Q、&。更进一步地,时序信号控制单元由一个Fredkin(FRG)门和第一、第二、第三 Feynman (FG门)级联实现;所述的第一输入信号处理单元由第一、第二 Peres门级联组成, 所述的第二输入信号处理单元由第三、第四Peres门级联实现;所述的主触发器由第五、第六Peres门级联组成;所述的从触发器由第七、第八Peres门级联组成。本专利技术技术方案的基于量子可逆门的主从RS触发器中,当时钟信号CP = 1时,经过时序信号控制单元的控制交换作用,主RS触发器(即主可逆RS触发器)左侧的输入信号处理单元的目标位输出变量5、互,即主RS触发器正常接收输入信号。同时,位于从RS 触发器(即从RS触发器)左侧的输入信号处理单元的目标位输出全部为0,使从RS触发器亦即整个可逆RS触发器保持原状态不变。而CP = 0时,主RS触发器状态保持不变,从RS 触发器工作并接收主RS触发器的原状态信号,从而使整个可逆RS触发器正常输出信号。有益效果本专利技术的基于量子可逆门的主从RS触发器采用可逆逻辑门设计,因此避免了信息位的丢失,从而减少了由此带来的能量损耗,大大降低了应用RS触发器的电路的能耗。附图说明图1是Peres门示意图;图 2 是 Fredkin (FRG)门示意图;图 3 =Feynman (FG)门示意图;图4 (a)为可逆RS触发器示意图,(b)为可逆RS触发器单元示意图;图5(a)为时序信号控制电路示意图,(b)为时序信号控制单元示意图;图6(a)为输入信号处理电路示意图,(b)为输入信号处理单元示意图; 图7是本专利技术一个实施例的基于量子可逆逻辑门的主从RS触发器示意图。具体实施例方式以下结合附图对本专利技术的技术方案进行说明如图7所示,本实施例的基于量子可逆逻辑门的主从RS触发器包括一个主从触发器选择单元、两个基于Peres门的RS触发器输入信号处理单元、由两个基本可逆RS触发器分别构成的主RS触发器和从RS触发器。如图4(a)所示,基本可逆RS触发器由两个Peres门级联而成,Peres门功能如图 1所示,5、互为输入。从上往下,第一个Peres门的第二输入为互,第二个Peres门的第二输入为5。第一个Peres门、第二个Peres门的第三输入均为常量0。第一个Peres门的第三输出作为第二个Peres门的第一输入,第二个Peres门的第三输出作为第一个Peres门的第一输出。第一个Peres门和第二个Peres门的第一输出分别为Q、&,即为可逆RS触发器的最终输出。其相应的可逆单元如图4(b)所示。如图5(a)所示,时序信号控制单元由一个FRG门和三个TO门级联而成,FRG门结构如图2所示,re门结构如图3所示。可以看出,FRG门起到控制交换的作用,re门用来复制信号。时钟信号CP = ι时,从上到下,第一个re门输出1、0,分别作为第一输入信号处理单元和第二输入信号处理单元的第一输入,第二个re门输出ι,ι,分别作为第二输入信号处理单元的第三输入和第五输入,从而触发器被锁定;第三个re门输出o,o,从而主触发器正常输入。相应的可逆单元见图5(b)。如图6(a)所示,输入信号处理单元由两个Peres门级联而成,伴随着三个无用输出,原理图如图6(b)所示。P,Q为输入信号处理单元的有用输出,它和时序信号控制单元共同完成控制主从触发器分别工作的任务。如图7所示,本实施例的主从RS触发器中,所述的时序信号控制单元中,外界时钟 CP信号输入时序信号控制单元的第一输入端,常量0、1、1、0、0分别输入时序信号控制单元的第二、第三、第四、第五、第六输入端;时序信号控制单元的第一输出端与第一输入信号处理单元的第一输入端连接,时序信号控制单元的第二输出端与第二输入信号处理单元的第三输入端连接,时序信号控制单元的第三输出端与第一输入信号处理单元的第本文档来自技高网...

【技术保护点】

【技术特征摘要】

【专利技术属性】
技术研发人员:王友仁周影辉张培喜张砦
申请(专利权)人:南京航空航天大学
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1
相关领域技术