一种ODU频率源,它的石英晶体振荡器的一个时钟信号输出端连接小数N分频合成器的信号输入端,小数N分频合成器的信号输出端通过压控振荡器连接耦合器,耦合器的耦合通路连接ODU的发射中频混频器,耦合器的主通路连接功率分配器的输入端,功率分配器的一个输出端连接第一倍频器的输入端,功率分配器的另一个输出端连接第二倍频器的输入端,所述第一倍频器的输出端连接ODU的微波发射混频器,第二倍频器的输出端连接ODU的微波接收混频器;所述石英晶体振荡器的另一个时钟信号输出端通过整数N分频合成器连接ODU的接收中频混频器。本发明专利技术减少了所需设计的频率源数量,提高了ODU频率源设计的效率。
【技术实现步骤摘要】
本专利技术涉及移动通信中射频技术设计领域,具体涉及一种ODU(Outdoor Unit,数字微波收发信机)频率源。
技术介绍
在无线通信系统中,微波通信随着移动和数据通信的发展,移动覆盖和数据传输这两大需求逐渐成为对PDH(Plesiochronous Digital Hierarchy,准同步数字系列)与 SDH(Synchronous Digital Hierarchy,同步数字系列)微波新的要求。就频段的使用而言,逐渐由原使用的5GHz IlGHz频段向13GHz 38GHz频段发展,以进一步拓展频谱资源。就设备的结构而言,逐步摒弃了传统的室内一体机的设计结构,发展成为现有的体积更小且拆移简易的收发信机在室外(ODU)、调制解调和基带接口在室内(IDU)的分体式结构。 适应于大跨距及跨湖跨海传输断面的无线数据传输。数字微波收发信机主要提供与IDUandoor Uint数字微波室内单元)通信的中频数字调制信号和射频信号的相互转换功能。包括发射机、接收机、频率源、功率检测和上报、 00K (On-Off Keying,二进制启闭键控)调制解调等单元模块。传统的ODU系统频率源,如图1所示,采用三个PLL(Wiase Locked Loop,简称锁相环)环路进行设计频率源设计,其频率架构设计为TX_IF指发射中频,在ODU系统中现要求为350MHz ;RX_IF指接收中频,在ODU系统中现要求为140MHz ;TX_RF指微波发射频率;RX_RF为微波接收频率;这两个频率受特定的系统和频率间隔确定,在ODU系统中,往往是一对ODU组成一套收发系统,即一套ODU中有一台的微波频率为低发高收,有一台的微波频率为高发低收。对于发射链路,发射中频第一次上变频为TX_IF和第一个频率源LO 1进行上变频,混频后的频率为TX_IF+L01,第二次上变频则将频率直接混频到微波发射频率,一般采用IC倍频器件(图1中为两个2倍频)对第二个频率L02源进行倍频,采用4倍频的方式将第二次混频的本振频率倍频到4L02,则二次混频后的频率为TX_IF+L01+4*L02 = TX_ RF ;对于接收链路,倍频后的本振信号与发射链路共用,第一次下变频的频率应为 RX_RF-4*L02,经过一系列放大和滤波后进行第二次下变频,这时采用的是第三个频率源信号进行下变频,混频合的信号为RX_RF-4*L02-L03 = RX_IF接收中频;ODU频率源需设计L01、L02和L03三个小数分频的频率源,针对系统对频率调节步进要求,在进行频率设置时,三个环路设计的频率源均需要改变,对三个频率源的相噪设计要求较高,在系统中所产生的频率杂散信号将更加丰富,产品调试中,部件或整机杂散调试较为困难
技术实现思路
本专利技术的目的是针对上述技术问题,提供一种ODU频率源,该频率源能减少设计所需基本频率源数量,方便各种频率的设置。为实现此目的,本专利技术所设计的一种ODU频率源,包括石英晶体振荡器、小数N分频频率合成器、压控振荡器,其特征在于它还包括整数N分频频率合成器,耦合器、功率分配器、第一倍频器和第二倍频器,其中,石英晶体振荡器的一个时钟信号输出端连接小数N 分频频率合成器的信号输入端,小数N分频频率合成器的信号输出端通过压控振荡器连接耦合器,耦合器的耦合通路连接ODU的发射中频混频器,耦合器的主通路连接功率分配器的输入端,功率分配器的一个输出端连接第一倍频器的输入端,功率分配器的另一个输出端连接第二倍频器的输入端,所述第一倍频器的输出端连接ODU的微波发射混频器,第二倍频器的输出端连接ODU的微波接收混频器;所述石英晶体振荡器的另一个时钟信号输出端通过整数N分频频率合成器连接ODU的接收中频混频器。所述第一倍频器为6倍频倍频器。所述第二倍频器为7倍频倍频器。所述整数N分频频率合成器和ODU的接收中频混频器之间设有滤波、放大单元。所述压控振荡器和耦合器之间连接有放大器。所述耦合器的耦合度为3 20dB。所述小数N分频频率合成器的型号为ADF4153 ;所述整数N分频频率合成器的型号为 ADF4360。本专利技术减少了所需设计的频率源数量,采用两个频率源设计,一个为小数N分频的频率源,一个为整数N分频的频率源,针对系统对频率调节步进的要求,在进行频率设置时,只需调整小数N分频的频率源即可,提高了 ODU频率源设计的效率,另外,本专利技术还实现了对同一 ODU系统频率规划下的各个不同T/R间隔子系统的兼容。附图说明图1现有技术的原理框图。图2本专利技术的原理框图。图3为本专利技术使用状态的原理框图。图1和3中,ODU的发射中频混频器的输入端依次设置有滤波器、衰减器、放大器、 检波器,ODU的发射中频混频器和ODU的微波发射混频器之间设有滤波器和放大器,ODU的微波发射混频器输出端依次设置滤波器、放大器、衰减器、放大器、检波器;ODU的微波接收混频器输入端设置滤波放大单元,微波接收混频器和ODU的接收中频混频器之间设置滤波、放大、衰减单元,ODU的接收中频混频器的输出端依次设置射频开关、滤波器、射频开关、 放大器和AGC放大器。具体实施例方式以下结合附图和实施例对本专利技术作进一步的详细说明如图2 3所示的一种ODU频率源,包括石英晶体振荡器TCX0、小数N分频频率合成器、压控振荡器VC0,其特征在于它还包括整数N分频频率合成器,耦合器、功率分配器、 第一倍频器和第二倍频器,其中,石英晶体振荡器TCXO的一个削峰正弦波时钟信号输出端连接小数N分频频率合成器的信号输入端,小数N分频频率合成器的信号输出端通过压控振荡器VCO连接耦合器,耦合器的耦合通路连接ODU的发射中频混频器,耦合器的主通路连接功率分配器的输入端,功率分配器的一个输出端连接第一倍频器的输入端,功率分配器的另一个输出端连接第二倍频器的输入端,所述第一倍频器的输出端连接ODU的微波发射混频器,第二倍频器的输出端连接ODU的微波接收混频器;所述石英晶体振荡器TCXO的另一个削峰正弦波时钟信号输出端通过整数N分频频率合成器连接ODU的接收中频混频器。上述技术方案中,第一倍频器为6倍频倍频器。第二倍频器为7倍频倍频器。上述技术方案中,整数N分频频率合成器和ODU的接收中频混频器之间设有滤波、 放大单元。上述技术方案中,所述压控振荡器VCO和耦合器之间连接有放大器。上述技术方案中,所述耦合器的耦合度为3 20dB。根据本振LOl的功率大小与发射中频混频器本振所要求的功率大小的差值选择适合的耦合器。上述技术方案中,所述小数N分频频率合成器的型号为ADF4153 ;所述整数N分频频率合成器的型号为ADF4360。上述技术方案中,整数N分频频率合成器ADF4360为一款内置VCO的可编程锁相环芯片,设计为接收链路的固定本振,本电路设计中利用其内部的参考分频器(R分频器)、 可编程分频器(N分频器)、鉴相器、电流泵和告警电路等完成频综的分频、鉴相和告警等功能。固定本振的频率是490MHZ+TR间隔,当ODU型号选定后该频率就不再更改,因此尽可能的选用比较大的鉴相频率降低相位噪声。该芯片允许的最大鉴相频率是8MHz,同时鉴相频率必须是输出频率和参考振荡源的公约数。上述技术方案中,小数N分频频率合成器ADF4153设计为可变本振,本文档来自技高网...
【技术保护点】
【技术特征摘要】
1.一种ODU频率源,包括石英晶体振荡器、小数N分频频率合成器、压控振荡器,其特征在于它还包括整数N分频频率合成器,耦合器、功率分配器、第一倍频器和第二倍频器, 其中,石英晶体振荡器的一个时钟信号输出端连接小数N分频频率合成器的信号输入端, 小数N分频频率合成器的信号输出端通过压控振荡器连接耦合器,耦合器的耦合通路连接 ODU的发射中频混频器,耦合器的主通路连接功率分配器的输入端,功率分配器的一个输出端连接第一倍频器的输入端,功率分配器的另一个输出端连接第二倍频器的输入端,所述第一倍频器的输出端连接ODU的微波发射混频器,第二倍频器的输出端连接ODU的微波接收混频器;所述石英晶体振荡器的另一个时钟信号输出端通过整数N分频频率...
【专利技术属性】
技术研发人员:万正洋,
申请(专利权)人:武汉凡谷电子技术股份有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。