一种信息生成电路板装置,应用可编程逻辑器和集成芯片实现开发,通过欧式公插座接口提供供电线路、勤务信号线、数据线和地址线,使用者只要按照协议进行控制就能产生所需要的429信息,控制操作快捷,应用方便,同时降低生产开发的成本;是由:基座,公插座模块,同步时钟信号源模块,移位脉冲分路处理模块,移位寄存器级联模块,字信息合路处理模块,串行信息转换双极性信息模块,429信息输出接口模块,供电线路,8位地址线,8位数据线,写信号线,移位脉冲同步信号线,帧同步信号线,字同步信号线,分路移位脉冲信号线,分路429信息信号线,归零同步信号线,串行429信息信号线,双极性429信息信号线构成;结构简单,生产开发容易。(*该技术在2021年保护过期,可自由使用*)
【技术实现步骤摘要】
本技术涉及电路板装置,尤其是一种信息生成电路板装置。
技术介绍
目前市场上提供有多种4 信息生成电路板,它们都是基于通用总线技术平台开发实现的,比较适合航空大型通用测试设备的需求,对于中小型测试设备来说不太实用,一是大材小用,二是成本过高。而早期的实现方法都是由分立元件搭建开发的,集成度较低, 信息设置采用手动控制操作,应用繁琐。鉴于上述原因,4 信息生成电路板需要改进。
技术实现思路
本技术的目的是为了克服现有技术中的不足,提供一种信息生成电路板装置,应用可编程逻辑器和集成芯片实现开发,通过欧式公插座接口提供供电线路、勤务信号线、数据线和地址线,使用者只要按照协议进行控制就能产生所需要的4 信息,控制操作快捷,应用方便,同时降低生产开发的成本。本技术为了实现上述目的,采用如下的技术方案一种信息生成电路板装置, 是由基座,公插座模块,同步时钟信号源模块,移位脉冲分路处理模块,移位寄存器级联模块,字信息合路处理模块,串行信息转换双极性信息模块,429信息输出接口模块,供电线路,8位地址线,8位数据线,写信号线,移位脉冲同步信号线,帧同步信号线,字同步信号线,分路移位脉冲信号线,分路4 信息信号线,归零同步信号线,串行4 信息信号线,双极性4 信息信号线构成;基座的一侧设置公插座模块,公插座模块的一侧按序均布排列设置同步时钟信号源模块、移位脉冲分路处理模块、移位寄存器级联模块成一列,这一列部件的另一侧按序均布排列设置字信息合路处理模块、串行信息转换双极性信息模块、4 信息输出接口模块成一列;公插座模块与同步时钟信号源模块、移位脉冲分路处理模块、移位寄存器级联模块、字信息合路处理模块、串行信息转换双极性信息模块之间并联设置供电线路。同步时钟信号源模块的输出端通过移位脉冲同步信号线设置在移位脉冲分路处理模块的输入端;、同步时钟信号源模块的输出端通过帧同步信号线、字同步信号线并列设置在公插座模块、移位脉冲分路处理模块和字信息合路处理模块的输入端;移位脉冲分路处理模块的输出端通过分路移位脉冲信号线设置在移位寄存器级联模块的一个输入端; 公插座模块的输出端通过8位地址线、8位数据线、写信号线并列设置在移位寄存器级联模块的输入端。移位寄存器级联模块的输出端通过分路4 信息信号线设置在字信息合路处理模块的输入端,字信息合路处理模块的输出端通过串行4 信息信号线设置在串行信息转换双极性信息模块的输入端;同步时钟信号源模块的一个输出端通过归零同步信号线设置在串行信息转换双极性信息模块的一个输入端。串行信息转换双极性信息模块的输出端通过双极性4 信息信号线设置在4 信息输出接口模块的输入端。所述的同步时钟信号源模块用来生成同步信号时钟,同步信号用来协调整个电路板系统工作,时钟信号源共包括4路同步信号,分别是移位脉冲同步信号、帧同步信号、字同步信号和归零同步信号。4路同步时钟信号作为4 信息生成电路板的时钟基准,所以在设计中要求稳定、精确。设计上采用对存储器地址叠加推进移出存储数据形成同步时钟信号的方式实现。步骤是,首先根据同步时钟信号的时序特征生成一个数据时序文件,然后将数据时序文件写入一片E2PROM存储器^C64B中,接着用周期为5μ s时钟对2个级联 54HC4024计数器进行驱动形成推进地址,该地址可直接驱动存储器,最终在存储器数据端口形成同步时钟信号。当地址排进到第2304位时即形成一个完整的地址周期,然后地址归零再循环叠加输出。所述的移位脉冲分路处理模块应用可编程逻辑器件EMP7128SLC根据帧同步信号和字同步信号将单路16个字的移位脉冲同步信号分成16路错时移位脉冲信号,每路移位脉冲用来移出一个字的4 信息。所述的移位寄存器级联模块由16个移位寄存器组构成,每个移位寄存器组可以形成一个4 信息字。移位奇存器组应用EMP71 ^SLCS实现,其中每个字由4片8位74165 移位寄存器级联组成。每片74165配有译码片选地址线、写控制线和数据线,使用者可根据字同步信号和帧同步信号在移位寄存器空闲时刻对4 信息控制写入,最终形成完整的错时16个字的似9信息。所述的字信息合路处理模块的功能是将移位寄存器级联模块输出的16路错时 429信合成一路似9信息输出。所述的串行信息转换双极性信息模块的功能是将字信息合路处理模块输出的 “TTL”电平4 信息在输出接口上转化为双极性码,串行信息转换双极性信息模块采用2片模拟开关DG403实现。所述的4 信息技术指标为a)字数16 个;b)字位数32位;C)码元宽度20ys;d)码元归零宽度10μ s ;e)字间距80ys;f)幅度2. 6V 5V ;4 信息是航空系统成套机载设备通信技术协议和相关信息的电器特性的统称, 它以双极性归零串码形式传输。本技术的有益效果是结构简单,生产开发容易,使用方便安全,便于推广; 且成本低廉,特别适合航空中小设备的开发应用;提高了工作效率,节约了成本和时间。以下结合附图对本技术作进一步说明附图说明图1是本技术的总装结构示意图;图1中基座1,公插座模块2,同步时钟信号源模块3,移位脉冲分路处理模块4, 移位寄存器级联模块5,字信息合路处理模块6,串行信息转换双极性信息模块7,4 信息输出接口模块8,供电线路9,8位地址线10,8位数据线11,写信号线12,移位脉冲同步信号线13,帧同步信号线14,字同步信号线15,分路移位脉冲信号线16,分路4 信息信号线 17,归零同步信号线18,串行4 信息信号线19,双极性4 信息信号线20。具体实施方式以下结合附图与具体实施方式对本技术作进一步详细说明如图所示,基座1的一侧设置公插座模块2,公插座模块2的一侧按序均布排列设置同步时钟信号源模块3、移位脉冲分路处理模块4、移位寄存器级联模块5成一列,这一列部件的另一侧按序均布排列设置字信息合路处理模块6、串行信息转换双极性信息模块7、 429信息输出接口模块8成一列;公插座模块2与同步时钟信号源模块3、移位脉冲分路处理模块4、移位寄存器级联模块5、字信息合路处理模块6、串行信息转换双极性信息模块7 之间并联设置供电线路9。同步时钟信号源模块3的输出端通过移位脉冲同步信号线13设置在移位脉冲分路处理模块4的输入端;、同步时钟信号源模块3的输出端通过帧同步信号线14、字同步信号线15并列设置在公插座模块2、移位脉冲分路处理模块4和字信息合路处理模块6的输入端;移位脉冲分路处理模块4的输出端通过分路移位脉冲信号线16设置在移位寄存器级联模块5的一个输入端;公插座模块2的输出端通过8位地址线10、8位数据线11、写信号线12并列设置在移位寄存器级联模块5的输入端。移位寄存器级联模块5的输出端通过分路4 信息信号线17设置在字信息合路处理模块6的输入端,字信息合路处理模块6的输出端通过串行4 信息信号线19设置在串行信息转换双极性信息模块7的输入端;同步时钟信号源模块3的一个输出端通过归零同步信号线18设置在串行信息转换双极性信息模块7的一个输入端。串行信息转换双极性信息模块7的输出端通过双极性4 信息信号线20设置在 4 信息输出接口模块8的输入端。权利要求1.一种信息生成电路板装置,是由基座(1),公插座模块O),同步本文档来自技高网...
【技术保护点】
信息转换双极性信息模块(7)之间并联设置供电线路(9)。按序均布排列设置字信息合路处理模块(6)、串行信息转换双极性信息模块(7)、429信息输出接口模块(8)成一列;公插座模块(2)与同步时钟信号源模块(3)、移位脉冲分路处理模块(4)、移位寄存器级联模块(5)、字信息合路处理模块(6)、串行线(19),双极性429信息信号线(20)构成;其特征在于:基座(1)的一侧设置公插座模块(2),公插座模块(2)的一侧按序均布排列设置同步时钟信号源模块(3)、移位脉冲分路处理模块(4)、移位寄存器级联模块(5)成一列,这一列部件的另一侧路(9),8位地址线(10),8位数据线(11),写信号线(12),移位脉冲同步信号线(13),帧同步信号线(14),字同步信号线(15),分路移位脉冲信号线(16),分路429信息信号线(17),归零同步信号线(18),串行429信息信号1.一种信息生成电路板装置,是由:基座(1),公插座模块(2),同步时钟信号源模块(3),移位脉冲分路处理模块(4),移位寄存器级联模块(5),字信息合路处理模块(6),串行信息转换双极性信息模块(7),429信息输出接口模块(8),供电线...
【技术特征摘要】
【专利技术属性】
技术研发人员:周治良,鲍启元,毕建国,张传军,
申请(专利权)人:国营洛阳丹城无线电厂,
类型:实用新型
国别省市:41
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。