一种非稳定谐波及间谐波测量仪,用于对电力电子装置产生的谐波和间谐波进行测量的仪器。本发明专利技术主要由EPLL逻辑电路、带通滤波器、零差逻辑电路等组成,零差逻辑电路的输出端与谐波显示逻辑电路连接,EPLL逻辑电路的输出端与间谐波显示逻辑电路连接。本发明专利技术采用EPLL逻辑电路跟踪电力信号基频频率,以确定出多次非稳定谐波的参考信号,用零差逻辑电路对输入信号进行调制,从而测量多次非稳定谐波分量。根据信号预处理所得的间谐波频率范围,跟踪测量各个频率的间谐波分量。本发明专利技术能够对电力信号中的所有非稳定谐波和间谐波分量进行实时准确的测量。
【技术实现步骤摘要】
本专利技术涉及用于对电子装置产生的谐波和间谐波进行测量的装置,特别是用于对电力信号中幅值或频率随时间变化的非稳定谐波分量以及频率为基频非整数倍的间谐波分量的准确快速测量仪器。
技术介绍
近年来,一方面,电力电子装置的广泛使用给电力系统带来了大量的谐波、间谐波污染;另一方面,大量敏感设备的使用对于谐波、间谐波的测量及补偿提出了更高的要求。 高精度谐波、间谐波测量对于电能质量分析、电力系统保护及控制有着十分重要的意义。目前国内外关于谐波、间谐波的测量装置大多是基于时域-频域的方法。这种装置的准确性主要由采样是否同步、采样窗函数的性能以及频率分辨率等因素共同决定。随着电力系统非线性、冲击性负荷的广泛使用,电网频率不能维持50Hz的稳定值,而是在一定范围内(一般在49. 5Hz 50. 5Hz内)波动。对于系统中非稳定谐波、间谐波的测量,如果要采用当前国内外广泛使用的方法装置,一方面需要尽可能高的频率分辨率,另一方面,采样窗口长度要尽量的短。目前,这些信号测量装置的设计主要是基于 IEC61000-4-7标准的,该标准推荐50Hz系统采样窗口长度为10个基频周波,在此频谱范围内通过谐波、间谐波分组来测量谐波、间谐波分量的信息。实质上该标准是在对频率分辨率和采样窗口长度两方面要求综合考虑之后确定了这种折中方案。在这种频率分辨率下很难得到高精度的测量结果,标准推荐的利用间谐波组测量间谐波分量的方法是将2个谐波分量之间的频谱作为一个间谐波组,从中得到这两个谐波之间间谐波的总体有效值,而无法确定每一个间谐波分量的具体信息。因此,一种能够避免频率分辨率与采样窗口长度之间矛盾、准确跟踪测量每一个信号分量的频率信号测量装置对于各次非稳定谐波、间谐波的测量是十分必要的。
技术实现思路
本专利技术的目的是提供一种能够同时准确测量幅值或频率随时间变化的非稳定谐波及间谐波测量仪。本专利技术的目的是这样实现的一种非稳定谐波及间谐波测量仪,包括含有信号参数因子μι、μ2* μ 3 WEPLL逻辑电路,输入信号模块与基频谐波带通滤波器Χ0,3-Ν奇数次谐波带通滤波器和/或2-Ν偶数次谐波带通滤波器,以及第1个间谐波带通滤波器Jl,第 2个间谐波带通滤波器J2,……,第m个间谐波带通滤波器Jm的输入端相连接;基频谐波带通滤波器XO的输出端顺次与基频EPLL逻辑电路EO以及基频谐波显示逻辑电路连接;上述3-N奇数次谐波带通滤波器和/或2-N偶数次谐波带通滤波器的输出端分别顺次与相应的零差逻辑电路L1,L2,……,Ln以及相应的谐波显示逻辑电路连接,上述第1个间谐波带通滤波器J1,第2个间谐波带通滤波器J2,……,第m个间谐波带通滤波器Jm的输出端分别顺次与相应的第1个间谐波EPLL逻辑电路E1,第2个间谐波EPLL逻辑电路E2,……,第M个间谐波EPLL逻辑电路Em以及相应的间谐波显示逻辑电路连接;与上述零差逻辑电路Li,L2,……Ln对应的增益逻辑电路Zl, 12,……,Zn的输入端均与基频EPLL逻辑电路EO的相应输出端相连接,上述增益逻辑电路Z1,12,……,Si的输出端分别与对应的零差逻辑电路Li,L2,……,Ln的参考相位输入端相连接。上述零差逻辑电路L1,L2,……,Ln中的参考信号的频率与输入信号EO的频率相等,所产生的混频信号由一个直流分量与一个输入信号频率的倍频分量组成。上述EPLL逻辑电路的信号参数因子中,P1的取值范围为0< μι<1/Τ,其中T 为信号的周期;μ2为大于ι的正数,μ3为小于ι的正数,且42与43的乘积与P1为同一数量级。上述μ !为 50,μ 2 为 1800,μ 3 为 0. 05。上述零差逻辑电路结构为参考相位逻辑电路的输出端分别与正弦函数逻辑电路以及余弦函数逻辑电路的输入端相连接,正弦函数逻辑电路的输出端分别与第1乘法器的输入端以及第1两倍增益逻辑电路的输入端连接,余弦函数逻辑电路的输出端分别与第2 乘法器的输入端以及第2两倍增益逻辑电路的输入端连接,输入信号分别接至第1乘法器的输入端和第2乘法器的输入端,第1乘法器的输出端连接第1低通滤波器的输入端,第1 低通滤波器的输出端分别与第3乘法器的输入端以及算法逻辑电路的输入端连接,第2乘法器的输出端连接第2低通滤波器的输入端,第2低通滤波器的输出端分别与第4乘法器的输入端以及算法逻辑电路的输入端连接,上述算法逻辑电路的算法为2^0 )2+(M2J29算法逻辑电路的输出端为待测信号分量的幅值Ak,第3乘法器的输出端以及第4乘法器的输出端均与加法器逻辑电路连接,加法器逻辑电路的输出端与输出显示电路连接;上述参考相位逻辑电路中,由信号基频分量的相位《lt+ δ i构成各次谐波的参考相位Φα ΦΑ = k lt+k δ i ;式中,k为正整数,表示谐波次数,δ i为信号基频分量的初相位值,Q1为基频角频率值,t为时间变量。与现有技术相比,本专利技术的有益效果是本专利技术提出用增强型锁相环(Enhanced Phase Locked Loop, EPLL)逻辑电路单元跟踪测量电力信号基频频率,以确定出各次非稳定谐波的参考信号,用零差逻辑电路单元对输入信号进行调制,从而得到各次非稳定谐波分量。提出根据信号预处理所得的间谐波频率范围设置EPLL逻辑电路单元的初始角频率值,以跟踪测量各个频率的间谐波分量。提出用多单元并行结构将所有零差逻辑电路单元与EPLL逻辑电路单元组合起来构成非稳定谐波及间谐波测量仪,实现对电力信号中所有非稳定谐波、间谐波分量的同时准确测量。本专利技术相比现有技术的特点和优点将在具体实施方式部分加以进一步阐述。 附图说明图1是EPLL逻辑电路结构框图。图2是零差逻辑电路结构框图。图3是本专利技术非稳定谐波及间谐波测量电路结构框图。图3-1是本专利技术非稳定谐波及间谐波测量电路结构框图(奇数次谐波)。图4是幅值跳变情形下5次谐波幅值曲线图。图5是噪声环境下3次谐波幅值图。图6是基频频率跳变前后3次谐波幅值曲线图。图7是9次谐波频率偏移量示意图。图8是谐波间谐波信号的频谱图。图9是谐波间谐波信号的幅值图。图10是间谐波信号的频率图。图11是间谐波信号的幅值图。图12是间谐波信号的频率图。具体实施例方式本专利技术提出用增强型锁相环(Enhanced Phase Locked Loop,EPLL)逻辑电路单元跟踪测量电力信号基频频率,以确定出各次非稳定谐波的参考信号,用零差逻辑电路单元对输入信号进行调制,从而得到各次非稳定谐波分量。提出根据信号预处理所得的间谐波频率范围设置EPLL逻辑电路单元的初始角频率值,以跟踪测量各个频率的间谐波分量。提出用多单元并行结构将所有零差逻辑电路单元与EPLL逻辑电路单元组合起来构成非稳定谐波及间谐波测量仪,实现对电力信号中所有非稳定谐波、间谐波分量的同时准确测量。本专利技术将零差逻辑电路单元与EPLL逻辑电路单元通过多单元并行结构组合在一起,根据信号预处理结果设置带通滤波器(Band Pass Filter, BPF)的通带范围和EPLL逻辑电路单元的角频率初始值,零差逻辑电路单元及EPLL逻辑电路单元的输出端与示波器相连接;零差逻辑电路al)、接收经过带通滤波器滤波过后单一频率的输入信号分量;bl)、根据基频EPLL逻辑电路单元输本文档来自技高网...
【技术保护点】
1.一种非稳定谐波及间谐波测量仪,包括,含有信号参数因子μ1、μ2和μ3的EPLL逻辑电路,其特征是:所述输入信号模块与基频谐波带通滤波器X0,3-N奇数次谐波带通滤波器和/或2-N偶数次谐波带通滤波器,以及第1个间谐波带通滤波器J1,第2个间谐波带通滤波器J2,……,第m个间谐波带通滤波器Jm的输入端相连接;基频谐波带通滤波器X0的输出端顺次与基频EPLL逻辑电路E0以及基频谐波显示逻辑电路连接;上述3-N奇数次谐波带通滤波器和/或2-N偶数次谐波带通滤波器的输出端分别顺次与相应的零差逻辑电路L1,L2,……,Ln以及相应的谐波显示逻辑电路连接,上述第1个间谐波带通滤波器J1,第2个间谐波带通滤波器J2,……,第m个间谐波带通滤波器Jm的输出端分别顺次与相应的第1个间谐波EPLL逻辑电路E1,第2个间谐波EPLL逻辑电路E2,……,第M个间谐波EPLL逻辑电路Em以及相应的间谐波显示逻辑电路连接;与上述零差逻辑电路L1,L2,……Ln对应的增益逻辑电路Z1,Z2,……,Zn的输入端均与基频EPLL逻辑电路E0的相应输出端相连接,上述增益逻辑电路Z1,Z2,……,Zn的输出端分别与对应的零差逻辑电路L1,L2,……,Ln的参考相位输入端相连接。...
【技术特征摘要】
【专利技术属性】
技术研发人员:胡灿,杨洪耕,叶茂青,刘亚栋,杨华,
申请(专利权)人:四川电力科学研究院,
类型:发明
国别省市:90
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。