本发明专利技术公开了一种大容量多值阻变存储器,属于阻变存储器制备技术领域。该阻变存储器包括上电极和下电极,在上、下电极之间插入多个阻变材料层和缺陷层组合,其中,与上、下电极接触的是阻变材料层(例如Ta2O5,TiO2,HfO2等薄膜),阻变材料层之间是缺陷层(例如Ti,Au,Ag等金属薄膜)。本发明专利技术可增加阻变存储器存储容量。
【技术实现步骤摘要】
本专利技术涉及一种能够提高阻变存储器存储容量的方法,尤其涉及一种大容量多值阻变存储器。
技术介绍
存储器是半导体产业发展的一项重要成果,它在当今以信息化为标志的社会中起到不可替代的作用,在移动电话、个人电脑、音乐播放器、各种手持设备和车载装备中,存储器几乎遍布了各个角落。随着半导体产业的发展,人们对于存储器存储容量的要求越来越高,从传统的磁阻硬盘存储器到flash存储器,现有产品已经难以满足人们对于存储容量的需求,由此促使了一些新型存储器的诞生,阻变存储器(RRAM或者ReRAM)就是其中的典型代表。阻变存储器最典型的结构是MIM(金属——介质层——金属)结构,在外加电压的控制下可以实现器件在高阻态和低阻态之间自由的转换。然而典型的阻变存储器单个器件只能进行二值存储,这极大地限制了阻变存储器进一步增加存储容量的潜力,因此增加单个器件存储容量即实现多值存储成为不容忽视的课题。
技术实现思路
本专利技术的目的在于提供一种可增加阻变存储器存储容量的结构,具体实现方法如下一种大容量多值阻变存储器,包括上电极和下电极,在上、下电极之间插入多个缺陷层和阻变材料层的组合,如图1,其中上电极和下电极为金属薄膜(例如,W、Al、Pt、TiN 等),与上、下电极接触的是阻变材料层(例如Ta2O5,TiO2, HfO2等薄膜),阻变材料层之间是缺陷层(例如Ti,Au, Ag等金属薄膜)。本专利技术还提供了上述多值阻变存储器的制备方法,以上电极和下电极之间设有两个阻变材料层和一个缺陷层的存储单元为例,其制备包括以下步骤1)在一基片(一般为Si基片,也可以是玻璃基片等)上淀积金属层,厚度在150nm 和500nm之间,并光刻形成下电极图形;2)淀积阻变材料薄膜,厚度在IOnm至80nm之间;3)淀积缺陷层,厚度在2nm至50nm之间;4)再淀积阻变材料薄膜,厚度在IOnm至80nm之间;5)再次淀积缺陷层,厚度在2nm至50nm之间;6)淀积阻变材料薄膜,厚度在IOnm至80nm之间;7)淀积上电极金属,厚度在150nm和500nm之间,并光刻形成上电极图形。存储器的工作原理如下整个存储单元在初始状态是不导通的,即高阻态,阻值记为RO。给上电极施加合适的偏压,会使阻变材料层中出现氧空位,并由上电极向下电极方向堆积,即形成一条逐渐生长的导电细丝。当这条导电细丝接触到第一层缺陷层的时候,位于上电极和第一层缺陷层之间得阻变材料层变成低阻状态,整个存储单元的阻抗也会相应减小,此时的阻值记作R1。 继续加偏压,导电细丝继续生长,当其接触到第二层缺陷层的时候,位于上电极和第二层缺陷层之间的组变材料层变成低阻状态,整个存储单元的阻抗继续减小,此时的阻值记为R2。 同样的,继续加偏压,导电细丝生长至下电极,整个结构中的阻变材料层全部导通,阻抗达到最小,此时的阻值记为R3。这样,此存储单元就可以存储4个值(R0、R1、R2、R3)。如果在中间阻变材料层中插入一层或二层以上缺陷层,其原理同上。对于本身就有多值存储性能的阻变存储单元来说,如果采用本结构,可以在原先的基础上存储更多数据。附图说明图1.本专利技术阻变存储器的结构示意图;图2.本专利技术具体实施例的工艺流程图。图中1-上电极;2-阻变材料层;3-缺陷层;4-下电极;5-基片具体实施例方式下面结合附图和具体实施方式对本专利技术作进一步详细描述阻变存储器的制备过程如下1)基片通常选择为Si片。以W作为底层电极,该底层电极采用物理气相淀积 (PVD)方法或其它IC工艺中的成膜方法形成,厚度为200nm,并采用光刻技术使底层电极图形化,如图2(a)所示;2)溅射Ta2O5,如图2 (b)所示,薄膜厚度IOnm ;3)光刻,制备Ti薄膜,采用物理气相淀积(PVD)方法或其它IC工艺中的成膜方法形成,厚度为lOnm。剥离,在存储单元区域留下Ti缺陷层,如图2(c);4)溅射Tii2O5,如图所示,薄膜厚度lOnm,如图2 (d);5)光刻,制备Ti薄膜,采用物理气相淀积(PVD)方法或其它IC工艺中的成膜方法形成,厚度为lOnm。剥离,在存储单元区域留下Ti缺陷层,如图2(e);6)溅射Ta2O5,如图所示,薄膜厚度IOnm,如图2 (f);7)通过光刻,RIE刻蚀(反应离子刻蚀)定义底层电极引出通孔,如图2(g)所示;8)光刻,制备上电极,采用物理气相淀积(PVD)方法或其它IC工艺中的成膜方法形成TiN薄膜,厚度在150nm和500nm之间,剥离定义上电极图形,同时将下电极弓丨出,如图 2(h)所示。最后应说明的是以上实施例仅用以说明本专利技术的技术方案而非对其进行限制, 尽管参照较佳实施例对本专利技术进行了详细的说明,本领域的普通技术人员应当理解其依然可以对本专利技术的技术方案进行修改或者等同替换,而这些修改或者等同替换亦不能使修改后的技术方案脱离本专利技术技术方案的精神和范围。权利要求1.一种大容量多值阻变存储器,包括上电极和下电极,其特征在于,在上、下电极之间插入多个阻变材料层和缺陷层组合,其中,与上、下电极相接触的是阻变材料层,在阻变材料层之间是缺陷层。2.如权利要求1所述的大容量多值阻变存储器,其特征在于,上电极和下电极为W、A1、 Pt或TiN金属薄膜,厚度在150nm至500nm之间。3.如权利要求1所述的大容量多值阻变存储器,其特征在于,阻变材料层为Ta205、TiA 或HfO2薄膜,厚度在IOnm至80nm之间。4.如权利要求1所述的大容量多值阻变存储器,其特征在于,缺陷层为Ti、Au或Ag金属薄膜,厚度在2nm至50nm之间。全文摘要本专利技术公开了一种大容量多值阻变存储器,属于阻变存储器制备
该阻变存储器包括上电极和下电极,在上、下电极之间插入多个阻变材料层和缺陷层组合,其中,与上、下电极接触的是阻变材料层(例如Ta2O5,TiO2,HfO2等薄膜),阻变材料层之间是缺陷层(例如Ti,Au,Ag等金属薄膜)。本专利技术可增加阻变存储器存储容量。文档编号H01L45/00GK102306705SQ201110274869公开日2012年1月4日 申请日期2011年9月16日 优先权日2011年9月16日专利技术者唐昱, 张丽杰, 杨庚雨, 潘越, 蔡一茂, 谭胜虎, 黄如, 黄英龙 申请人:北京大学本文档来自技高网...
【技术保护点】
1.一种大容量多值阻变存储器,包括上电极和下电极,其特征在于,在上、下电极之间插入多个阻变材料层和缺陷层组合,其中,与上、下电极相接触的是阻变材料层,在阻变材料层之间是缺陷层。
【技术特征摘要】
【专利技术属性】
技术研发人员:黄如,杨庚雨,谭胜虎,唐昱,张丽杰,潘越,蔡一茂,黄英龙,
申请(专利权)人:北京大学,
类型:发明
国别省市:11
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。