本实用新型专利技术提供了一种LED信号接口智能配置电路,包括顺序连接的计算机控制系统、通讯接收模块、数据解码模块、信号分配模块、总线缓冲器模块和多路信号输出插座。本实用新型专利技术利用计算机的智能化特点和LED控制器中的FPGA现场可编程特性,采用计算机来编辑传送LED驱动板信号插座的管脚定义,并予以固化,从而无需额外设计增加新的管脚HUB扩展板,就实现了LED驱动板信号插座的动态分配。(*该技术在2020年保护过期,可自由使用*)
【技术实现步骤摘要】
本技术涉及LED
,尤其涉及一种LED信号接口智能配置电路。
技术介绍
在LED显示屏的应用中,一般LED驱动板均采用了 20线接口技术,其信号包括RGB 数据、移位时钟、锁存信号、开通信号、行扫描信号和地线,其中行扫描信号在占空比为1的户外静态LED显示屏和占空比为1/2、1/4、1/8、1/16的室内动态LED显示屏中,启用的行扫描信号的位数不尽相同,例如占空比为1时没有行扫描信号,占空比为1/2时可用1-2位O 位时无需译码)、1/4时用2位、1/8时用3位、1/16时用4位;而RGB数据在单基LED显示屏中只用红色或其它单色数据、在双基LED显示屏中用红绿双色数据、在全彩LED显示屏中用红绿蓝三色数据,且不同的LED驱动板还可采用1或2或3组RGB数据;另一方面,就是参数相同的LED驱动板,各公司的接口信号顺序也不尽相同。在通用LED显示屏控制系统的设计中,其FPGA的信号输出是固定的,为兼容不同LED驱动板的使用,广泛采用了硬件接口 HUB板扩展技术,来定位LED驱动板的各种信号,即针对不同模式或不同公司的LED驱动板,均需重新设计硬件接口 HUB板。例如图1即显示了一种HUB板中一个20线接口插座61的信号布局示意图,图中 R、G、B数据信号通过案例分析,一般分配在1、5、2、6、3、7脚,而移位时钟SCLK、锁存信号/LATCH、开通信号/EN、行扫描信号H则由用户改变在FPGA和 20线接口插座间插入的74HC245总线缓冲器的输入输出布线来自由定义,地线通过案例分析,20线接口插座中一般4、8脚为地,插座的其余空闲管脚用户均安排接地。显然,这种传统的HUB板扩展技术固然可行,但很不灵活,不仅使系统设计变得繁琐而效率低,也加大了系统开销和增加了不必要的生产成本。
技术实现思路
本技术的目的在于提供一种LED信号接口智能配置电路,以达到无需硬件重构设计就可实现控制器和各种LED驱动板的信号接口相匹配的目的。本技术目的是通过以下技术方案实现的。—种LED信号接口智能配置电路,包括计算机控制系统,计算机控制系统含有视频发送器和控制软件,所述控制软件包括LED驱动的I/O定义运行模块;还包括与所述计算机控制系统相连的通讯接收模块;与所述通讯接收模块相连的,用于将控制数据中的LED驱动I/O定义信息解出后送到信号管脚分配模块的数据解码模块;与所述信号管脚分配模块相连的,用于将数据和控制信号传送到多路信号输出插座的总线缓冲模块;所述通讯接收模块、数据解码模块、信号管脚分配模块、总线缓冲模块和多路信号输出插座依次相连。其中,所述总线缓冲模块包括第一总线缓冲器模块和第二总线缓冲器模块。其中,所述第一总线缓冲器模块为LED数据总线缓冲器,其元件数量与RGB数据智能配置数相匹配;所述第二总线缓冲器模块为两路并行的LED控制总线缓冲器,用于智能配置LED驱动扫描信号到所需输出插座管脚。所述数据解码模块和信号管脚分配模块均集成在LED驱动板上的FPGA大规模可编程芯片中。其中,所述多路信号输出插座的数目和每个信号输出插座的管脚数目与RGB数据智能配置数和LED控制总线数相匹配。本技术实施例与现有技术相比,有益效果在于本技术利用计算机的智能化特点和LED控制器中的FPGA现场可编程特性,采用计算机来编辑传送LED驱动板信号插座的管脚定义,并予以固化,从而无需额外设计增加新的管脚HUB扩展板,就实现了 LED 驱动板信号插座的动态分配。从而简化了系统设计,提高了设计效率,并降低了生产成本。附图说明图1是现有的一种HUB板中一个20线接口插座的信号布局示意图;图2是本技术一种LED信号接口智能配置电路逻辑设计示意图;图3是本技术智能配置电路一个20线接口插座的信号布局示意图;图4是本技术一种LED信号接口智能配置电路的实现方法步骤示意图。具体实施方式为了使本技术的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本技术进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本技术,并不用于限定本技术。图2是一种LED信号接口智能配置电路逻辑设计示意图,图3是智能配置电路一个20线接口插座的信号布局示意图,两图包括计算机控制系统0、通讯接收模块1、数据解码模块21、信号管脚分配模块22、第一总线缓冲器模块31、第二总线缓冲器模块32和多路信号输出插座41-48 ;计算机控制系统0通过远程通讯和通讯接收模块相连接,其计算机控制系统含有视频发送器和控制软件,控制软件包括LED驱动的I/O定义运行模块;通讯接收模块1将接收到的视频和控制数据送到数据解码模块21 ;数据解码模块21将控制数据中包含的有关LED驱动的有关I/O定义信息解出后送到信号管脚分配模块22 ;信号管脚分配模块22按计算机提供的LED驱动的有关I/O定义分配LED数据a 和控制信号b到第一总线缓冲器模块31和第二总线缓冲器模块32 ;第一总线缓冲器模块31是LED数据总线缓冲器74HCM5,配置有8路数据到多路信号输出插座41-48,每路数据包含有不同的6位数据线,6位数据线可按需配置RGB信号;第二总线缓冲器模块32-33是两路并行的LED控制总线缓冲器74HCM5,每路LED 控制总线缓冲器配置有8路控制信号到多路信号输出插座41-48,每路控制信号包含有相同的12位数据线,12位数据线可随意配置移位时钟SCLK、锁存信号/LATCH、开通信号/EN和行扫描信号H到所需输出插座41-48的任意管脚,不用管脚则由控制系统定义到地;多路信号输出插座41-48将定义好的LED数据和控制信号输出到LED灯矩阵进行显不;信号输出插座45是多路信号输出插座41-48中的一个信号定义实例,其中1、2、 3、5、6、7脚是数据信号D ,可以定义为R8、G8和B8,R9、G9和B9两组RGB数据,9_20 脚为控制信号T,可按图1中的定义为12、13、15、17、18、19、20脚依次为移位时钟 SCLK、锁存信号/LATCH、开通信号/EN和行扫描信号H,其余管脚由控制系统定义到地,其中行扫描信号H在静态时定义到地,在占空比为1/2时H(无需行译码) 或H(需行译码)定义到地,在占空比为1/4时H定义到地,在占空比为1/8 时H定义到地,而4、8脚按常规电路直接设计到地,以保证信号的有效回路;需要说明的是,数据解码模块21和信号管脚分配模块22均是在LED驱动板上的 FPGA大规模可编程芯片中增加相应的设计模块来实现的。为进一步说明该LED信号接口智能配置电路的应用,图4提供了一种LED信号接口智能配置电路的实现方法,包括以下步骤,程序启动Si、类型确定S2、信号定义S3、文件生成S4、信号传递S5、信号解码S6、管脚分配S7和信号存储S8。程序启动Sl 是在计算机上点击运行LED控制软件中增设的LED驱动管脚分配软件模块;类型确定S2 指确定LED驱动板信号插座的信号类型,包括是单基、双基或全彩屏,数据组数,扫描占空比、插座数和插座的管脚数等,该信息也可从LED控制软件中其它软件模块中截取;信号定义S3 按用户需求定义数据和控制信号在插座上的管脚分配;文件生成S4 指生成用户定本文档来自技高网...
【技术保护点】
1.一种LED信号接口智能配置电路,包括计算机控制系统,计算机控制系统含有视频发送器,其特征在于,还包括:与所述计算机控制系统相连的通讯接收模块;与所述通讯接收模块相连的,用于将控制数据中的LED驱动I/O定义信息解出后送到信号管脚分配模块的数据解码模块;与所述信号管脚分配模块相连的,用于将数据和控制信号传送到多路信号输出插座的总线缓冲模块;所述通讯接收模块、数据解码模块、信号管脚分配模块、总线缓冲模块和多路信号输出插座依次相连。
【技术特征摘要】
【专利技术属性】
技术研发人员:魏洵佳,
申请(专利权)人:康佳集团股份有限公司,
类型:实用新型
国别省市:94
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。