像素驱动电路、像素驱动的方法以及发光显示器技术

技术编号:6960641 阅读:138 留言:0更新日期:2012-04-11 18:40
本发明专利技术涉及像素驱动电路、像素驱动的方法以及发光显示器,可在发光显示器中为各像素适当地补偿晶体管与发光二极管的阈值电压漂移,增进发光显示器的显示质量。本发明专利技术提供的像素驱动电路中设有第一至第五晶体管与一电容,以驱动一发光二极管。其中,第三晶体管形成一二极管连接形态,以在一数据写入周期中将晶体管与发光二极管的阈值电压信息储存于电容。到了发光周期,第二晶体管可依据电容中的信息补偿晶体管与发光二极管的阈值电压变异,以提供一稳定的驱动电流来驱动发光二极管。

【技术实现步骤摘要】

本专利技术涉及一种发光显示器的像素驱动电路与像素驱动的方法以及发光显示器的结构,尤其涉及能在各像素中补偿驱动晶体管与发光二极管的阈值电压变异的像素驱动电路、像素驱动的方法以及发光显示器
技术介绍
显示器是现代电子系统中最重要的人机界面之一。以发光二极管(尤其是有机发光二极管)构造像素的发光显示器则是现代显示器/显示面板的发展主流之一。发光显示器可大概分为被动式发光显示器与主动式发光显示器;两者相较之下, 以主动式发光显示器的特性较佳。在主动式发光显示器的各个像素中,除了用以发光而显示影像的发光二极管之外,还至少会设置一个驱动晶体管(如一薄膜晶体管),用于为发光二极管提供驱动电流,以驱动发光二极管发光。驱动晶体管提供的驱动电流与其阈值电压有关,而发光二极管被驱动的程度则会和发光二极管本身的阈值电压有关。在现代的制造工艺技术与发光显示器的应用环境下,对同一显示器中属于不同像素的各个驱动晶体管来说,其阈值电压会随着工作时间增长而漂移变异(variation),导致发光显示器的发光亮度不均勻,影响显示质量。此外,对各像素中的各个发光二极管来说, 其阈值电压也会随老化而漂移变异,同样也会使发光显示器的显示特性受到影响。
技术实现思路
为克服驱动晶体管与发光二极管的阈值电压变异,本专利技术提供具有较佳架构的发光显示器、像素驱动电路与像素驱动的方法,以补偿前述的阈值电压变异。本专利技术的目的之一是提供一种像素驱动电路,适于设置在发光显示器的各个像素中,用以为各个像素中的发光二极管提供驱动电流。本专利技术实施例提出的一种像素驱动电路包括一第一晶体管、一第二晶体管、一第三晶体管、一第四晶体管、一第五晶体管与一电容;各第一晶体管至第五晶体管分别具有一栅极、一第一端与一第二端,电容具有一第一端与一第二端,发光二极管具有一阴极与一阳极。第一晶体管的第一端与栅极分别接收一输入信号与一第一扫描信号,第一晶体管的第二端则耦接电容的第一端。第二晶体管的栅极与第二端分别耦接于电容的第二端与发光二极管的阳极。第三晶体管的栅极、第一端与第二端分别耦接于电容的第二端、第二晶体管的栅极与发光二极管的阳极,且第三晶体管的栅极耦接于第三晶体管的第一端以形成一二极管连接形态。第四晶体管的栅极接收一第二扫描信号,第四晶体管的第一端与第二端则分别耦接于第一晶体管的第二端与发光二极管的阳极。第五晶体管的栅极接收第二扫描信号,第五晶体管的第一端与第二端分别耦接于一第一电压与第二晶体管的第一端。发光二极管的阴极则耦接于一第二电压。其中,第一电压的电位大于第二电压的电位。在本专利技术的一实施例中,前述的第一扫描信号与第二扫描信号用以驱动一数据写入周期与一发光周期,第二晶体管与第三晶体管的特性则可以是相互匹配的。本专利技术的另一目的是提供一种像素驱动的方法,应用于一像素,譬如说是前述的像素。此像素驱动的方法中包括在数据写入周期中,以电容储存第三晶体管的阈值电压信息与发光二极管的阈值电压信息;在发光周期中,则将第三晶体管的阈值电压信息与发光二极管的阈值电压信息耦合至第二晶体管,使第二晶体管可依据第三晶体管的阈值电压与发光二极管的阈值电压提供一驱动电流至发光二极管。本专利技术的又一目的是提供一种发光显示器,各像素中设有前述像素驱动电路与发光二极管,并以一驱动单元驱动每一像素。此驱动单元中设有一数据驱动器、一扫描驱动器、一控制器单元与一电源控制单元。数据驱动器用以向各像素提供像素电压以作为输入信号,扫描驱动器用以提供第一扫描信号与第二扫描信号;控制器单元用以控制数据驱动器与扫描驱动器。电源控制单元则提供第一电压与第二电压。由上可知,本专利技术可在发光显示器中为各像素适当地补偿晶体管与发光二极管的阈值电压漂移变异,使发光显示器的亮度维持均勻稳定而不随时间劣化,增进发光显示器的显示质量。上述说明仅是本专利技术技术方案的概述,为了能够更清楚了解本专利技术的技术手段, 而可依照说明书的内容予以实施,并且为了让本专利技术的上述和其他目的、特征和优点能够更明显易懂,以下特举较佳实施例,并配合附图,详细说明如下。附图说明图1是本专利技术像素驱动电路的一实施例。图2是图1所示像素驱动电路的工作时序实施例。图3是图1所示像素驱动电路的工作情形。图4是图1所示像素驱动电路应用于本专利技术发光显示器的一种实施例。主要元件符号说明100像素102发光二极管 104像素驱动电路106第一晶体管108第二晶体管 110第三晶体管112第四晶体管114第五晶体管 202数据写入周期204发光周期 400发光显示器 402扫描驱动器404数据驱动器406电源控制单元408控制器单元T1-T5 晶体管 SELl、SELl -SELl 第一扫描信号SEL2、SEL2-SEL2第二扫描信号Vdata、Vdata -Vdata 输入信号Vdd 第一电压 Vss 第二电压 P_P像素s -S 选择线d_d数据线A、B、C、D 节点 Vth_2、Vth_3、Vth_0LED 阈值电压I_0LED 驱动电流V_0LED 电压具体实施例方式为更进一步阐述本专利技术为达成预定专利技术目的所采取的技术手段及功效,以下结合附图及较佳实施例,对依据本专利技术提出的像素驱动电路、像素驱动的方法与发光显示器其具体实施方式、方法、步骤、结构、特征及功效,详细说明如后。有关本专利技术的前述及其他
技术实现思路
、特点及功效,在以下配合参考附图的较佳实施例详细说明中将可清楚的呈现。通过具体实施方式的说明,当可对本专利技术为达成预定目的所采取的技术手段及功效得一更加深入且具体的了解,然而附图仅是提供参考与说明之用,并非用来对本专利技术加以限制。请参考图1,其所示意的是本专利技术像素驱动电路104设置于一像素100中的实施例。像素100中包括一发光二极管102,像素驱动电路104用于为发光二极管102提供驱动电流。像素驱动电路104中设有一电容116与晶体管Tl至T5。晶体管Tl至T5分别为第一晶体管106、第二晶体管108、第三晶体管110、第四晶体管112与第五晶体管114 ;第一晶体管至第五晶体管分别具有一栅极、一第一端与一第二端。电容116具有一第一端与一第二端,发光二极管102则具有一阴极与一阳极。其中,第一晶体管106的第一端与栅极分别接收一输入信号Vdata(也就是像素电压)与一第一扫描信号SEL1,第一晶体管106的第二端则在节点B处耦接于电容116的第一端。第二晶体管108的栅极在节点A处耦接于电容116的第二端,其第二端在节点C处耦接发光二极管102的阳极。第三晶体管110的栅极与第一端在节点A处耦接于电容116的第二端与第二晶体管108的栅极,第三晶体管110 的第二端则在节点C处耦接发光二极管102的阳极。其中,第三晶体管110的栅极在节点 A处和第三晶体管110的第一端耦接在一起,以形成一二极管连接形态。第四晶体管112的栅极接收一第二扫描信号SEL2,第四晶体管112的第一端与第二端则分别在节点B与节点C处耦接于第一晶体管106的第二端与发光二极管102的阳极。 第五晶体管114的栅极同样接收第二扫描信号SEL2 ;第五晶体管114的第一端耦接于一第一电压Vdd,第二端则在节点D处耦接于第二晶体管108的第一端。发光二极管102的阴极则耦接于一第二电压Vss。其中,第一电压Vdd大本文档来自技高网
...

【技术保护点】
1.一种像素驱动电路,其特征是包含有:一个第一晶体管,其具有一个栅极、一个第一端与一个第二端;该第一晶体管的该第一端接收一个输入信号,该第一晶体管的该栅极接收一个第一扫描信号;一个电容,其具有一个第一端与一个第二端,该电容的该第一端耦接于该第一晶体管的该第二端;一个第二晶体管,其具有一个栅极、一个第一端与一个第二端;该第二晶体管的该栅极耦接于该电容的该第二端,该第二晶体管的该第二端耦接于一个发光二极管的阳极;一个第三晶体管,其具有一个栅极、一个第一端与一个第二端;该第三晶体管的该栅极耦接于该电容的该第二端,该第三晶体管的该第一端耦接于该第二晶体管的该栅极,该第三晶体管的该第二端耦接于该发光二极管的该阳极,且该第三晶体管的该栅极耦接于该第三晶体管的该第一端;一个第四晶体管,其具有一个栅极、一个第一端与一个第二端;该第四晶体管的该栅极接收一个第二扫描信号,该第四晶体管的该第一端耦接于该第一晶体管的该第二端,该第四晶体管的该第二端耦接于该发光二极管的该阳极;以及一个第五晶体管,其具有一个栅极、一个第一端与一个第二端;该第五晶体管的该栅极接收该第二扫描信号,该第五晶体管的该第一端耦接于一个第一电压,该第五晶体管的该第二端耦接于该第二晶体管的该第一端;其中,该发光二极管的阴极耦接于一个第二电压。...

【技术特征摘要】

【专利技术属性】
技术研发人员:黄松辉辛哲宏蓝纬洲林钦雯
申请(专利权)人:元太科技工业股份有限公司
类型:发明
国别省市:71

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1