【技术实现步骤摘要】
本专利技术公开一般地涉及具有芯片间发射机的调谐器电路以及提供芯片间链路帧 的方法。
技术介绍
移动无线电接收机中所接收的射频信号经常是信号的组合,这些信号中一些直接 接收自发射天线,且一些反射自固定和/或移动对象。在最坏的情况下,从直接和替代路径 所接收的信号在接收天线处组合以造成相消干涉。这种干涉使信号的解码更加困难。此外, 在一些实例中,干涉可将所接收信号的振幅减小至低得不能由接收机可靠地解码的级别。 这种振幅的减小有时称作多路径衰落。用于改善多路径衰落和弱信号情形下的信号接收的一种技术包括在天线分集系 统中使用多个天线和接收机电路。在多芯片天线分集系统中,调谐成特定频率的多个调谐 器电路从一个以上方向或者从稍微不同的位置处接收节目内容(信道信息)。这种天线分 集系统通常包括处理器电路,该处理器电路被配置成组合来自不同调谐器的信号以产生增 强的信号,或者被配置成从具有最强信号输出的调谐器选择特定信号。分集接收使用统计上独立的信号流以减小与多路径相关的严重的信道衰落的影 响。但是,多个调谐器电路和相关联处理电路之间的数字通信可在射频下辐射频谱能量,其 中一个或多个调谐器电路被调谐至该射频,这样进一步使信号的接收复杂化。附图简述附图说明图1是一个可能的代表性环境中的天线分集系统的代表性示例的图解。图2是配置成同步化芯片间链路帧的天线分集系统的实施例的框图。图3是包括在调谐器芯片之间通过图2的天线分集系统的芯片间通信链路所传输 的数据的芯片间链路帧的实施例的图解。图4是在调谐器芯片之间通过图2的天线分集系统的芯片间通信链路传输的芯片 间链路帧的特定说明性实 ...
【技术保护点】
1.一种调谐器电路,包括:数字信号处理器,其用于生成与射频信号相关的数字数据流;以及收发机电路,其耦合到所述数字信号处理器,且可被配置成生成包括起始部分和多个信道的芯片间通信帧,所述多个信道包括用于携带所述数字数据流的一部分的第一数据信道、并包括用于携带控制数据的控制信道,所述收发机电路可被配置成通过所述芯片间通信链路向附加调谐器电路发送所述芯片间通信帧。
【技术特征摘要】
2009.12.30 US 12/649,9111.一种调谐器电路,包括数字信号处理器,其用于生成与射频信号相关的数字数据流;以及收发机电路,其耦合到所述数字信号处理器,且可被配置成生成包括起始部分和多个 信道的芯片间通信帧,所述多个信道包括用于携带所述数字数据流的一部分的第一数据信 道、并包括用于携带控制数据的控制信道,所述收发机电路可被配置成通过所述芯片间通 信链路向附加调谐器电路发送所述芯片间通信帧。2.如权利要求1所述的调谐器电路,其特征在于,所述多个信道具有不同的带宽。3.如权利要求1所述的调谐器电路,其特征在于,所述多个信道还包括可被配置成携 带与所述数字数据流的一部分相关的信号度量的第二数据信道。4.如权利要求3所述的调谐器电路,其特征在于,所述控制信道内的信息相对于由所 述第一和第二信道所携带的信息不同步。5.如权利要求1所述的调谐器电路,其特征在于,所述控制信道可被配置成携带控制 分组以控制所述附加调谐器电路的操作。6.如权利要求1所述的调谐器电路,其特征在于,所述起始部分包括帧起始码元和计 数器偏移,以控制所述附加调谐器电路以使在所述附加调谐器电路处的数据流与所述数字 数据流同步。7.如权利要求1所述的调谐器电路,其特征在于,所述起始部分和所述多个信道各具 有10的整数倍的位长度。8.如权利要求1所述的调谐器电路,其特征在于,所述收发机电路可被配置成对所述 数字数据流的所述部分进行加扰。9.一种方法,包括在调谐器电路的数字信号处理器处生成与射频信号相关的数字数据流和相关联的信号质量度量;使用芯片间发射机电路将起始码元模式插入到芯片间链路帧的起始字段中;使用所述芯片间发射机电路将所述数字数据流的一部分插入到所述芯片间链路帧的 第一数据字段中;使用所述芯片间发射机电路将所述相关联信号质量度量的至少一部分插入到所述芯 片间链路帧的第二数据字段中;以及通过芯片间通信链路将所述芯片间链路帧传送到附加调谐器电路。10.如权利要求9所述的方法,其特征在于,在将所述数字数据流的一部分插入之前, 所述方法还包括使用所述芯片间发射机电路的数据加扰器对所述数字数据流的所述部分 进行加扰。11.如权利要求10所述的方法,其特征在于,还包括使用所述芯片间发射机电路的编 码器对所述数字数据流的所述部分进行编码。12.如权利要求11所述的方法,其特...
【专利技术属性】
技术研发人员:Y·贾迪,R·克罗曼,S·T·哈班,J·艾琳斯,G·尚帕尼,M·R·梅,
申请(专利权)人:硅实验室股份有限公司,
类型:发明
国别省市:US
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。