具有芯片间发射机的调谐器电路及提供芯片间链路帧的方法技术

技术编号:6724016 阅读:276 留言:0更新日期:2012-04-11 18:40
一种调谐器电路包括用于生成与射频信号相关的数字数据流的数字信号处理器,以及耦合到数字信号处理器且可配置成生成具有起始部分和多个信道的芯片间通信帧的收发机电路。多个信道包括用于携带数字数据流的一部分的第一数据信道和用于携带控制数据的控制信道。该收发机电路可被配置成通过芯片间通信链路向附加的调谐器电路发送芯片间通信帧。

【技术实现步骤摘要】

本专利技术公开一般地涉及具有芯片间发射机的调谐器电路以及提供芯片间链路帧 的方法。
技术介绍
移动无线电接收机中所接收的射频信号经常是信号的组合,这些信号中一些直接 接收自发射天线,且一些反射自固定和/或移动对象。在最坏的情况下,从直接和替代路径 所接收的信号在接收天线处组合以造成相消干涉。这种干涉使信号的解码更加困难。此外, 在一些实例中,干涉可将所接收信号的振幅减小至低得不能由接收机可靠地解码的级别。 这种振幅的减小有时称作多路径衰落。用于改善多路径衰落和弱信号情形下的信号接收的一种技术包括在天线分集系 统中使用多个天线和接收机电路。在多芯片天线分集系统中,调谐成特定频率的多个调谐 器电路从一个以上方向或者从稍微不同的位置处接收节目内容(信道信息)。这种天线分 集系统通常包括处理器电路,该处理器电路被配置成组合来自不同调谐器的信号以产生增 强的信号,或者被配置成从具有最强信号输出的调谐器选择特定信号。分集接收使用统计上独立的信号流以减小与多路径相关的严重的信道衰落的影 响。但是,多个调谐器电路和相关联处理电路之间的数字通信可在射频下辐射频谱能量,其 中一个或多个调谐器电路被调谐至该射频,这样进一步使信号的接收复杂化。附图简述附图说明图1是一个可能的代表性环境中的天线分集系统的代表性示例的图解。图2是配置成同步化芯片间链路帧的天线分集系统的实施例的框图。图3是包括在调谐器芯片之间通过图2的天线分集系统的芯片间通信链路所传输 的数据的芯片间链路帧的实施例的图解。图4是在调谐器芯片之间通过图2的天线分集系统的芯片间通信链路传输的芯片 间链路帧的特定说明性实施例的图解。图5是针对不同帧长度的芯片间链路帧的数字信号处理器帧偏移的图表。图6是数字信号处理器帧和具有1792位的位长度的数字信号处理器帧的芯片间 链路帧的时序图。图7是包括芯片间链路发射机电路的电路实施例的部分框图和部分电路图。图8是示出图7的芯片间链路发射机电路的操作的代表性示例的状态图。图9是包括芯片间链路接收机电路的电路实施例的部分框图和部分电路图。图10是示出图9的芯片间链路接收机电路的操作的代表性示例的状态图。图11是从第二调谐器电路通过芯片间通信链路向第一调谐器电路传输芯片间链 路帧的方法的实施例的流程图。图12是提供芯片间链路帧的方法的实施例的流程图。具体实施例方式在天线分集系统的实施例中,两个或更多个天线相距已知距离且被配置成接收射 频信号。该天线分集系统包括两个或更多个调谐器电路,其中各调谐器电路连接到两个或 更多个天线中相应的一个天线,且被配置成接收特定频带或信道内的射频信号,其中调谐 器电路被调谐至该特定频带或信道。该调谐器电路通过芯片间通信链路互连,且包括被配 置成使用芯片间链路帧来传达来自所接收射频信号的内容的芯片间通信电路。图1是诸多可能的环境中的一个可能的代表性环境的天线分集系统100的代表性 示例的图解。该系统100包括具有被配置成通过射频信号106来传输内容的天线104的基 站或发射站102。该内容可包括收音机节目内容、电视机或多媒体节目内容、语音数据、控制 信息、其它内容或它们的任意组合。该系统100还包括具有天线分集系统的车辆112,该天线分集系统包括用于接收 射频信号106和用于接收诸如反射信号110的反射信号的第一天线114和第二天线116。车 辆112内的天线分集系统被配置成对射频信号106和反射信号110执行所选的天线分集操 作以产生包括来自信号106和110的内容的输出信号,该内容可传递到扬声器、显示装置、 计算机、数据存储装置、另一装置或它们的任意组合。在一个实施例中,车辆112内的天线分集系统被配置成调谐至诸如广播站的特定 射频节目。随着车辆112的移动以及所接收射频信号106和110的变化,该天线分集系统 适配成相长地组合来自无线电信号106和110的内容,以便于例如通过车辆112的广播来 提供基本一致的接收和回放。在一些实例中,该天线分集系统可被配置成扫描不同射频上 的节目内容,且被配置成当另一射频上的信号质量较好时切换至不同射频信道以继续接收 节目内容。图2是配置成同步化芯片间链路帧的天线分集电路200的实施例的框图。该天线 分集电路200包括连接到第一天线204的第一调谐器电路202和连接到第二天线212的第 二调谐器电路210。该第一和第二调谐器电路202和210通过芯片间通信链路216相连接, 该芯片间通信链路216可能是低电压差分信号链路。在天线分集电路200中,第一和第二调谐器电路202和210以菊花链配置安排,其 中第一调谐器电路202通过数字接口 208连接到诸如主机处理器、数字逻辑、其它电路或它 们的任意组合的数据电路206。该第二调谐器电路210通过芯片间通信链路216和通过第 一调谐器电路202耦合到数据电路206。如果在菊花链配置中加入其它调谐器电路,则下一 调谐器电路将通过另一芯片间通信链路、第二调谐器电路210、芯片间通信链路216、第一 调谐器电路202、以及数字接口 208连接到数据电路206。该第一调谐器电路202包括连接到第一天线204的射频(RF)前端电路220以接 收射频信号。该前端电路220连接到合成器232以接收时钟信号,以及连接到模数转换器 (ADC) 222,该模数转换器连接到数字信号处理器(DSP) 2M。该DSP 2M连接到包括芯片间 (IC)链路接收机电路2 和IC链路发射机电路2 的芯片间通信电路。该IC链路接收机 电路2 连接到芯片间通信链路216以接收芯片间链路帧217。该DSP 2 还连接到帧计 数器230,该帧计数器230连接到ADC 222以及连接到IC链路发射机电路228。该第一调 谐器电路202还包括诸如微控制单元(MCU)的控制电路234,该控制电路通过控制接口 209连接到数据电路206,且被配置成控制第一调谐器电路202的操作。该第二调谐器电路210包括连接到第二天线212的RF前端电路MO以接收射频 信号。该前端电路240连接到合成器252以接收时钟信号,且连接到ADC M2,其中该ADC 242连接到DSP 2440该DSP 244连接到包括IC链路接收机电路246和IC链路发射机电 路M8的芯片间通信电路。该IC链路发射机电路248连接到芯片间通信链路216以将与 IC链路帧217内的所接收RF信号相关的数据发送到第一调谐器电路202。该DSP 244还 连接到帧计数器250,该帧计数器250连接到ADC 242以及连接到IC链路发射机电路M8。 该第二调谐器电路210还包括诸如MCU的控制电路254,该控制电路2M通过控制接口 214 连接到数据电路206且被配置成控制第二调谐器电路210的操作。该天线分集电路200还包括基准时钟218,其连接到第一和第二调谐器电路202和 210以提供时钟信号。在一个实施例中,由基准时钟218产生的时钟信号的频率是可编程 的,且可被选择成使该时钟频率和其谐波在调谐器电路202和210被调谐至的频带之外。在一个实施例中,该第一和第二调谐器电路202和210可包括相同的电路组件,但 是该第一和第二调谐器电路202和210可由数据电路206通过控制接口 209和21本文档来自技高网...

【技术保护点】
1.一种调谐器电路,包括:数字信号处理器,其用于生成与射频信号相关的数字数据流;以及收发机电路,其耦合到所述数字信号处理器,且可被配置成生成包括起始部分和多个信道的芯片间通信帧,所述多个信道包括用于携带所述数字数据流的一部分的第一数据信道、并包括用于携带控制数据的控制信道,所述收发机电路可被配置成通过所述芯片间通信链路向附加调谐器电路发送所述芯片间通信帧。

【技术特征摘要】
2009.12.30 US 12/649,9111.一种调谐器电路,包括数字信号处理器,其用于生成与射频信号相关的数字数据流;以及收发机电路,其耦合到所述数字信号处理器,且可被配置成生成包括起始部分和多个 信道的芯片间通信帧,所述多个信道包括用于携带所述数字数据流的一部分的第一数据信 道、并包括用于携带控制数据的控制信道,所述收发机电路可被配置成通过所述芯片间通 信链路向附加调谐器电路发送所述芯片间通信帧。2.如权利要求1所述的调谐器电路,其特征在于,所述多个信道具有不同的带宽。3.如权利要求1所述的调谐器电路,其特征在于,所述多个信道还包括可被配置成携 带与所述数字数据流的一部分相关的信号度量的第二数据信道。4.如权利要求3所述的调谐器电路,其特征在于,所述控制信道内的信息相对于由所 述第一和第二信道所携带的信息不同步。5.如权利要求1所述的调谐器电路,其特征在于,所述控制信道可被配置成携带控制 分组以控制所述附加调谐器电路的操作。6.如权利要求1所述的调谐器电路,其特征在于,所述起始部分包括帧起始码元和计 数器偏移,以控制所述附加调谐器电路以使在所述附加调谐器电路处的数据流与所述数字 数据流同步。7.如权利要求1所述的调谐器电路,其特征在于,所述起始部分和所述多个信道各具 有10的整数倍的位长度。8.如权利要求1所述的调谐器电路,其特征在于,所述收发机电路可被配置成对所述 数字数据流的所述部分进行加扰。9.一种方法,包括在调谐器电路的数字信号处理器处生成与射频信号相关的数字数据流和相关联的信号质量度量;使用芯片间发射机电路将起始码元模式插入到芯片间链路帧的起始字段中;使用所述芯片间发射机电路将所述数字数据流的一部分插入到所述芯片间链路帧的 第一数据字段中;使用所述芯片间发射机电路将所述相关联信号质量度量的至少一部分插入到所述芯 片间链路帧的第二数据字段中;以及通过芯片间通信链路将所述芯片间链路帧传送到附加调谐器电路。10.如权利要求9所述的方法,其特征在于,在将所述数字数据流的一部分插入之前, 所述方法还包括使用所述芯片间发射机电路的数据加扰器对所述数字数据流的所述部分 进行加扰。11.如权利要求10所述的方法,其特征在于,还包括使用所述芯片间发射机电路的编 码器对所述数字数据流的所述部分进行编码。12.如权利要求11所述的方法,其特...

【专利技术属性】
技术研发人员:Y·贾迪R·克罗曼S·T·哈班J·艾琳斯G·尚帕尼M·R·梅
申请(专利权)人:硅实验室股份有限公司
类型:发明
国别省市:US

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1