一种存储器,包括若干个存储区域;一电压源,向所述存储区域提供读取参考电压;分压单元,包括相应于所述若干个存储区域的若干个存储区域分压单元;预译码单元,与所述分压单元连接,根据输入该预译码单元的地址信号,选择相应的存储区域分压单元,被选择的存储区域分压单元将所述电压源提供的读取参考电压分压后作为提供给相应存储区域的读取电压输出。降低存储器的功耗,并且可以优化存储器的读取时间;另外,可以避免在长时间对某些存储区域进行读取数据时,容易造成与相邻存储区域之间的串扰现象。
【技术实现步骤摘要】
本专利技术涉及存储器领域,尤其涉及闪速存储器。
技术介绍
近年来,随着半导体存储器的迅速发展,DRAM、EEPR0M、快闪存储器等先进存储器由于具有高密度、低功耗和低价格的优点,已经广为使用。图1为现有的显示读取方法的存储器的结构示意图,参考图1,现有的存储器包括若干个存储阵列103,分别为存储阵列1、存储阵列2……存储阵列η ;行译码器102,与所述若干存储阵列101连接;电压源101,现有技术中,电压源一般为电压调节器(Regulator), 与所述行译码器102连接,在读取存储器中存储的数据时,电压源101通过所述行译码器 102向对应的存储阵列提供读取电压,实现对相应的存储阵列的数据读取。该现有技术的存储器,向所有的存储阵列提供相同的读取电压,然而,不同存储阵列(Array)的存储单元(Cell)的读取特性不相同,实际所需的读取电压的大小也不相同, 为了可以实现对所有的存储阵列的数据读取,需提供较高的读取电压以满足所有存储阵列的读取电压的要求,这样会造成存储器的功耗大、读取速度慢;另外,在对某一存储阵列施加的读取电压比实际需要的读取电压高时,在长时间对该存储阵列进行读取数据时,容易造成与相邻存储阵列之间的串扰现象。另外,在不同的存储阵列对应的阵列结构不同的情况时,相应的行译码器的个数会不同,因而会需要不同尺寸的行译码器驱动器,这将造成存储器布线困难;如果使所有行译码器驱动器的尺寸相同以利于布线,将会导致读取速度变慢,而且功耗大。申请号为03100073. 8的中国专利申请公开了一种“可降低工作电压的存储元件的读取电路”,然而,没有解决以上所述的现有技术的缺点。
技术实现思路
本专利技术解决的是现有技术的存储器读取时功耗大、读取速度慢以及相邻存储阵列之间会发生串扰的现象。本专利技术解决的另一个问题是在行译码器驱动器尺寸相同时存储器布线困难的问题,或者如果行译码器驱动器尺寸不同,不能优化存储器的读取时间和速度、功耗大的问题。为解决以上技术问题,本专利技术提供一种存储器,其包括若干个存储区域;电压源, 向所述存储区域提供读取参考电压;还包括分压单元,包括若干个分别相应于所述若干个存储区域的存储区域分压单元;预译码单元,与所述分压单元连接,根据输入该预译码单元的地址信号,选择相应的存储区域分压单元,被选择的存储区域分压单元将所述电压源提供的读取参考电压分压后作为提供给相应存储区域的读取电压输出。可选的,所述分压单元还包括电压输出端,所述读取电压通过所述电压输出端输出ο可选的,所述存储器包括若干个存储阵列,每一个存储阵列为一个存储区域。可选的,所述存储器包括若干个存储阵列,各存储阵列分别包括若干扇区,其中, 每一存储阵列的每一扇区为一个存储区域。可选的,所述存储器包括若干存储阵列,各存储阵列分别包括若干扇区,各扇区分别包括若干页,其中,每一存储阵列的每一扇区的每一页为一个存储区域。可选的,所述存储区域分压单元包括电阻,MOS晶体管,控制单元;其中,所述电阻并联于所述MOS晶体管的栅极与源极,MOS晶体管的漏极与所述电压输出端连接,所述MOS晶体管的源极与所述电压源的输出端连接;所述控制单元与所述MOS晶体管的栅极连接,用于在所述存储区域分压单元被选择时控制该MOS晶体管的开启。可选的,所述电压源为电压调节器。可选的,所述读取参考电压与读取电压的电压差范围为0. 1 0. 5V。与现有技术相比,本专利技术具有以下优点在读取存储区域内的数据时,存储区域分压单元将电压源提供的读取参考电压分压后作为读取电压提供给相应的存储区域,每一个存储区域对应一个存储区域分压单元, 可以根据不同的存储区域的存储单元的读取特性,分别对不同的存储区域将电压源提供的电压经分压后,提供给不同的存储区域,这样可以对各个存储区域的读取电压分别进行优化,从而降低存储器的功耗,并且可以优化存储器的读取时间;另外,可以避免对某些存储区域施加的读取电压比实际需要的读取电压高,在长时间对某些存储区域进行读取数据时,容易造成与相邻存储区域之间的串扰现象。而且,为了使存储器容易布线,行译码器驱动器的尺寸相同,通过存储区域分压单元,将电压源提供的读取参考电压分压后,提供给不同的存储区域,可以对不同存储区域的读取时间和速度分别进行优化,解决行译码器驱动器尺寸相同时,无法对存储器的读取时间和速度进行优化、以及功耗大的问题。附图说明图1为现有的存储器的结构示意图;图2为本专利技术具体实施方式的存储器的结构示意图;图3为本专利技术具体实施例的存储区域分压单元的电路结构示意图。具体实施例方式现有技术的存储器,向所有的存储阵列提供相同的读取电压,然而,不同存储阵列 (Array)的存储单元(Cell)的读取特性不相同,实际所需的读取电压的大小也不相同,为了可以实现对所有的存储阵列的数据读取,需提供较高的读取电压以满足所有存储阵列的读取电压的要求,这样会造成存储器的功耗大、读取速度慢;本专利技术具体实施方式的存储器,存储区域分压单元将电压源提供的读取参考电压分压后作为读取电压提供给相应的存储区域,每一个存储区域对应一个存储区域分压单元,可以根据不同的存储区域的存储单元的读取特性,分别对不同的将电压源提供的电压经分压后,提供给不同的存储区域,这样可以对各个存储区域的读取电压分别进行优化,从而降低存储器的功耗,并且可以优化存储器的读取时间。另外,现有技术的存储器,在对某一存储区域施加的读取电压比实际需要的读取电压高时,在长时间对该存储区域进行读取数据时,容易造成与相邻存储区域之间的串扰现象;本专利技术具体实施方式的存储器,根据不同存储区域的存储单元的读取特性,可以分别向不同的存储区域提供不同的读取电压,避免长时间读取存储区域中的数据时与相邻存储区域之间的串扰现象。而且,现有技术的存储器,如果行译码器驱动器的尺寸相同,则会使存储器的读取时间变慢,如果行译码器驱动器的尺寸不同,存储器不容易布线,本专利技术的存储器,即使行译码器驱动器的尺寸相同,通过存储区域分压单元;将电压源提供的读取参考电压分压后作为读取电压,提供给不同的存储区域,可以对不同存储区域的读取时间分别进行优化,避免行译码器驱动器尺寸相同时,无法对存储器的读取时间进行优化的缺点,这样可以使存储器既布线容易,又可以提高存储器的读取时间、降低功耗。为了使本领域的技术人员更好的理解本专利技术的实质,下面结合附图对本专利技术的具体实施例做详细介绍。图2为本专利技术具体实施方式的存储器的结构示意图,参考图2,本专利技术的存储器, 包括若干个存储区域201,分别为存储区域1、存储区域2……存储区域n,其中,存储区域的数量根据实际的需要确定,在此并不做限定;电压源202,用于提供读取参考电压,在本专利技术的具体实施例中,所述电压源202为电压调节器;分压单元204,其输入端与所述电压源的输出端连接,该分压单元204包括电压输出端Vout和若干个分别相应于所述存储区域的存储区域分压单元,分别为存储区域分压单元1、存储区域分压单元2……存储区域分压单元n,存储区域分压单元的数量和存储区域的数量相等;预译码单元205,与所述分压单元 204连接,根据输入其的地址信号(即要进行读取操作的存储区域的地址),选择相应的存储区域分压单元,所述被选择的存储区域分压单元将所述电压源202提本文档来自技高网...
【技术保护点】
1.一种存储器,其包括若干个存储区域;电压源,向所述存储区域提供读取参考电压;其特征在于,还包括:分压单元,包括若干个分别相应于所述若干个存储区域的存储区域分压单元;预译码单元,与所述分压单元连接,根据输入该预译码单元的地址信号,选择相应的存储区域分压单元,所述被选择的存储区域分压单元将所述电压源提供的读取参考电压分压后作为提供给相应存储区域的读取电压输出。
【技术特征摘要】
1.一种存储器,其包括若干个存储区域;电压源,向所述存储区域提供读取参考电压; 其特征在于,还包括分压单元,包括若干个分别相应于所述若干个存储区域的存储区域分压单元;预译码单元,与所述分压单元连接,根据输入该预译码单元的地址信号,选择相应的存储区域分压单元,所述被选择的存储区域分压单元将所述电压源提供的读取参考电压分压后作为提供给相应存储区域的读取电压输出。2.如权利要求1所述的存储器,其特征在于,所述分压单元还包括电压输出端,所述读取电压通过所述电压输出端输出。3.如权利要求1所述的存储器,其特征在于,所述存储器包括若干个存储阵列,每一个存储阵列为一个存储区域。4.如权利要求1所述的存储器,其特征在于,所述存储器包括若干个存储阵列,各存储阵列分别包括若干扇区,其中,每一存储阵列的每一扇区...
【专利技术属性】
技术研发人员:杨光军,肖军,
申请(专利权)人:上海宏力半导体制造有限公司,
类型:发明
国别省市:31
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。