【技术实现步骤摘要】
本专利技术提出了,用于nk士m次谐波信号的无误差跟踪或完全消除,属于工业控制的重复控制器领域。
技术介绍
多年来,“周期性信号的跟踪和扰动抑制补偿问题”一直是众多研究人员关注的课题,而基于内模原理的重复控制就是一种十分有效的控制手段。一般的重复控制器采用延迟时间τ为Τ。的延迟环节来构造基波周期为Τ。的周期信号的内模,并将之嵌入控制回路中,从而能够对该种周期性信号(包括正弦基波及其各次谐波)实施静态无差跟踪控制或扰动消除,实际当中重复控制器多以数字方式实现该周期性信号的内模,其所占用的内存单元数目至少为N(其中N = T。/Ts为整数,Ts为采样时间)。然而在一些实际应用中,需要跟踪或消除的谐波只局限于特定的某类频率,例如三相整流负载给电源系统所造成的谐波污染绝大部分集中于= 1,2,…)次谐波频率处,而单相整流负载给电源系统所造成的谐波污染绝大部分集中于4k士 l(k= 1,2,…)次谐波频率(即奇次谐波频率)处。 若能提出新的重复控制器只针对这些频率进行补偿,通过改造控制器中信号的内模,将其控制延迟时间缩短,将能够大大提高系统消除扰动的速度,并能够大大减少其数字实现所需占用的存储空间。因此仍有必要对重复控制技术做进一步的研究。
技术实现思路
技术问题本专利技术的目的是提出,该重复控制器可对任意nk士m次谐波信号进行完全跟踪或消除,时间延迟远小于一般的重复控制器,其跟踪或消除谐波信号的速度要远快于一般的重复控制器,且数字实现所占用的存储空间更少,并可以统一现有的多种重复控制器,其性价比将大大提升。技术方案本专利技术为实现上述目的,采用如下技术方案本专利技术一 ...
【技术保护点】
1.一种特定类谐波重复控制器,其特征在于包括重复控制增益模块、正反馈增益模块、加法环、二个减法环和二个相同的时间延迟模块,其中重复控制增益模块的输出端接加法环的输入端,加法环的输出端分别接第一减法环的正输入端和第一时间延迟模块的输入端,第一时间延迟模块的输出端分别接第二时间延迟模块的输入端和正反馈增益模块的输入端,第二时间延迟模块的输出端分别接第一减法环的负输入端和第二减法环的负输入端,正反馈增益模块的输出端接第二减法环的正输入端,第二减法环的输出端接加法环的输入端。
【技术特征摘要】
1.一种特定类谐波重复控制器,其特征在于包括重复控制增益模块、正反馈增益模块、 加法环、二个减法环和二个相同的时间延迟模块,其中重复控制增益模块的输出端接加法环的输入端,加法环的输出端分别接第一减法环的正输入端和第一时间延迟模块的输入端,第一时间延迟模块的输出端分别接第二时间延迟模块的输入端和正反馈增益模块的输入端,第二时间延迟模块的输出端分别接第一减法环的负输入端和第二减法环的负输入端,正反馈增益模块的输出端接第二减法环的正输入端,第二减法环的输出端接加法环的输入端。2.根据权利要求1所述的一种特定类谐波重复控制器,其特征在于所述两个相同的时间延迟模块带有阻尼增益系数,所述两个相同的时间延迟模块的输出端分别串接低通滤波3.根据权利要求1或2所述的一种特定类谐波重复控制器,其特征在于所述时间延迟模块为模拟或数字时间延迟模块。4.一种基于权利要求1所述的一种特定类谐波重复控制器的控制方法,其特征在于所述方法如下重复控制增益模块将重复控制器的输入量经过重复控制增益得到重复控制增益模块输出量,通过调节重复控制增益实现调节所述重复控制器跟踪或消除特定类谐波的速度;加法环将重复控制增益模块输出量与第二减法环的输出量相加...
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。