本发明专利技术是一种多通道模拟数字转换电路与其模拟数字转换方法,该多通道模拟数字转换电路,包括:多个取样电路,取样并寄存多组模拟输入信号;单一输出电路,耦接至这些取样电路,由这些取样电路所共享;以及单一模拟数字转换核心,耦接至该输出电路,由这些取样电路所共享。
【技术实现步骤摘要】
本专利技术是关于一种多通道模拟数字转换电路(Analog Digital ConversionCircuit)与其模拟数字转换方法,且特别是关于一种共享模拟数字转换核心 (AnalogDigital Conversion Core)的。
技术介绍
模拟数字转换电路的应用广泛。模拟数字转换电路可应用于多通道/多重输入/ 多重输出的情况下。然而,以目前现有的模拟数字转换电路而言,如果有N个(N为正整数) 通道的话,则需要N个模拟数字转换电路。如此,将导致电路面积增加,使得电路成本提高。故而,需要一种新的模拟数字转换电路架构,即使应用于多通道/多重输入/多重输出的情况下,其电路面积仍不会大幅增加,电路成本亦不会大幅提高。
技术实现思路
本专利技术的的目的是提供一种模拟数字转换电路与其方法,当应用于多通道/多重输入/多重输出下,后端的模拟数字转换核心与输出电路可被多个前端的取样电路所共享,以减少电路面积与电路成本。根据本专利技术一方面提出一种多通道模拟数字转换电路,包括多个取样电路,取样并寄存多组模拟输入信号;单一输出电路,耦接至这些取样电路,由这些取样电路所共享; 以及单一模拟数字转换核心,耦接至该输出电路,由这些取样电路所共享。根据本专利技术另一方面提出一种一种多通道模拟数字转换电路,其特征在于,包括 多个取样电路,取样并寄存多组模拟输入信号;单一输出电路,耦接至这些取样电路,由这些取样电路所共享;以及单一模拟数字转换核心,耦接至该输出电路,由这些取样电路所共享;其中,这些取样电路依序将所取样的这些组模拟输入信号送至该输出电路,该输出电路将这些组模拟输入信号依序送至该模拟数字转换核心,该模拟数字转换核心依序将这些组模拟输入信号转换成多个数字输出信号。根据本专利技术又一方面提出一种模拟数字转换方法,应用于一多通道模拟数字转换电路,该模拟数字转换方法包括同时取样并寄存多组模拟输入信号;依序对所取样的这些组模拟输入信号进行模拟数字转换,以依序输出多个数字输出信号;避免影响尚未被转换的个别组模拟输入信号;以及使得一共同电压耦合至已被转换的个别组模拟输入信号。本专利技术的有益技术效果是本专利技术当应用于多通道时,由于后端的输出电路与模拟数字转换核心能被共享,因此其电路面积较小,使得电路成本节省,产品更具竞争力。而且,模拟数字转换电路可具有高分辨率,低边际效应。附图说明为让本专利技术的上述内容能更明显易懂,下文将结合附图对本专利技术的较佳实施例作详细说明,其中图1显示根据本专利技术第一实施例的模拟数字转换电路的架构图。图2显示根据本专利技术第一实施例的模拟数字转换电路的操作波形图。图3显示根据本专利技术第二实施例的模拟数字转换电路的架构图。图4显示根据本专利技术第二实施例的模拟数字转换电路的操作波形图。图5显示根据本专利技术第三实施例的模拟数字转换电路的架构图。图6显示根据本专利技术第三实施例的模拟数字转换电路的操作波形图。具体实施例方式于根据本专利技术实施例的模拟数字转换电路架构中,当应用于多通道/多重输入/ 多重输出下,后端的模拟数字转换核心与输出电路可被多个前端的取样电路所共享,以减少电路面积与电路成本。下面将列举数个实施例,以说明应用于2个通道、3个通道及4个通道下的本专利技术数个实施例的模拟数字转换电路的架构与其操作原理。第一实施例2个通道图1显示根据本专利技术第一实施例的模拟数字转换电路的架构图。图2显示根据本专利技术第一实施例的模拟数字转换电路的操作波形图。本专利技术第一实施例的模拟数字转换电路可应用于2个通道,亦即,本专利技术第一实施例的模拟数字转换电路可接收2组模拟输入信号,并将的转换成2组数字输出信号。在本说明书中,1个通道的意思是指,接收1组模拟输入信号,并将的转换成1个数字输出信号。如图1所示,根据本专利技术第一实施例的模拟数字转换电路100包括取样/保持电路110与模拟数字转换核心50。模拟数字转换核心50将模拟信号转换成数字信号。取样 /保持电路110包括多个取样电路120A与120B、以及输出电路130。取样电路的个数基本上对应(相同)于通道个数。取样电路120A包括缓冲电路(BF)121A 121D、多个开关F1、多个开关F2、多个开关F3与多个电容Cl。缓冲电路121A与121C分别缓冲模拟输入信号Vinpl与Virml。缓冲电路121B与121D皆缓冲共同电压Vcom。这些开关Fl的第一个耦接于缓冲电路121A与电容Cl (上方)之间;亦即,这些开关Fl的第一个的导通/关闭决定缓冲于缓冲电路121A内的模拟输入信号Vinpl能否耦合至电容Cl (上方)。这些开关Fl的第二个耦接于缓冲电路121C与电容Cl (下方)之间;亦即,这些开关Fl的第二个的导通/关闭决定缓冲于缓冲电路121C内的模拟输入信号 Virml能否耦合至电容Cl (下方)。这些开关Fl的第三个耦接于电容Cl (上方)与共同电压Vcom之间;亦即,这些开关Fl的第三个的导通/关闭决定共同电压Vcom能否耦合至电容Cl (上方)。这些开关Fl的第四个耦接于电容Cl (下方)与共同电压Vcom之间;亦即, 这些开关Fl的第四个的导通/关闭决定共同电压Vcom能否耦合至电容Cl (下方)。这些开关F2的第一个耦接于两个电容Cl之间;亦即,这些开关F2的第一个的导通/关闭决定两个电容Cl之间是否会电荷共享。这些开关F2的第二个耦接于电容Cl (上方)与输出电路130之间;亦即,这些开关F2的第二个的导通/关闭决定电容Cl (上方) 所储存电荷是否送至输出电路130。这些开关F2的第三个耦接于电容Cl (下方)与输出电路130之间;亦即,这些开关F2的第三个的导通/关闭决定电容Cl (下方)所储存电荷是否送至输出电路130。这些开关F3的第一个耦接于缓冲电路121B与电容Cl (上方)之间;亦即,这些开关F3的第一个的导通/关闭决定缓冲于缓冲电路121B内的共同电压Vcom能否耦合至电容Cl (上方)。这些开关F3的第二个耦接于缓冲电路121D与电容Cl (下方)之间;亦即, 这些开关F3的第二个的导通/关闭决定缓冲于缓冲电路121D内的共同电压Vcom能否耦合至电容Cl (下方)。取样电路120B 缓冲电路121E 121H、多个开关F1、多个开关F4、多个开关F5与多个电容C2。由于取样电路120B的内部组件的耦接关系类似于取样电路120A的内部组件的耦接关系,故其细节在此省略。输出电路130包括操作放大器(OP) 131、多个开关FZ与多个电容CF。多个开关 FZ的第一个耦接于共同电压Vcom与操作放大器的一第一输入端之间;亦即,这些开关FZ 的第一个的导通/关闭决定共同电压Vcom是否耦接至操作放大器的第一输入端。多个开关FZ的第二个耦接于共同电压Vcom与操作放大器的一第二输入端之间;亦即,这些开关 FZ的第二个的导通/关闭决定共同电压Vcom是否耦接至操作放大器的第二输入端。多个开关FZ的第三个耦接于操作放大器的两输出端之间;亦即,这些开关FZ的第三个的导通/ 关闭决定操作放大器的两输出端电压(Voutp与Voutn)是否相等。现请同时参考图1与图2,以说明本专利技术第一实施例的操作原理。操作时脉2女 CLK会输入至模拟数字转换电路100内的所有缓冲电路121A 121H、输出电路130的操作本文档来自技高网...
【技术保护点】
1.一种多通道模拟数字转换电路,其特征在于,包括:多个取样电路,取样并寄存多组模拟输入信号;单一输出电路,耦接至这些取样电路,由这些取样电路所共享;以及单一模拟数字转换核心,耦接至该输出电路,由这些取样电路所共享。
【技术特征摘要】
【专利技术属性】
技术研发人员:蔡俊安,
申请(专利权)人:联咏科技股份有限公司,
类型:发明
国别省市:71[中国|台湾]
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。