显示装置及其操作方法制造方法及图纸

技术编号:6332965 阅读:273 留言:0更新日期:2012-04-11 18:40
本发明专利技术涉及显示装置及其操作方法。显示装置被提供有:显示面板;驱动器,驱动显示面板;以及控制器,适于对外部提供的原始图像数据执行倍速驱动处理。驱动器适于通过倍速驱动来驱动显示面板。当驱动器执行倍速驱动时,控制器通过对原始图像数据执行倍速驱动处理生成倍速驱动图像数据,通过压缩倍速驱动图像数据生成压缩图像数据,并且将压缩图像数据传输到驱动器。在该情况下,驱动器对压缩图像数据解压缩从而再生倍速驱动图像数据,并且响应于再生的倍速驱动图像数据驱动显示面板。另一方面,当驱动器不执行倍速驱动时,控制器将原始图像数据传输到驱动器,并且驱动器响应于从控制器接收到的原始图像数据驱动显示面板。

【技术实现步骤摘要】

本专利技术一般地涉及显示装置和操作显示装置的方法,并且特别地涉及保持型显示装置内的数据传输的改进。
技术介绍
在液晶显示装置中,一旦写入在每个像素电极中的电压被保持直到接下来选择相对应的扫描线,从而在一个帧时段期间透射光保持稳定。因此,鉴于CRT(阴极射线管)被称为脉冲型显示装置,液晶显示装置被称为保持型显示装置。已经考虑到显示移动图像中的运动模糊是由液晶显示面板中的液晶的低响应速度导致的;然而,最近已知的是,尽管提高了液晶的响应速度但是在保持型显示装置中固有地引起运动模糊。为了抑制保持型显示中固有的此种运动模糊,已经提出两种方法:一个提出的方法是在每两个相邻的帧图像之间插入黑帧并且另一个是在每两个相邻的帧图像之间插入一个或者多个插值帧图像,所述插值帧图像是通过基于两个相邻的帧图像之间的运动矢量的插值生成的。在下述文献中公布了黑帧的插入:日本专利申请公开No.P2002-215111A,P2008-165161A和日本专利公报No.4079793 B,N.Kimura等人,″New Technologies for Large-Sized High Quality LCD TV″,SID05 Digest,p.1735,K.Ono等人,SID06 Digest,″Progress of IPS-ProTechnology for LCD TV″,p.1954,and T.S.Kim等人,“Impulsive Driving Technique in S-PVA Architecture″,SID06 Digest p.1709。在Sang Soo Kim等人中公布了插值帧图像的插入:“Distinguished Paper:Novel TFT-LCD Technology for Motion Blur Reduction Using 120Hz Driving with McFi”,SID07 Digest p.1003。其中在每两个相邻的帧图像中插入一个或者多个额外的帧图像的这些驱动方法被称为倍速(multiplied-speed)驱动,这是因为帧频率是120Hz或者更多,而传统的帧频率是60Hz。这里应注意的是,在本申请的说明书中术语“倍速驱动”意指以传统的帧频率的N(N是2或者更大的整数)倍的频率进行的显示面板驱动。还应注意的是,术语“倍速驱动处理”意指其中将额外的帧图像插入帧频率为60Hz的每两个帧图像以实现倍速驱动的图像数据处理。图1是示出适于倍速驱动的液晶显示装置101的构造的示例的框图。液晶显示装置101被构造为接收来自于图像渲染单元102(例如,CPU)的图像数据111和同步信号112并且响应于图像数据111和同步信号112显示图像。在此构造中,同步信号112是用于液晶显示装置101的时序控制的一组控制信号,包括水平同步信号Hsync和垂直同步信号Vsync。详细地,液晶显示装置101包括倍速驱动处理电路103、帧存储器104、时序控制器105、栅极驱动器106、数据驱动器107、基准灰阶电压生成器108以及液晶显示面板109。倍速驱动处理电路103对图像数据111执行倍速驱动处理从而生成倍速驱动图像-->数据113。更加具体地,倍速驱动处理电路103从被包含在图像数据11中的每两个相邻的帧图像生成要被额外地插入的帧图像,并且生成具有被插入在其中的生成的帧图像的图像数据作为倍速驱动图像数据113。要被插入的帧图像可以是对应于两个相邻的帧图像的通过插值获得的帧图像或者黑图像。另外,倍速驱动处理电路103从同步信号112生成被适于倍速显示驱动的格式的倍速驱动处理同步信号114。倍速驱动处理电路103使用帧存储器104作为用于生成倍速驱动图像数据113的工作区域。时序控制器105控制被集成在液晶显示装置101内的各组件的操作。更加具体地,时序控制器105接收来自于倍速驱动处理电路103的倍速驱动图像数据113并且将其传输到数据驱动器107。此外,时序控制器105基于倍速驱动处理同步信号114生成栅极控制信号115和数据控制信号116。栅极控制信号115被提供给栅极驱动器106并且数据控制信号116被提供给数据驱动器107。栅极驱动器106响应于栅极控制信号115驱动液晶显示面板109的栅极线,并且数据驱动器107响应于倍速驱动图像数据113和数据控制信号116驱动液晶显示面板109的数据线。基准灰阶电压生成器108生成基准灰阶电压V0至Vm并且将其提供给数据驱动器107以控制在倍速驱动图像数据113中描述的每个像素的灰阶级和通过其实际驱动数据线中的每一个的驱动电压的电压电平之间的关系。执行倍速驱动的液晶显示装置的一个缺点在于由于倍速处理导致在液晶显示装置内增加了传输的图像数据的量(例如,加倍)。更加具体地,例如,在液晶显示面板具有与全HD(高清)显示相对应的像素的数目的情况下,取决于是否如下地执行倍速驱动来确定从时序控制器到数据驱动器的传输的图像数据的量:(1)不执行倍速驱动1920×1080×24位×60Hz=2.986Gbps(2)执行倍速驱动1920×1080×24位×120Hz=5.972Gbps如果传输的图像数据的量增加,那么在液晶显示装置中要求高速数据传输,并且这可能引起来自于数据传输线的EMI(电磁干扰)并且增加功率消耗。在图1中所示的液晶显示装置101中,例如,将倍速驱动图像数据113从倍速驱动处理电路103传输到时序控制器105和将倍速驱动图像数据113从时序控制器105传输到数据驱动器107要求高速数据传输。另外,出现安装高速接口用于执行到数据驱动器107的高速数据传输或者增加被连接至数据驱动器107的数据传输线的数目的必要性。
技术实现思路
在本专利技术的方面中,显示装置被提供有:显示面板;驱动器,该驱动器驱动所述显示面板;以及控制器,该控制器适于对外部提供的原始图像数据执行倍速驱动处理。驱动器适于通过倍速驱动来驱动所述显示面板。当驱动器执行倍速驱动时,控制器通过对原始图像数据执行倍速驱动处理生成倍速驱动图像数据,通过压缩倍速驱动图像数据生成压缩图像数据,并且将压缩图像数据传输到驱动器。在这样的情况下,驱动器对压缩图像数据解压缩从而再生倍速驱动图像数据,并且响应于再生的倍速驱动图像数据驱动显示面板。另一方面,当驱动器不执行倍速驱动时,控制器将原始图像数据传输到驱动器,并且驱动器响应-->于从控制器接收到的原始图像数据驱动显示面板。本专利技术有效地减少显示装置内的数据传输量,消除了显示装置内的高速数据传输的必要性并且还减少了EMI和功率消耗。附图说明结合附图,根据某些优选实施例的以下描述,本专利技术的以上和其它目的、优点和特征将更加明显,其中:图1是示出执行倍速驱动的传统的液晶显示装置的示例性构造的框图;图2是示出本专利技术的第一实施例中的液晶显示装置的示例性构造的框图;图3是示出第一实施例中的普通/倍速驱动切换电路的示例性构造的框图;图4A是示出第一实施例中的数据驱动器的示例性构造的框图;图4B是示出第一实施例中的数据寄存器电路和移位寄存器电路的示例性构造的框图;图4C是示出根据第一实施例的数据寄存器电路和移位寄存器电路的示例性构造的框图;图5是示出第一实施例中的普通/倍本文档来自技高网
...

【技术保护点】
一种显示装置,包括:显示面板;驱动器,所述驱动器驱动所述显示面板;以及控制器,所述控制器适于对外部提供的原始图像数据执行倍速驱动处理,其中,所述驱动器适于通过倍速驱动来驱动所述显示面板,其中,当所述驱动器执行所述倍速驱动时,所述控制器通过对所述原始图像数据执行倍速驱动处理来生成倍速驱动图像数据,通过压缩所述倍速驱动图像数据来生成压缩图像数据,并且将所述压缩图像数据传输到所述驱动器,其中,当所述驱动器不执行所述倍速驱动时,所述控制器将所述原始图像数据传输到所述驱动器;其中,当所述驱动器执行所述倍速驱动时,所述驱动器对所述压缩图像数据解压缩以从而再生所述倍速驱动图像数据,并且响应于所述再生的倍速驱动图像数据驱动所述显示面板,以及其中,当所述驱动器不执行所述倍速驱动时,所述驱动器响应于从所述控制器接收到的所述原始图像数据驱动所述显示面板。

【技术特征摘要】
JP 2009-8-10 2009-1861361.一种显示装置,包括:显示面板;驱动器,所述驱动器驱动所述显示面板;以及控制器,所述控制器适于对外部提供的原始图像数据执行倍速驱动处理,其中,所述驱动器适于通过倍速驱动来驱动所述显示面板,其中,当所述驱动器执行所述倍速驱动时,所述控制器通过对所述原始图像数据执行倍速驱动处理来生成倍速驱动图像数据,通过压缩所述倍速驱动图像数据来生成压缩图像数据,并且将所述压缩图像数据传输到所述驱动器,其中,当所述驱动器不执行所述倍速驱动时,所述控制器将所述原始图像数据传输到所述驱动器;其中,当所述驱动器执行所述倍速驱动时,所述驱动器对所述压缩图像数据解压缩以从而再生所述倍速驱动图像数据,并且响应于所述再生的倍速驱动图像数据驱动所述显示面板,以及其中,当所述驱动器不执行所述倍速驱动时,所述驱动器响应于从所述控制器接收到的所述原始图像数据驱动所述显示面板。2.根据权利要求1所述的显示装置,其中,所述压缩图像数据从所述控制器到所述驱动器的数据传输率与所述原始图像数据从所述控制器到所述驱动器的数据传输率相同。3.根据权利要求2所述的显示装置,其中,所述驱动器与从所述控制器接收到的时钟信号同步地接收来自于所述控制器的所述压缩图像数据和所述原始图像数据,并且其中,所述时钟信号的频率在当所述压缩图像数据被从所述控制器传输到所述驱动器时的情况与当所述原始图像数据被从所述控制器传输到所述驱动器时的情况之间没有改变。4.根据权利要求3所述的显示装置,其中,所述控制器提供指示所述驱动器执行所述倍速驱动的倍速切换信号,其中,所述驱动器包括:解压缩电路,所述解压缩电路从所述压缩图像数据再生所述倍速驱动图像数据,选择器,所述选择器响应于所述倍速切换信号,用于选择所述原始图像数据或者所述倍速驱动图像数据作为选择的图像数据;数据寄存器电路,所述数据寄存器电路包括顺序地锁存所述选择的图像数据的多个锁存电路;锁存控制器,所述锁存控制器将多个锁存信号分别馈送到所述多个锁存电路;以及驱动电路,所述驱动电路响应于从所述数据寄存器电路接收到的所述选择的图像数据驱动所述显示面板,其中,所述多个锁存电路每一个响应于馈送到其的所述锁存信号的相关联的一个的断言而锁存所述选择的图像数据的相关联的一个,其中,所述锁存控制器响应于所述倍速切换信号,用于选择性地执行响应于所述时钟信号的上升或下降沿顺序地断言所述多个锁存信号的第一操作和响应于所述时钟信号的上升和下降沿顺序地断言所述多个锁存信号的第二操作中的一个。5.根据权利要求3所述的显示装置,其中所述控制器提供指示所述驱动器执行所述倍速驱动的倍速切换信号,其中,当所述驱动器执行所述倍速驱动时,所述控制器在所述压缩处理中根据与多个像素相关联的所述倍速驱动图像数据生成一个单位的所述压缩图像数据,并且在所述时钟信号的多个时钟周期中将一个单位的所述压缩图像数据传输到所述驱动器,其中,所述驱动器包括:解压缩电路,所述解压缩电路从所述压缩图像数据再生所述倍速驱动图像数据;选择器,所述选择器响应于所述倍速切换信号,用于选择所述原始图像数据或者所述倍速驱动图像数据作为选择的图像数据;数据寄存器电路,所述数据寄存器电路包括多个锁存电路,所述多个锁存电路顺序地锁存所述选择的图像数据;驱动电路,所述驱动电路响应于从所述数据寄存器电路接收到的所述选择的图像数据驱动所述显示面板;以及延迟控制器,所述延迟控制器控制所述数据寄存器电路接收所述原始图像数据或者...

【专利技术属性】
技术研发人员:能势崇
申请(专利权)人:瑞萨电子株式会社
类型:发明
国别省市:JP[日本]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1