本发明专利技术涉及多处理器视频显示技术领域,特别是一种多处理器显示系统及其方法。一种多处理器显示系统,所述系统包括输出基准时钟的主时钟装置,与显示装置连接用于输出视频数据到显示装置的一个或多个从时钟装置,主时钟装置与从时钟装置连接,主时钟装置以主时钟装置的本地时钟源作为基准时钟,并输出基准时钟到从时钟装置,从时钟装置使用基准时钟作为从时钟装置的时钟源。本发明专利技术统一使用同一个基准时钟的方案解决了在级联组合系统中时钟的同步问题,以及当系统时钟同步出现问题时随机出现的图像横纹现象。
【技术实现步骤摘要】
本专利技术涉及多处理器视频显示
,特别是一种多处理器显示系统及其方 法。
技术介绍
级联交换扩展器和带级联扩展功能的信号处理器的组合搭配,实现了大屏显示 中屏幕数量成倍的扩展,还包括视频源采集端数量的增加,同时能在带宽满足的条件下在 组合系统中各自独立运行的信号处理器之间实现视频图像信号的漫游,即跨信号处理器显示ο任何高带宽高频信号处理器在系统运行中都需要一个合理且强壮的时钟系统,级 联组合系统需要多个设备同步且并行工作,因而对整个组合系统的时钟就有了很高的要 求。对各个独立设备的时钟模块设计不但要考虑单机工作时,时钟模块的稳定;还要考虑各 设备级联工作时,能满足所有时钟的同步锁定,即所有设备工作在同一时钟下。传统的级联方法如图1所示两个信号处理器A和B都采用50MHz的时钟作为本 机处理业务数据的基准时钟,处理器A把基于时钟A(50MHz)的η倍频的串行业务数据流发 送到处理器B,不传送处理器A的基准时钟,然后处理器B根据本地时钟B (50MHz)把串行 业务数据流转换成并行数据后再通过一系列处理,最后显示在大屏幕显示墙上。两个时钟 A和B虽然都是50MHz,但是因为各种原因造成的两个时钟在频率值上细小的差异以及相位 噪声,使得处理器B在处理业务数据流的过程中,因时钟误差积累而随机引起的数据FIFO 溢出,导致了视频帧某行几个像素的丢失,而出现的视频图像横纹现象。
技术实现思路
本专利技术的第一个专利技术目的在于提供一种多处理器显示系统,以解决现有技术多个 处理器同步显示视频时因时钟误差而导致出现视频图像横纹现象。为了实现本专利技术的第一个专利技术目的,采用的技术方案如下一种多处理器显示系统,所述系统包括输出基准时钟的主时钟装置,与显示装置连接 用于输出视频数据到显示装置的一个或多个从时钟装置,主时钟装置与从时钟装置连接, 主时钟装置以主时钟装置的本地时钟源作为基准时钟,并输出基准时钟到从时钟装置,从 时钟装置使用基准时钟作为从时钟装置的时钟源。作为一种优选方案,所述主时钟装置包括第一处理器,从时钟装置包括第二处理 器,第一处理器和第二装置分别与显示装置连接并向显示装置输出视频信号,第一处理器 与第二处理器连接,第一处理器以第一处理器的时钟源作为基准时钟输出到第二处理器, 第二处理器使用基准时钟作为第二处理器的时钟源。作为一种优选方案,所述主时钟装置包括级联扩展器,所述从时钟装置包括一个 或多个处理器,级联扩展器与一个或多个处理器分别连接,一个或多个处理器分别与显示 装置连接并向显示装置输出视频信号,级联扩展器以级联扩展器的时钟源作为基准时钟输出到一个或多个处理器,一个或多个处理器使用基准时钟作为处理器的时钟源。作为一种优选方案,所述主时钟装置包括第一类级联扩展器,从时钟装置包括 第一类级联扩展器分别连接的一个或多个处理器,以及;与第一类级联扩展器连接的一个或多个第二类级联扩展器,以及; 与一个或多个第二类级联扩展器连接的一个或多个处理器;所述第一类级联扩展器以第一类级联扩展器的时钟源作为基准时钟输出到一个或多 个处理器,以及一个或多个第二类级联扩展器,与第一级联扩展器连接的一个或多个处理 器使用基准时钟作为处理器的时钟源,一个或多个第二类级联扩展器以基准时钟作为第二 类级联扩展器的时钟源,同时,一个或多个第二类级联扩展器向与一个或多个第二类级联 扩展器分别连接的一个或多个处理器输出基准时钟,与一个或多个第二级联扩展器分别连 接的一个或多个处理器使用基准时钟作为时钟源。作为进一步的优选方案,其特征在于,所述处理器包括时钟处理模块以及与时钟 处理模块连接的视频处理模块,视频处理模块用于处理视频信号,所述时钟处理模块包括 时钟冗余处理系统,以及与时钟冗余处理系统分别连接的主从设置模块、外部时钟输入模 块、本地时钟源模块、内部系统时钟输出模块和外部时钟输出模块主从设置模块用于设置设备为主时钟设备或者从时钟设备; 外部时钟输入模块用于接收外部时钟输入; 本地时钟源模块用于提供本地时钟; 时钟冗余处理系统根据主从设置模块的设定如果设备设置为主时钟设备,则以本地时钟作为基准时钟,内部系统时钟输出模块向 视频模块输出基准时钟,同时外部时钟输出模块向外部输出基准时钟;如果设备设置为从时钟设备,则以外部时钟输入模块接收的外部时钟输入作为基准时 钟,内部系统时钟输出模块向视频模块输出基准时钟,同时外部时钟输出模块向外部输出 基准时钟。作为再一步的优选方案,处理器的本地时钟源模块采用晶体振荡器输出本地时钟。优选地晶体振荡器选用压控晶体振荡器(Voltage Control Crystal Oscillator, VCXO)ο作为进一步的优选方案,所述级联扩展器包括时钟处理模块以及与时钟处理模块 连接的级联信号交换处理模块,级联信号交换模块用于处理级联信号,所述时钟处理模块 包括时钟冗余处理系统,以及与时钟冗余处理系统分别连接的主从设置模块、外部时钟输 入模块、本地时钟源模块、内部系统时钟输出模块和外部时钟输出模块主从设置模块用于设置设备为主时钟设备或者从时钟设备; 外部时钟输入模块用于接收外部时钟输入; 本地时钟源模块用于提供本地时钟; 时钟冗余处理系统根据主从设置模块的设定如果设备设置为主时钟设备,则以本地时钟作为基准时钟,内部系统时钟输出模块向 视频模块输出基准时钟,同时外部时钟输出模块向外部输出基准时钟,外部时钟输出模块 采用时钟扇出驱动输出一个或多个基准时钟;如果设备设置为从时钟设备,则以外部时钟输入模块接收的外部时钟输入作为基准时 钟,内部系统时钟输出模块向视频模块输出基准时钟,同时外部时钟输出模块向外部输出 基准时钟,外部时钟输出模块采用时钟扇出驱动输出一个或多个基准时钟。上述时钟扇出驱动属于已有技术,采用专用芯片。就是一路时钟输入,多路时钟输 出的模块,可增加输出时钟的驱动能力。作为再一步的优选方案,级联扩展器的本地时钟源模块采用晶体振荡器输出本地 时钟。优选地晶体振荡器选用压控晶体振荡器(Voltage Control Crystal Oscillator, VCXO)ο本专利技术的第二个专利技术目的,在于提供一种多处理器显示方法,以应用本专利技术的第 一个专利技术目的所提供的多处理器显示系统。为了实现本专利技术的第二个专利技术目的,采用的技术方案如下 一种多处理器显示方法,所述方法包括以下时钟选择步骤(1)检测主从设备模块的设置,如果为从时钟设备则执行步骤(2),否则执行步骤(3);(2)检测外部时钟输入模块是否有外部时钟输入,如果有则执行步骤(3),否则执行步 骤⑷;(3)内部系统时钟输出模块使用外部时钟输入模块接收的外部时钟输入后退出时钟选择;(4)内部系统时钟输出模块使用本地时钟源模块提供的本地时钟,同时外部时钟输出 模块输出本地时钟后退出时钟选择。本专利技术统一使用同一个基准时钟的方案解决了在级联组合系统中时钟的同步问 题,以及当系统时钟同步出现问题时随机出现的图像横纹现象。附图说明图1为现有技术多处理器之间时钟处理的示意图2为本专利技术实施例信号处理器的时钟处理模块结构示意图3为本专利技术实施例级联扩展器的时钟处理模块结构示意图4为本专利技术实施例的设备工作流程图5为本专利技术实施例采用单个处理器的工作示意图6为本专利技术实施例采用两个互联处本文档来自技高网...
【技术保护点】
一种多处理器显示系统,其特征在于,所述系统包括输出基准时钟的主时钟装置,与显示装置连接用于输出视频数据到显示装置的一个或多个从时钟装置,主时钟装置与从时钟装置连接,主时钟装置以主时钟装置的本地时钟源作为基准时钟,并输出基准时钟到从时钟装置,从时钟装置使用基准时钟作为从时钟装置的时钟源。
【技术特征摘要】
【专利技术属性】
技术研发人员:杨灯,刘伟俭,景博,
申请(专利权)人:广东威创视讯科技股份有限公司,
类型:发明
国别省市:81[中国|广州]
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。