一种便于机顶盒使用的JTAG接口,包括下述10个引脚:引脚1:nTRST,复位引脚;引脚2、引脚4、引脚6、引脚8、引脚10:5个GND,信号地引脚;引脚3:TDO,数据输出引脚;引脚5:TDI,数据输入引脚;引脚7:TMS,模式选择引脚;引脚9:TCK,测试时钟引脚。本实用新型专利技术的优点在于:优化了JTAG接口电路的复杂度,减少了接口的板上面积和排线线数,降低了产品使用和维护的复杂度,节约了资源和成本,同时性能保持不变。(*该技术在2019年保护过期,可自由使用*)
【技术实现步骤摘要】
便于机顶盒使用的JTAG接口
本技术是关于数字电视设备领域,特别是一种JTAG接口。
技术介绍
目前,随着电子技术的成熟与推广,在许多消费类电子产品(如机顶盒)的调试和 应用中都会使用到JTAG接口 ,进行芯片的调试和在线编程。 JTAG JTAG(Joint Test Action Group,联合测试行动小组)是一种国际标准测试 协议(IEEE 1149. l兼容),主要用于芯片内部测试。现在多数的高级器件都支持JTAG协 议,如DSP、 FPGA器件等。通过JTAG接口 ,可对芯片内部的所有部件进行访问,因而是开发 调试嵌入式系统的一种简洁高效的手段。JTAG最初是用来对芯片进行测试的,基本原理是 在器件内部定义一个TAP (Test Access Port,测试访问口 )通过专用的JTAG测试工具对内 部节点进行测试。JTAG测试允许多个器件通过JTAG接口串联在一起,形成一个JTAG链,能 实现对各个器件分别测试。现在,JTAG接口还常用于实现ISP(In-System Programming,在 线系统编程),对FLASH等器件进行编程。 目前JTAG接口的连接有两种标准,即14针接口和20针接口,其定义分别如图1 及图2所示。从简单讲JTAG原理是TAP控制器控制输入输出,其连接方式及各个引脚的定 义如下。 Test Clock Input (TCK):测试时钟引脚,TCK在IEEE 1149. 1标准里是强制要求 的。TCK为TAP的操作提供了一个独立的、基本的时钟信号,TAP的所有操作都是通过这个 时钟信号来驱动的。 Test Mode Selection Input (TMS):模式选择引脚,TMS信号在TCK的上升沿有效。 TMS在IEEE 1149. l标准里是强制要求的。TMS信号用来控制TAP状态机的转换。通过TMS 信号,可以控制TAP在不同的状态间相互转换。 Test Data Input (TDI):数据输入引脚,TDI在IEEE 1149. 1标准里是强制要求 的。TDI是数据输入的接口。所有要输入到特定寄存器的数据都是通过TDI接口一位一位 串行输入的(由TCK驱动)。 Test Data Output (TDO):数据输出引脚,TDO在IEEE 1149. 1标准里是强制要求 的。TDO是数据输出的接口。所有要从特定的寄存器中输出的数据都是通过TDO接口一位 一位串行输出的(由TCK驱动)。 Test Reset Input (nTRST):复位引脚,这个信号接口在IEEE 1149. 1标准里是可 选的,并不是强制要求的。nTRST可以用来对TAP Controller进行复位(初始化)。因为 通过TMS也可以对TAP Controll进行复位(初始化),所以该项不是必选的。不过在机顶 盒上为了调试方便,该项通常保留。 Vref :接口信号电平参考电压引脚,接口信号电平参考电压一般直接连接 Vsupply。这个可以用来确定主芯片的JTAG接口使用的逻辑电平(比如3. 3V还是5.0V。) 因为机顶盒上一般都有固定的电源,如我公司使用板上3. 3V电源,所以该项也可省略。 Return Test Clock(RTCK):时钟返回引脚,可选项,由目标端反馈给仿真器的时 钟信号,用来同步TCK信号的产生,不使用时直接接地。该项可省略。 System Reset (nRESET):系统复位引脚,可选项,与目标板上的系统复位信号相 连,可以直接对目标系统复位。同时可以检测目标系统的复位情况,为了防止误触发应在目 标端加上适当的上拉电阻。 VCC:电源引脚; GND:信号地引脚; NC(No Connect):悬空引脚。 实际应用中,JTAG调试时实际只需用到TDI、 TD0、 TMS、 TCK等四线,分别为数据输 入,数据输出,模式选择和时钟。对于成本竞争激烈的消费类电子产品行业来说,使用14线 或20线的JTAG接口都造成了资源的浪费,提高了产品维护的复杂度及成本,使产品丧失在 市场上的竞争力。 因此,现有技术需要改进。
技术实现思路
本技术所要解决的技术问题在于提供一种节约了资源和成本的便于机顶盒 使用的JTAG接口。 本技术是通过以下技术方案解决上述技术问题的一种便于机顶盒使用的 JTAG接口,包括下述IO个引脚 引脚1 : nTRST ,复位引脚; 引脚2、引脚4、引脚6、引脚8、引脚10 :5个GND,信号地引脚; 引脚3 :TDO,数据输出引脚; 引脚5 :TDI,数据输入引脚; 引脚7 : TMS ,模式选择引脚; 引脚9 :TCK,测试时钟引脚。 本技术的优点在于优化了 JTAG接口电路的复杂度,减少了接口的板上面积 和排线线数,降低了产品使用和维护的复杂度,节约了资源和成本,同时性能保持不变。附图说明下面参照附图结合实施例对本技术作进一步的描述。 图1是现有14针的JTAG接口的结构图。 图2是现有20针的JTAG接口的结构图。 图3是本技术便于机顶盒使用的JTAG接口结构图。具体实施方式为了降低成本,本技术便于机顶盒使用的JTAG接口除去了多余的引脚,做成 最简的10针电路,如图3所示,所述便于机顶盒使用的JTAG接口包括下述10个引脚 引展P 1 :Test Reset Input (nTRST),复位引展卩; 引脚2、引脚4、引脚6、引脚8、引脚10 :5个GND(信号地)引脚; 引脚3 :TD0(Test Data Output),数据输出引脚; 引脚5:TDI(Test Data Input),数据输入引脚; 弓|脚7 :TMS(Test Mode Selection Input),模式选择引脚; 引脚9:TCK(Test Clock Input),测试时钟引脚。 由于JTAG接口经常使用排线连接,为了增强抗干扰能力,在每条信号线间加上地 线防止信号串扰。所以此优化并不影响接口性能。 应当理解的是,对本领域普通技术人员来说,可以根据上述说明加以改进或变化, 而所有这些改进和变换都应属于本使用新型所附权利要求的保护范围。本文档来自技高网...
【技术保护点】
一种便于机顶盒使用的JTAG接口,其特征在于:所述便于机顶盒使用的JTAG接口包括下述10个引脚:引脚1:nTRST,复位引脚;引脚2、引脚4、引脚6、引脚8、引脚10:5个GND,信号地引脚;引脚3:TDO,数据输出引脚;引脚5:TDI,数据输入引脚;引脚7:TMS,模式选择引脚;引脚9:TCK,测试时钟引脚。
【技术特征摘要】
一种便于机顶盒使用的JTAG接口,其特征在于所述便于机顶盒使用的JTAG接口包括下述10个引脚引脚1nTRST,复位引脚;引脚2、引脚4、引脚6、引...
【专利技术属性】
技术研发人员:林旭,
申请(专利权)人:福建新大陆通信科技有限公司,
类型:实用新型
国别省市:35[中国|福建]
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。