一种驱动芯片的建立时间和保持时间调整电路,包括一用于接收一刷新频率信号的控制器、一用于存储若干不同刷新频率信号及其所对应的最佳建立时间和保持时间的存储器、一用于对输入控制器的刷新频率信号进行侦测以得到刷新频率信号的时钟频率的侦测器以及一控制电路。所述控制器还用于将得到的时钟频率与存储器中刷新频率及其最佳建立时间和保持时间进行比对,以得到该刷新频率所对应的最佳建立时间和保持时间,并据此生对应的控制信号。所述控制电路用于接收控制信号并产生对应的偏斜值。所述驱动芯片根据偏斜值完成对建立时间及保持时间的设定。上述调整电路可以根据液晶显示器的刷新频率自动调整驱动芯片的建立时间和保持时间。
【技术实现步骤摘要】
本专利技术涉及一种驱动芯片的调整电路,特别涉及一种液晶显示器内驱动芯片的建 立时间和保持时间的调整电路。
技术介绍
液晶显示器中驱动芯片(Source IC)在接收数据之前具有一段建立时间(setup time),它的定义为低摆幅差分信号(RSDS,Reduced swing differential signal)开始 传送到驱动芯片起到第一个低摆幅差分信号开始的时间,这段时间为低摆幅差分信号从零 到有即低摆幅差分信号由零升高到高电位所需要的准备时间。当低摆幅差分信号准备好 之后,即在第一个低摆幅差分信号开始时,驱动芯片开始抓取低摆幅差分信号,保持时间 (hold time)即是为了能够让驱动芯片抓取到正确的低摆幅差分信号。由于目前所使用的液晶显示器的刷新频率基本上都为60HZ或者75HZ,因此将建 立时间和保持时间设定为一个固定值即可。但是随着对液晶显示器的品质要求的不断增 加,需要通过增加显示器的刷新频率来弥补液晶显示器的动态模糊(Motion blur)等不足, 如此则需要将建立时间和保持时间缩短。并且,当用户自定义刷新频率时,无法做到建立时 间和保持时间自动更新。
技术实现思路
鉴于以上内容,有必要提供一种能根据液晶显示器的刷新频率自动调整驱动芯片 的建立时间和保持时间的电路。一种驱动芯片的建立时间和保持时间调整电路,包括一控制器,用于接收一刷新频率信号;—存储器,用于存储若干不同刷新频率信号及其所对应的最佳建立时间和保持时 间;一侦测器,用于对输入控制器的刷新频率信号进行侦测,以得到刷新频率信号的 时钟频率,所述控制器还用于将得到的时钟频率与存储器中刷新频率及其最佳建立时间和 保持时间进行比对,以得到该刷新频率所对应的最佳建立时间和保持时间,并根据该最佳 建立时间和保持时间产生对应的控制信号;以及一控制电路,用于接收控制器输出的控制信号,并产生对应的偏斜值,所述驱动芯 片根据偏斜值完成对建立时间及保持时间的设定。一种驱动芯片的建立时间和保持时间调整电路,包括一时序控制器,用于接收一刷新频率信号;一存储器,用于存储若干不同刷新频率信号及其所对应的最佳建立时间和保持时 间;以及一侦测器,用于对输入时序控制器的刷新频率信号进行侦测,以得到刷新频率信 号的时钟频率,并将得到的时钟频率输出给所述时序控制器;其中,所述时序控制器还用于将得到的时钟频率与存储器中刷新频率及其最佳建立时间和保持时间进行比对,以得到该 刷新频率所对应的最佳建立时间和保持时间,并根据该最佳建立时间和保持时间产生对应 的时序控制信号以输出给驱动芯片。一种驱动芯片的建立时间和保持时间调整电路,包括一时序控制器,用于接收一刷新频率信号;一存储器,用于存储若干驱动芯片在若干不同刷新频率信号下所对应的最佳建立 时间和保持时间;以及一侦测器,用于对输入时序控制器的刷新频率信号进行侦测,以得到刷新频率信 号的时钟频率,并将得到的时钟频率输出给所述时序控制器;其中,所述时序控制器还用于 将得到的时钟频率与存储器中每一驱动芯片在不同刷新频率信号下所对应的最佳建立时 间和保持时间进行比对,以得到该驱动芯片在该刷新频率下所对应的最佳建立时间和保持 时间,并根据该最佳建立时间和保持时间产生对应的时序控制信号以输出给对应的驱动芯 片。上述驱动芯片的建立时间和保持时间调整电路通过控制器或时序控制器侦测液 晶显示器的刷新频率,并将其与存储于存储器内部的最佳建立时间和保持时间进行比对, 然后据此输出对应的控制信号或者直接输出时序信号至驱动芯片,从而可以使得驱动芯片 根据不同的刷新频率具有不同的最佳建立时间和保持时间。附图说明图1是本专利技术驱动芯片的建立时间和保持时间调整电路的第一较佳实施方式的 示意图。图2是本专利技术驱动芯片的建立时间和保持时间调整电路的第二较佳实施方式的 示意图。图3是本专利技术驱动芯片的建立时间和保持时间调整电路的第三较佳实施方式的 示意图。具体实施例方式下面结合附图及较佳实施方式对本专利技术作进一步详细描述请参考图1,本专利技术驱动芯片的建立时间和保持时间调整电路用于根据液晶显示 器的刷新频率自动调整驱动芯片的建立时间和保持时间,其第一较佳实施方式包括一控制 器10、一存储器12、一侦测器15以及一控制电路16。所述控制器10与存储器12、侦测器15以及控制电路16均相连,还用于接收液晶 显示器的刷新频率信号。所述存储器12中存储有若干不同刷新频率及其所对应的最佳建立时间和保持时 间。用户可事先将若干不同刷新频率下驱动芯片所对应的最佳建立时间和保持时间通过测 量的方法得出,并将其存储于所述存储器12中。本实施方式中,所述存储器12为一电可擦 写可编程只读存储器(EEPROM)。所述侦测器15用于对输入控制器10的刷新频率进行侦测,以得知此时所输入的 信号的时钟频率,并将侦测得到的时钟频率传送至控制器10,该时钟频率即为液晶显示器的刷新频率。所述控制器10将得到的时钟频率与存储在存储器12中的刷新频率及其最佳 建立时间和保持时间进行比对,以得到该刷新频率所对应的最佳建立时间和保持时间,并 根据该最佳建立时间和保持时间产生对应的控制信号。所述控制电路16包括四个场效应管Q1-Q4以及四个电阻R1-R4,所述场效应管 Q1-Q4的栅极对应与所述控制器10的四个输出端相连。所述场效应管Ql的漏极与数字电 源DVDD相连,源极依次通过电阻Rl及R2与场效应管Q2的漏极相连,所述场效应管Q2的 源极接地。所述场效应管Q3的漏极也与数字电源DVDD相连,源极依次通过电阻R3与R4 与场效应管Q4的漏极相连,所述场效应管Q4的源极接地。本实施方式中,电阻R1-R4的阻 值均为IK欧姆。其中,电阻Rl和R2之间的电平值即为第一偏斜(Skew)值,电阻R3和R4 之间的电平值即为第二偏斜值。所述第一偏斜值及第二偏斜值均用于输出给驱动芯片,所 述驱动芯片可根据接收的第一及第二偏斜值设定对应的建立时间及保持时间。其中,第一 及第二偏斜值与建立时间及保持时间的对应关系如下表本文档来自技高网...
【技术保护点】
一种驱动芯片的建立时间和保持时间调整电路,包括:一控制器,用于接收一刷新频率信号;一存储器,用于存储若干不同刷新频率信号及其所对应的最佳建立时间和保持时间;一侦测器,用于对输入控制器的刷新频率信号进行侦测,以得到刷新频率信号的时钟频率,所述控制器还用于将得到的时钟频率与存储器中刷新频率及其最佳建立时间和保持时间进行比对,以得到该刷新频率所对应的最佳建立时间和保持时间,并根据该最佳建立时间和保持时间产生对应的控制信号;以及一控制电路,用于接收控制器输出的控制信号,并产生对应的偏斜值,所述驱动芯片根据偏斜值完成对建立时间及保持时间的设定。
【技术特征摘要】
1.一种驱动芯片的建立时间和保持时间调整电路,包括一控制器,用于接收一刷新频率信号;一存储器,用于存储若干不同刷新频率信号及其所对应的最佳建立时间和保持时间;一侦测器,用于对输入控制器的刷新频率信号进行侦测,以得到刷新频率信号的时钟 频率,所述控制器还用于将得到的时钟频率与存储器中刷新频率及其最佳建立时间和保持 时间进行比对,以得到该刷新频率所对应的最佳建立时间和保持时间,并根据该最佳建立 时间和保持时间产生对应的控制信号;以及一控制电路,用于接收控制器输出的控制信号,并产生对应的偏斜值,所述驱动芯片根 据偏斜值完成对建立时间及保持时间的设定。2.如权利要求1所述的调整电路,其特征在于所述控制电路包括第一至第四场效应 管以及第一至第四电阻,所述第一至第四场效应管的栅极与所述控制器的四个输出端对应 相连,所述第一场效应管的漏极与一数字电源相连,源极依次通过第一及第二电阻与第二 场效应管的漏极相连,所述第二场效应管的源极接地,所述第三场效应管的漏极与数字电 源相连,源极依次通过第三及第四电阻与第四场效应管的漏极相连,所述第四场效应管的 源极接地。3.一种驱动芯片的建立时间和保持时间调整电路,包括一时序控制器,用...
【专利技术属性】
技术研发人员:郭威,冯沙,
申请(专利权)人:群康科技深圳有限公司,群创光电股份有限公司,
类型:发明
国别省市:94[中国|深圳]
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。