【技术实现步骤摘要】
本技术涉及可编程逻辑器件数字器号处理领域,特别是涉及电能测量技术中的 一种高精度四象限乘法器。
技术介绍
在电能测量
中,经常需要对电压和电流两路信号进行乘法运算得到功 率。早期,采用模拟电路实现两电压电流信号的乘积,电路复杂、可靠性差;中期,随着电子 技术和微处理器的发展,为了克服模拟电路这一缺点,使用模数转化器(ADC)将模拟信号 量化为数字信号,在微处理器中实现高通滤波、低通滤波、相位调整、乘法器,这种方法虽然 在某些场合可以得到较高的精度,但是由于微处理器在处理复杂运算法时不可避免地存在 时延和滞后性,在快速变化的应用场合,实时性达不要求;现在随着大规模可编程逻辑器件 FPGA的发展,经过ADC量化后信号通过FPGA数字信号处理实现高精度四象限乘法器,这种 方法可以得到较高的精度、适时性和稳定性。 习知的技术中一种高精度四象限精密乘法器硬件原理框图如图1所示,其输入端 第一路模拟信号和第二路模拟信号经过模数转换器得到较高频的数字信号,但是在模数转 换过程中会引入失调电压,输出频谱如图2所示,这样在模数转换器的输出不仅有线频率 信号,还有失调电压,因此在乘法器的输出结果中就会叠加该失调电压,给乘法器的乘积结 果带来了不可消除的误差。 为了消除这一误差,传统的技术方案在第一通道模数转换器及乘法器之间添加一 高通滤波器HPF (如图3所示),第一通道高通滤波器HPF的输出频谱如图4所示,第二通道 乘法器之前的频谱仍为图2所示,而乘法器的输出如图5所示,频谱中包含直流乘积,二次 谐波和第一通道的线频率信号与第二通道的失调电压相乘得到的线频率分量, ...
【技术保护点】
一种高精度四象限乘法器,包括第一路A/D转换器、第二路A/D转换器及可编程逻辑门阵列FPGA,其特征在于:所述的可编程逻辑门阵列FPGA包括高通滤波器[1][2]、低通滤波器、相位调整及乘法器;所述的第一路A/D转换器的输出端经过高通滤波器[1]与乘法器相连,所述的第二路A/D转换器的输出端依次经过高通滤波器[2]、相位调整与乘法器相连接,所述的乘法器的输出端与低通滤波器相连。
【技术特征摘要】
一种高精度四象限乘法器,包括第一路A/D转换器、第二路A/D转换器及可编程逻辑门阵列FPGA,其特征在于所述的可编程逻辑门阵列FPGA包括高通滤波器[1][2]、低通滤波器、相位调整及乘法器;所述的第一路A/D转换器的输出端经过高通滤波器[1]与乘法器相连,所述的第二路A/D转换器的输出端依...
【专利技术属性】
技术研发人员:王振铎,郑立登,
申请(专利权)人:福建敏讯电气科技有限公司,
类型:实用新型
国别省市:35[中国|福建]
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。