本发明专利技术属逐次逼近模数转换器技术领域,涉及一种可用于差分时域比较器电路的失调电压消除技术,包括电荷泵及开关电路、绝对值比较电路、带失调补偿管的差分电压时间转换电路、鉴频鉴相电路、鉴相电路和输出产生电路。本发明专利技术可用于差分结构的低速高精度的逐次逼近模数转换器中,本发明专利技术可以将差分时域比较器电路的失调电压消除,可用于实现低功耗、高精度的比较。将本发明专利技术用于逐次逼近模数转换器中时,可降低电路功耗、消除比较器的直流失调对模数转换器性能的影响、提高模数转换器的精度。
【技术实现步骤摘要】
【技术保护点】
一种用于差分时域比较器电路的失调电压消除技术,其特征在于:其包括电荷泵及开关电路(1)、绝对值比较电路(2)、带失调补偿管的差分电压时间转换电路(3)、鉴频鉴相电路(4)、鉴相电路(5)和输出产生电路(6);其中:所述电荷泵及开关电路(1)的Vinp输入端、Vinn输入端、vcom输入端分别与外部的模拟输入信号Vinp、Vinn和vcom相连;其clk_offset输入端和offset_enable输入端分别与外部的数字输入信号clk_offset和offset_enable相连;其cp输入端和cn输入端分别与所述鉴频鉴相电路(4)的cp输出端和cn输出端相连;其ctrl4输入端与所述绝对值比较电路(2)的ctrl4输出端相连;其Vin1输出端、Vin2输出端、V_offp输出端、V_offn输出端和ctrl2输出端分别与所述带失调补偿管的差分电压时间转换电路(3)的Vin1输入端、Vin2输入端、V_offp输入端、V_offn输入端和ctrl2输入端相连;所述绝对值比较电路(2)的Vinp输入端、Vinn输入端、Threshold输入端、Clk_in输入端和offset_enable输入端分别与外部的模拟输入信号Vinp、Vinn、Threshold、输入时钟信号Clk_in和数字输入信号offset_enable相连;其Clk输出端与所述带失调补偿管的差分电压时间转换电路(3)的Clk输入端相连;同时,其Clk输出端与所述鉴相电路(5)的Clk输入端相连;所述带失调补偿管的差分电压时间转换电路(3)的D_p输出端、D_n输出端和ctrl3输入端分别与所述鉴相电路(5)的D_p输入端、D_n输入端和ctrl3输出端相连;同时,其D_p输出端和D_n输出端分别与所述鉴频鉴相电路(4)的D_p输入端和D_n输入端相连;其Clkn信号输出端与所述输出产生电路(6)的Clkn信号输入端相连;所述鉴频鉴相电路(4)的offset_enable输入端与外部的数字输入信号offset_enable相连;所述鉴相电路(5)的offset_enable输入端与外部的数字输入信号offset_enable相连;其O↓[1]、O↓[2]和O↓[3]三个输出端分别与所述输出产生电路(6)的O↓[1]、O↓[2]和O↓[3]三个输入端相连;所述输出产生电路(6)的offset_enable输入端与外部的数字输入信号offset_enable相连;其Comp_out输出端输出一个比较结果信号。...
【技术特征摘要】
【专利技术属性】
技术研发人员:易婷,洪志良,
申请(专利权)人:复旦大学,
类型:发明
国别省市:31
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。