【技术实现步骤摘要】
【国外来华专利技术】
本专利技术涉及具有可检测由例如传感器的激活等事件引起的频率改变的电路的集成电路电子装置,例如微控制器等,且还涉及当电子装置处于低功率休眠模式中时唤醒/中断所述电子装置。
技术介绍
当前,实施任何形式的电容性感测的所有电子装置(例如,接触传感器)均要求电子装置是醒来的且在操作。这要求在等待感测事件发生的同时一直将全功率施加于电子装置。
技术实现思路
因此,需要在电子装置处于低功率休眠模式中时可完成的感测,且其优选是通过使用具有事件传感器的数字系统的现存基础结构,例如与电容性接触传感器或比较器组合的电子装置。另外,频率改变功能性上的从深休眠的唤醒(或中断)在电子装置中也是合乎需要的。根据本专利技术的教示,本文揭示一种系统、方法和设备,其具有在处于休眠模式和/或操作模式中时测量频率改变的能力和/或在所测量信号改变频率时自动唤醒/中断/检测的功能性。频率改变可能起因于若干原因,包含(但不限于)电阻(R)、电感(L)和/或电容(C)的值的改变。举例来说,当接触到电容性传感器、外部频率源改变频率等时可产生唤醒/中断。而且,预期且在本专利技术的范围内,电子装置进行的唤醒/中断/检测可在用于通过在电子装置中运行的软件程序检测参数(例如,频率、电压、计数等)的改变的目的的参数测量完成时发生。具有现存监视定时器振荡器(或者其它现存的通常在装置处于低功率休眠模式中运行的低功率振荡器)和/或监视计数器的电子装置可用作用于在装置休眠期间进行频率测量的时基,例如时间间隔。监视定时器和/或监视计数器可在电子装置的大部分电路处于深休眠低功率模式中时操作,且因此可用于将电子装置从低功率深休眠 ...
【技术保护点】
一种具有低功率休眠模式的电子装置,其包括: 能够被置于休眠模式中的电路; 能够被置于所述休眠模式中的输入-输出(I/O),所述I/O耦合到所述电路; 休眠/唤醒逻辑,其用于控制何时所述电路和所述I/O处于所述休眠模式中或处 于操作模式中; 频率微分器,其具有耦合到所述休眠/唤醒逻辑的输出,所述输出呈现代表所述频率微分器的输入处的频率的输出值;以及 外部频率源连接,其适于耦合到外部频率源且耦合到所述频率微分器的所述输入; 其中 所述频率微 分器输出在所述外部频率源处于第一频率时处于第一输出值,且 所述频率微分器输出在所述外部频率源处于第二频率时处于第二输出值;借此 所述休眠/唤醒逻辑在所述频率微分器输出处于所述第一输出值时不将所述电路和所述I/O从所述休眠模式唤醒 ,且 所述休眠/唤醒逻辑在所述频率微分器输出处于所述第二输出值时将所述电路和所述I/O从所述休眠模式唤醒到所述操作模式。
【技术特征摘要】
【国外来华专利技术】US 2007-5-3 60/915,767;US 2008-4-25 12/109,6921.一种具有低功率休眠模式的电子装置,其包括:能够被置于休眠模式中的电路;能够被置于所述休眠模式中的输入-输出(I/O),所述I/O耦合到所述电路;休眠/唤醒逻辑,其用于控制何时所述电路和所述I/O处于所述休眠模式中或处于操作模式中;频率微分器,其具有耦合到所述休眠/唤醒逻辑的输出,所述输出呈现代表所述频率微分器的输入处的频率的输出值;以及外部频率源连接,其适于耦合到外部频率源且耦合到所述频率微分器的所述输入;其中所述频率微分器输出在所述外部频率源处于第一频率时处于第一输出值,且所述频率微分器输出在所述外部频率源处于第二频率时处于第二输出值;借此所述休眠/唤醒逻辑在所述频率微分器输出处于所述第一输出值时不将所述电路和所述I/O从所述休眠模式唤醒,且所述休眠/唤醒逻辑在所述频率微分器输出处于所述第二输出值时将所述电路和所述I/O从所述休眠模式唤醒到所述操作模式。2.根据权利要求1所述的电子装置,其中所述电路和I/O包括数字电路和数字I/O。3.根据权利要求2所述的电子装置,其中所述电路和I/O进一步包括模拟电路和模拟I/O。4.根据权利要求1所述的电子装置,其中所述频率微分器、所述休眠/唤醒逻辑和所述监视定时器是所述电子装置的一直保持操作的低功率电路。5.根据权利要求1所述的电子装置,其中所述第一频率大于所述第二频率。6.根据权利要求1所述的电子装置,其中所述第一频率小于所述第二频率。7.根据权利要求1所述的电子装置,其中所述第一输出值为逻辑零且所述第二输出值为逻辑一。8.根据权利要求1所述的电子装置,其中所述第一输出值为逻辑一且所述第二输出值为逻辑零。9.根据权利要求1所述的电子装置,其中所述外部频率源是频移键控(FSK)信号。10.根据权利要求1所述的电子装置,其中所述外部频率源是脉宽调制(PWM)信号。11.根据权利要求1所述的电子装置,其中所述频率微分器是所述电子装置的一直保持操作的低功率电路。12.根据权利要求2所述的电子装置,其中所述数字电路中的一些数字电路包括数字处理器和存储器。13.根据权利要求12所述的电子装置,其中所述数字处理器是选自由微处理器、微控制器、数字信号处理器和可编程逻辑阵列组成的群组。14.根据权利要求12所述的电子装置,其中所述存储器是易失性存储器且选自由静态随机存取存储器(RAM)和动态RAM组成的群组。15.根据权利要求12所述的电子装置,其中所述存储器是非易失性存储器且选自由只读存储器(ROM)、快闪存储器和电可擦除可编程只读存储器(EEPROM)组成的群组。16.根据权利要求1所述的电子装置,其中所述电路、所述I/O、所述休眠/唤醒逻辑和所述频率微分器制造于至少一个集成电路裸片上。17.根据权利要求16所述的电子装置,其中所述至少一个集成电路裸片封装在集成电路封装中,其中所述外部频率源连接位于所述集成电路封装上。18.根据权利要求1所述的电子装置,其中所述频率微分器包括:频率参考;以及数字比较器,其具有耦合到所述频率参考的第一输入和耦合到所述外部频率源连接的第二输...
【专利技术属性】
技术研发人员:扎卡赖亚斯马蒂纳斯斯米特,基思柯蒂斯,吉姆西蒙斯,杰罗尔德S兹德内克,约翰沙赖斯,
申请(专利权)人:密克罗奇普技术公司,
类型:发明
国别省市:US[美国]
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。