System.ArgumentOutOfRangeException: 索引和长度必须引用该字符串内的位置。 参数名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind()
【技术实现步骤摘要】
本专利技术是涉及于一种信号接收器、数据接收器和其数据锁存器,尤其是涉及于可符合jedec(固态技术协会)标准的信号接收器、数据接收器和其数据锁存器。
技术介绍
1、由于决策反馈均衡(decision feedback equalization;dfe)结构已添加到双倍数据速率第五代同步动态随机存取存储器(doubledata rate fifth-generationsynchronous dynamic random-access memory;ddr5 dram)的电路结构中。为了解决系统的反射效应的问题,根据jedec规范,dfe结构应应用于信号接收器的选通信号产生器中。如此,使得数据接收器与数据选通信号接收器之间的传播延迟较大,且由数据接收器接收的数据信号应为较小信号。如此,dram的信号接收器的常规电路结构无法匹配ddr5的jedec的规范的要求。应提供用于信号接收器的新电路结构。
技术实现思路
1、本专利技术提供一种可应用于动态随机存取存储器(dram)装置的信号接收器。信号接收器包含数据接收器和数据选通信号接收器。数据接收器包含多个电流模式逻辑电路和多个数据锁存器。多个电流模式逻辑电路串联耦接,其中第一级电流模式逻辑电路接收数据信号,且最终级电流模式逻辑电路输出经放大数据信号。多个数据锁存器耦接到最终级电流模式逻辑电路以接收经放大数据信号,其中数据锁存器中的每一者对经放大数据信号和多个反馈数据进行求和以获得求和数据,且锁存求和数据以根据多个经放大数据选通信号中的一者输
2、数据锁存器可应用于dram装置的数据接收器。数据锁存器包含第一锁存电路、差分对、电流源、多个第一dfe求和器、多个第二dfe求和器和第二锁存电路。差分对具有分别耦接到第一锁存电路的两端的第一差分端和第二差分端,其中差分对接收第一信号和第二信号,且第一信号和第二信号为差分信号对。电流源耦接到差分对的共同端,且根据第一偏置电压从共同端汲取共同电流。第一dfe求和器耦接到第一差分端,且根据多个反馈数据从第一差分端汲取第一偏置电流。第二dfe求和器耦接到第二差分端,且根据多个反馈数据从第二差分端汲取第二偏置电流。第二锁存电路耦接到第一锁存电路的两个反相端,且根据两个反相端上的两个反相输出信号获得对应输出数据。
3、数据接收器可应用于dram装置。数据接收器包含多个电流模式逻辑电路和多个数据锁存器,如上文所提及。电流模式逻辑电路串联耦接,其中第一级电流模式逻辑电路接收数据信号,且最终级电流模式逻辑电路输出经放大数据信号。数据锁存器耦接到最终级电流模式逻辑电路以接收经放大数据信号。数据锁存器中的每一者对经放大数据信号和多个反馈数据进行求和以获得求和数据,且锁存求和数据以根据多个经放大数据选通信号中的一者输出输出数据。
4、综上所述,本公开的数据接收器包含多个电流模式逻辑(current mode logic;cml)电路以放大数据信号以符合jedec的数据输入摆幅请求。此外,数据接收器可通过增加数据信号的传播延迟来改进数据请求信号与数据信号(trx_dqs2dq)之间的最大时间差。
5、为了使前述内容更容易理解,如下详细描述附有附图的若干实施例。
本文档来自技高网...【技术保护点】
1.一种信号接收器,包括:
2.根据权利要求1所述的信号接收器,其中所述电流模式逻辑电路包括多个第一电流模式逻辑电路和第二电流模式逻辑电路,
3.根据权利要求2所述的信号接收器,其中所述数据接收器还包括:
4.根据权利要求1所述的信号接收器,其中所述多个分频数据选通信号分别具有多个不同相位。
5.根据权利要求1所述的信号接收器,其中所述数据锁存器中的每一者包括:
6.根据权利要求5所述的信号接收器,其中所述第一决策反馈均衡求和器和所述第二决策反馈均衡求和器中的一者包括:
7.根据权利要求5所述的信号接收器,其中所述第一决策反馈均衡求和器中的每一者包括:
8.根据权利要求5所述的信号接收器,其中所述第二决策反馈均衡求和器中的每一者包括:
9.根据权利要求7所述的信号接收器,还包括:
10.根据权利要求8所述的信号接收器,其中所述偏置电压产生器包括:
11.根据权利要求1所述的信号接收器,其中所述数据锁存器中的一者根据对应的输出数据将所述反馈数据中的一者提供到所有所
12.根据权利要求11所述的信号接收器,其中所述数据锁存器中的每一者包括:
13.一种数据锁存器,应用于数据接收器,其中所述数据锁存器包括:
14.根据权利要求13所述的数据锁存器,其中所述第一决策反馈均衡求和器和所述第二决策反馈均衡求和器中的一者包括:
15.根据权利要求14所述的数据锁存器,其中所述第一决策反馈均衡求和器中的每一者中的所述逻辑门为异或非门。
16.根据权利要求14所述的数据锁存器,其中所述第二决策反馈均衡求和器中的每一者中的所述逻辑门为异或门。
17.根据权利要求13所述的数据锁存器,其中所述第一决策反馈均衡求和器中的每一者包括:
18.根据权利要求13所述的数据锁存器,其中所述第二决策反馈均衡求和器中的每一者包括:
19.根据权利要求17所述的数据锁存器,还包括:
20.根据权利要求19所述的数据锁存器,其中所述偏置电压产生器包括:
21.一种数据接收器,其中所述数据接收器包括:
22.根据权利要求21所述的数据接收器,其中所述电流模式逻辑电路包括多个第一电流模式逻辑电路和第二电流模式逻辑电路,
23.根据权利要求22所述的数据接收器,其中所述数据接收器还包括:
24.根据权利要求21所述的数据接收器,其中所述数据锁存器中的每一者包括:
25.根据权利要求21所述的数据接收器,其中所述数据锁存器中的一者根据所述输出数据将所述反馈数据中的一者提供到所有所述数据锁存器。
26.根据权利要求25所述的数据接收器,其中所述数据锁存器中的每一者包括:
...【技术特征摘要】
1.一种信号接收器,包括:
2.根据权利要求1所述的信号接收器,其中所述电流模式逻辑电路包括多个第一电流模式逻辑电路和第二电流模式逻辑电路,
3.根据权利要求2所述的信号接收器,其中所述数据接收器还包括:
4.根据权利要求1所述的信号接收器,其中所述多个分频数据选通信号分别具有多个不同相位。
5.根据权利要求1所述的信号接收器,其中所述数据锁存器中的每一者包括:
6.根据权利要求5所述的信号接收器,其中所述第一决策反馈均衡求和器和所述第二决策反馈均衡求和器中的一者包括:
7.根据权利要求5所述的信号接收器,其中所述第一决策反馈均衡求和器中的每一者包括:
8.根据权利要求5所述的信号接收器,其中所述第二决策反馈均衡求和器中的每一者包括:
9.根据权利要求7所述的信号接收器,还包括:
10.根据权利要求8所述的信号接收器,其中所述偏置电压产生器包括:
11.根据权利要求1所述的信号接收器,其中所述数据锁存器中的一者根据对应的输出数据将所述反馈数据中的一者提供到所有所述数据锁存器。
12.根据权利要求11所述的信号接收器,其中所述数据锁存器中的每一者包括:
13.一种数据锁存器,应用于数据接收器,其中所述数据锁存器包括:
14.根据权利要求13所述的数据锁存器,其中所述...
【专利技术属性】
技术研发人员:谢博钧,徐浩桓,
申请(专利权)人:南亚科技股份有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。