System.ArgumentOutOfRangeException: 索引和长度必须引用该字符串内的位置。 参数名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind() 用于防止微控制器中的电压短时脉冲波干扰攻击的方法和设备技术_技高网

用于防止微控制器中的电压短时脉冲波干扰攻击的方法和设备技术

技术编号:44881999 阅读:6 留言:0更新日期:2025-04-08 00:19
公开了用于防止微控制器中的电压短时脉冲波干扰攻击的方法、设备、系统和制品。一种实例设备(110)包含:逻辑电路系统(200),其可操作以响应于电压短时脉冲波干扰而暂停处理电路系统(114);数字发生器电路系统(202),其可操作以生成数字;计数器(204),其可操作以在所述电压短时脉冲波干扰结束之后调整对应于所述数字的计数;并且所述逻辑电路系统(200)可操作以在所述计数达到某一值之后取消暂停所述处理电路系统(114)。

【技术实现步骤摘要】

本说明书大体上涉及电路,并且更具体地说,涉及用于防止微控制器中的电压短时脉冲波干扰攻击的方法和设备


技术介绍

1、微控制器和/或其它计算装置包含处理电路系统(例如,中央处理单元、图形处理单元,和/或任何其它类型的处理单元),所述处理电路系统依赖于时钟信号来执行指令和/或与连接到处理电路系统的其它组件同步。在一些实例中,时钟信号可由振荡器生成。当处理电路系统起动、启动和/或初始化时,处理电路系统使用用于基本定时和控制的时钟信号来执行启动、引导和/或初始化所需的指令。


技术实现思路

1、本说明书的实例包含一种设备,所述设备包含:逻辑电路系统,其可操作以响应于电压短时脉冲波干扰而暂停处理电路系统;数字发生器电路系统,其可操作以生成数字;计数器,其可操作以在电压短时脉冲波干扰结束之后调整对应于数字的计数;并且所述逻辑电路系统可操作以在计数达到某一值之后取消暂停所述处理电路系统。

【技术保护点】

1.一种设备,其包括:

2.根据权利要求1所述的设备,其中所述逻辑电路系统可操作以通过防止所述处理电路系统接收时钟信号来暂停所述处理电路系统对指令的执行。

3.根据权利要求2所述的设备,其中所述逻辑电路系统可操作以通过允许所述处理电路系统接收所述时钟信号来取消暂停所述处理电路系统对指令的所述执行。

4.根据权利要求1所述的设备,其进一步包括子系统,其中所述逻辑电路系统可操作以响应于所述电压短时脉冲波干扰而锁定所述子系统。

5.根据权利要求4所述的设备,其中所述逻辑电路系统可操作以响应于所述电压短时脉冲波干扰而锁定存储在所述子系统中的数据。

6.根据权利要求1所述的设备,其中所述数字是第一数字,并且所述电压短时脉冲波干扰是第一电压短时脉冲波干扰,其中:

7.根据权利要求1所述的设备,其中所述逻辑电路系统是第一逻辑电路系统,所述设备进一步包含:

8.根据权利要求7所述的设备,其中所述第二逻辑电路系统可操作以响应于确定所述计数满足用户定义的阈值而使所述处理电路系统进入所述待机模式。

9.根据权利要求1所述的设备,其中所述逻辑电路系统是第一逻辑电路系统,所述设备进一步包含:

10.根据权利要求9所述的设备,其中所述阈值持续时间是用户定义的。

11.根据权利要求9所述的设备,其中所述数字是第一数字,并且其中所述第二逻辑电路系统可操作以:

12.一种方法,其包括:

13.根据权利要求12所述的方法,其中所述暂停所述处理电路系统暂停对指令的所述执行包含防止所述处理电路系统接收时钟信号。

14.根据权利要求13所述的方法,其中所述取消暂停所述处理电路系统对指令的所述执行包含允许所述处理电路系统接收所述时钟信号。

15.根据权利要求12所述的方法,其进一步包含:

16.根据权利要求12所述的方法,其进一步包含:

17.一种设备,其包括:

18.根据权利要求17所述的设备,其中所述逻辑电路系统可操作以防止所述待机模式终止,直到定时器达到阈值持续时间。

19.根据权利要求17所述的设备,其中所述计数是在所述电压短时脉冲波干扰之后发生的时钟脉冲的计数,其中所述逻辑电路系统可操作以在用户定义的阈值时间量内检测到后续电压短时脉冲波干扰的情况下使所述处理电路系统进入所述待机模式。

20.根据权利要求19所述的设备,其中所述计数器逻辑电路系统可操作以在所述用户定义的阈值时间量之后复位所述计数。

21.根据权利要求17所述的设备,其中所述逻辑电路系统可操作以通过调整存储在对应于所述待机模式的状态寄存器中的值来使所述处理电路系统进入所述待机模式。

22.根据权利要求17所述的设备,其中所述计数对应于电压短时脉冲波干扰的计数,其中所述逻辑电路系统可操作以在所述计数达到用户定义的阈值时使所述处理电路系统进入待机模式。

...

【技术特征摘要】

1.一种设备,其包括:

2.根据权利要求1所述的设备,其中所述逻辑电路系统可操作以通过防止所述处理电路系统接收时钟信号来暂停所述处理电路系统对指令的执行。

3.根据权利要求2所述的设备,其中所述逻辑电路系统可操作以通过允许所述处理电路系统接收所述时钟信号来取消暂停所述处理电路系统对指令的所述执行。

4.根据权利要求1所述的设备,其进一步包括子系统,其中所述逻辑电路系统可操作以响应于所述电压短时脉冲波干扰而锁定所述子系统。

5.根据权利要求4所述的设备,其中所述逻辑电路系统可操作以响应于所述电压短时脉冲波干扰而锁定存储在所述子系统中的数据。

6.根据权利要求1所述的设备,其中所述数字是第一数字,并且所述电压短时脉冲波干扰是第一电压短时脉冲波干扰,其中:

7.根据权利要求1所述的设备,其中所述逻辑电路系统是第一逻辑电路系统,所述设备进一步包含:

8.根据权利要求7所述的设备,其中所述第二逻辑电路系统可操作以响应于确定所述计数满足用户定义的阈值而使所述处理电路系统进入所述待机模式。

9.根据权利要求1所述的设备,其中所述逻辑电路系统是第一逻辑电路系统,所述设备进一步包含:

10.根据权利要求9所述的设备,其中所述阈值持续时间是用户定义的。

11.根据权利要求9所述的设备,其中所述数字是第一数字,并且其中所述第二逻辑电路系统可操作以:

12.一...

【专利技术属性】
技术研发人员:维拉马尼坎达恩·拉朱阿南德·库马尔·G
申请(专利权)人:德州仪器公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1