System.ArgumentOutOfRangeException: 索引和长度必须引用该字符串内的位置。 参数名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind() 一种简捷的防抖计时电路制造技术_技高网

一种简捷的防抖计时电路制造技术

技术编号:44690778 阅读:0 留言:0更新日期:2025-03-19 20:38
本发明专利技术涉及集成电路技术领域,具体说是一种简捷的防抖延时电路。它包括边沿信号检测模块、RS触发模块、延时计时模块和输出模块。边沿信号检测模块与迟滞比较器的输出信号Y和Y_N相连,RS触发模块边沿信号检测模块相连,延时计时模块与RS触发模块相连,输出模块与延时计时模块和RS触发模块相连。采用该电路可彻底实现比较器的防抖功能。

【技术实现步骤摘要】

本专利技术涉及集成电路,具体说是一种简捷的防抖延时电路。


技术介绍

1、在开关电源电路中,一些保护电路采用比较器来检测触发相关的保护信号,但是当输入信号处于临界保护阈值时,并且输入信号不稳定,导致比较器输出抖动,严重的会导致系统工作异常。为了避免这种输出不稳的情况,现有技术的解决办法是在比较器本身,尤其是输入端,引入施密特触发器原理,来迟滞输入端信号的比较值,避免比较器输出发生多次开关抖动甚至振荡。图1所示的普通迟滞比较器。通过不同的参考电压值,来实现比较功能。图2所示的是普通迟滞比较器的比较结果波形。虽然普通迟滞比较器一定程度上缓解了比较器输入信号不稳,而导致的输出抖动振荡,但是无法避免输入信号幅度,的确大幅变化的情况,因而,传统方案并不能彻底实现比较器的防抖功能。


技术实现思路

1、本专利技术要解决的技术问题是提供一种简捷的防抖延时电路,采用该电路可彻底实现比较器的防抖功能。

2、为解决上述问题,提供以下技术方案:

3、本专利技术的简捷的防抖计时电路的特点是包括:

4、边沿信号检测模块,用于检测迟滞比较器的输出信号y和y_n的下降沿信号;

5、rs触发模块,与所述边沿信号检测模块适配连接,用于接收所述下降沿信号,并根据下降沿信号产生延时使能信号;

6、延时计时模块,与所述rs触发模块适配连接,用于接收所述延时使能信号,并根据延时使能信号进行延时计时,延时计时满后,产生输出使能;

7、输出模块,与所述延时计时模块和rs触发模块适配连接,用于接收所述输出使能,且输出模块用于与迟滞比较器的输出信号y相连,输出模块接收到输出使能后,输出迟滞比较器的输出信号y,同时,产生复位信号复位所述rs触发模块,清零延时计时模块的延时计时时间。

8、其中,所述边沿信号检测模块包括两个检测单元和或门,两个检测单元的输出端呈一一对应状与与或门的两个输入端相连,或门的输出端与所述rs触发模块适配连接,用于向rs触发模块发送下降沿信号;其中一个所述检测单元的输入端用于与迟滞比较器的输出信号y相连,另一个所述检测单元的输入端用于与迟滞比较器的输出信号y_n相连。

9、所述检测单元包括或非门和3个反相器,第一个反相器的输入端为检测单元的输入端,第一个反相器的输出端与第二个反相器的输入端相连,第二个反相器的输出端通过rc延时单元与第三个反相器的输入端相连,第三个反相器的输出端与所述或非门的一个输入端相连,或非门的另一个输入端用于与迟滞比较器的输出信号y相连,或非门的输出端为所述检测单元的输出端。

10、所述rs触发模块含有rs触发器和反相器inv7,rs触发器s端与所述延时计时模块适配连接,用于接收所述下降沿信号,rs触发器的r端与所述输出模块适配连接,用于接收所述复位信号;所述rs触发器的输出端与反相器inv7的输入端相连,反相器inv7的输出端与所述延时计时模块适配连接,用于产生所述延时使能信号。

11、所述延时计时模块含有pmos管q1和nmos管q2;所述pmos管q1的源级通过电流镜i与电源vdd相连,pmos管q1的漏级分别与nmos管q2的漏级相连和电容c3的一端相连,nmos管q2的源级和电容c3的另一端接地;所述rs触发模块均与pmos管q1和nmos管q2的栅极适配连接,用于向pmos管q1和nmos管q2的栅极发送延时使能信号;所述pmos管q1的漏级与所述输出模块适配连接,用于向输出模块发送所述输出使能。

12、所述输出模块含有d触发器,d触发器的d端与迟滞比较器的输出信号y相连,d触发器的cp端与所述延时计时模块适配连接,用于接收所述输出使能。

13、采取以上方案,具有以下优点:

14、由于本专利技术的简捷的防抖延时电路的是在比较器的输出端增加边沿信号检测模块、rs触发模块、延时计时模块和输出模块。利用边沿信号检测模块检测比较器输出信号y和y_n的下降沿信号,利用下降沿信号触发rs触发模块的产生延时使能信号控制延时计时模块进行延时计时,延时计时满后控制输出模块输出比较器输出信号y,即使输入信号幅度,的确大幅变化也能实现防抖动,从而彻底实现比较器的防抖功能。

本文档来自技高网...

【技术保护点】

1.一种简捷的防抖计时电路,其特征在于,包括:

2.如权利要求1所述的简捷的防抖计时电路,其特征在于,所述边沿信号检测模块包括两个检测单元和或门,两个检测单元的输出端呈一一对应状与与或门的两个输入端相连,或门的输出端与所述RS触发模块适配连接,用于向RS触发模块发送下降沿信号;其中一个所述检测单元的输入端用于与迟滞比较器的输出信号Y相连,另一个所述检测单元的输入端用于与迟滞比较器的输出信号Y_N相连。

3.如权利要求2所述的简捷的防抖计时电路,其特征在于,所述检测单元包括或非门和3个反相器,第一个反相器的输入端为检测单元的输入端,第一个反相器的输出端与第二个反相器的输入端相连,第二个反相器的输出端通过RC延时单元与第三个反相器的输入端相连,第三个反相器的输出端与所述或非门的一个输入端相连,或非门的另一个输入端用于与迟滞比较器的输出信号Y相连,或非门的输出端为所述检测单元的输出端。

4.如权利要求1所述的简捷的防抖计时电路,其特征在于,所述RS触发模块含有RS触发器和反相器INV7,RS触发器S端与所述延时计时模块适配连接,用于接收所述下降沿信号,RS触发器的R端与所述输出模块适配连接,用于接收所述复位信号;所述RS触发器的输出端与反相器INV7的输入端相连,反相器INV7的输出端与所述延时计时模块适配连接,用于产生所述延时使能信号。

5.如权利要求1所述的简捷的防抖计时电路,其特征在于,所述延时计时模块含有PMOS管Q1和NMOS管Q2;所述PMOS管Q1的源级通过电流镜I与电源VDD相连,PMOS管Q1的漏级分别与NMOS管Q2的漏级相连和电容C3的一端相连,NMOS管Q2的源级和电容C3的另一端接地;所述RS触发模块均与PMOS管Q1和NMOS管Q2的栅极适配连接,用于向PMOS管Q1和NMOS管Q2的栅极发送延时使能信号;所述PMOS管Q1的漏级与所述输出模块适配连接,用于向输出模块发送所述输出使能。

6.如权利要求1所述的简捷的防抖计时电路,其特征在于,所述输出模块含有D触发器,D触发器的D端与迟滞比较器的输出信号Y相连,D触发器的CP端与所述延时计时模块适配连接,用于接收所述输出使能。

...

【技术特征摘要】

1.一种简捷的防抖计时电路,其特征在于,包括:

2.如权利要求1所述的简捷的防抖计时电路,其特征在于,所述边沿信号检测模块包括两个检测单元和或门,两个检测单元的输出端呈一一对应状与与或门的两个输入端相连,或门的输出端与所述rs触发模块适配连接,用于向rs触发模块发送下降沿信号;其中一个所述检测单元的输入端用于与迟滞比较器的输出信号y相连,另一个所述检测单元的输入端用于与迟滞比较器的输出信号y_n相连。

3.如权利要求2所述的简捷的防抖计时电路,其特征在于,所述检测单元包括或非门和3个反相器,第一个反相器的输入端为检测单元的输入端,第一个反相器的输出端与第二个反相器的输入端相连,第二个反相器的输出端通过rc延时单元与第三个反相器的输入端相连,第三个反相器的输出端与所述或非门的一个输入端相连,或非门的另一个输入端用于与迟滞比较器的输出信号y相连,或非门的输出端为所述检测单元的输出端。

4.如权利要求1所述的简捷的防抖计时电路,其特征在于,所述rs触发模块含有rs触发器和反相器inv7,rs触发器s端...

【专利技术属性】
技术研发人员:张朋李梦玉肖东岳
申请(专利权)人:南京微盟电子有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1