System.ArgumentOutOfRangeException: 索引和长度必须引用该字符串内的位置。 参数名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind() 驱动电路以及显示模组制造技术_技高网

驱动电路以及显示模组制造技术

技术编号:44522445 阅读:2 留言:0更新日期:2025-03-07 13:14
一种驱动电路以及显示模组,驱动电路包括时钟信号输入端、栅极信号输出端以及备用传输单元;时钟信号输入端与栅极信号输出端连接;栅极信号输出端用于与像素连接;备用传输单元一端与时钟信号输入端连接,另一端用于与像素连接;时钟信号输入端用于接收时钟信号,并通过时钟信号控制栅极信号输出端以预设时序向像素输送栅极信号,以驱动像素工作;备用传输单元用于在栅极信号输出端的输出发生异常时,连通钟信号输入端与像素,以驱动像素工作。本申请技术方案中,维护人员可通过切断时钟信号输入端、栅极信号输出端以及像素之间的信号连接,解除对于备用传输单元信号输出的抑制,从而使得备用传输单元能够代替栅极信号输出端驱动像素工作。

【技术实现步骤摘要】

本申请涉及驱动电路,具体涉及一种驱动电路以及显示模组


技术介绍

1、液晶显示器(lcd)因其低功耗、高分辨率和轻薄等优点,已广泛应用于各类电子设备中。液晶显示器的工作原理主要是依靠其内的驱动电路向像素发送栅极信号,并通过栅极信号调节液晶分子的排列状态,从而控制每个像素的透光度,实现液晶显示器的画面显示。

2、当驱动电路的栅极信号输出异常时,液晶显示器的画面显示将受到影响,如何构建驱动电路的电路结构,以在驱动电路的栅极信号输出出现异常时,对驱动电路板进行快速修复,成为行业一个亟待解决的问题。


技术实现思路

1、本申请的目的是提供一种驱动电路,旨在解决相关技术中,驱动电路的栅极信号输出异常时,无法快速修复的问题。

2、为实现本申请的目的,第一方面,本申请提供了一种驱动电路,包括时钟信号输入端、栅极信号输出端以及备用传输单元;所述时钟信号输入端与所述栅极信号输出端连接;

3、所述栅极信号输出端用于与像素连接;所述备用传输单元一端与所述时钟信号输入端连接,另一端用于与像素连接;

4、所述时钟信号输入端用于接收时钟信号,并通过所述时钟信号控制所述栅极信号输出端以预设时序向像素输送栅极信号,以驱动像素工作;

5、所述备用传输单元用于在所述栅极信号输出端的输出发生异常时,连通所述钟信号输入端与像素,以驱动像素工作。

6、在一种可能的实现方式中,所述备用传输单元包括级传信号输出端和第一晶体管,所述级传信号输出端的第一端与所述时钟信号输入端连接;

7、所述第一晶体管的输入端与所述级传信号输出端的第二端连接,所述第一晶体管的输出端用于与像素连接;

8、所述级传信号输出端用于向外输出预充信号和下拉信号;所述第一晶体管用于在所述栅极信号输出端的输出发生异常时开启,以使所述钟信号输入端和所述级传信号输出端与像素连接通,并驱动像素工作。

9、在一种可能的实现方式中,所述级传信号输出端与所述第一晶体管的控制端连接,并向所述控制端输送第一控制信号,所述第一控制信号用于开启所述第一晶体管;

10、所述驱动电路还包括电平信号输入端,所述电平信号输入端与所述第一晶体管的控制端连接;所述电平信号输入端用于向所述控制端输送第二控制信号,所述第二控制信号用于关闭所述第一晶体管;

11、其中,所述第二控制信号与所述第一控制信号在所述控制端处的电流方向相反;当所述栅极信号输出端正常工作时,所述第二控制信号在所述控制端处的驱动力大于所述第一控制信号在所述控制端处的驱动力;

12、当所述栅极信号输出端的输出发生异常时,所述第二控制信号在所述控制端处的驱动力小于所述第一控制信号在所述控制端处的驱动力。

13、在一种可能的实现方式中,所述第二控制信号的驱动力大于所述第一控制信号的驱动力;

14、所述驱动电路还包括第二晶体管,所述第二晶体管的输入端与所述电平信号输入端连接;所述第二晶体管的输出端与所述第一晶体管的控制端连接;

15、当所述栅极信号输出端正常工作时,所述第二晶体管开启,当所述栅极信号输出端的输出发生异常时,所述第二晶体管关闭。

16、在一种可能的实现方式中,所述驱动电路还包括第二晶体管和第三晶体管;所述第二晶体管的输入端与所述电平信号输入端连接;所述第二晶体管的输出端与所述第一晶体管的控制端连接;

17、所述第三晶体管的输入端和控制端与所述级传信号输出端连接,所述第三晶体管的输出端与所述第一晶体管的控制端连接;所述第三晶体管的驱动力小于所述第二晶体管的驱动力;

18、当所述栅极信号输出端正常工作时,所述第二晶体管开启,当所述栅极信号输出端的输出发生异常时,所述第二晶体管关闭。

19、在一种可能的实现方式中,所述驱动电路还包括第二晶体管和第三晶体管;所述第二晶体管的输入端与所述电平信号输入端连接;所述第二晶体管的输出端与所述第一晶体管的控制端连接;

20、所述第三晶体管的输入端和控制端与所述级传信号输出端连接,所述第三晶体管的输出端与所述第一晶体管的控制端连接;

21、当所述栅极信号输出端正常工作时,所述第二晶体管开启,所述第三晶体管关闭;当所述栅极信号输出端的输出发生异常时,所述第二晶体管关闭,所述第三晶体管开启。

22、在一种可能的实现方式中,所述第二晶体管的控制端与所述栅极信号输出端连接。

23、在一种可能的实现方式中,所述第二控制信号的驱动力小于所述第一控制信号的驱动力;

24、所述驱动电路还包括第三晶体管,所述第三晶体管的输入端与所述级传信号输出端连接,所述第三晶体管的输出端与所述第一晶体管的控制端连接;

25、当所述栅极信号输出端正常工作时,所述第三晶体管关闭,当所述栅极信号输出端的输出发生异常时,所述第三晶体管开启。

26、第二方面,本申请还提出一种显示模组,所述显示模组包括像素和驱动电路;所述驱动电路与所述像素连接,以驱动像素工作;所述驱动电路包括时钟信号输入端、栅极信号输出端以及备用传输单元;所述时钟信号输入端与所述栅极信号输出端连接;

27、所述栅极信号输出端用于与像素连接;所述备用传输单元一端与所述时钟信号输入端连接,另一端用于与像素连接;

28、所述时钟信号输入端用于接收时钟信号,并通过所述时钟信号控制所述栅极信号输出端以预设时序向像素输送栅极信号,以驱动像素工作;

29、所述备用传输单元用于在所述栅极信号输出端的输出发生异常时,连通所述钟信号输入端与像素,以驱动像素工作。

30、在一种可能的实现方式中,所述显示模组包括多个所述驱动电路,各所述驱动电路中,部分所述驱动电路设置为工作电路,部分所述驱动电路设置为冗余电路;

31、所述工作电路与像素连接,以驱动像素工作;所述冗余电路用于在任意一所述工作电路发生故障时与所述像素连接,以驱动像素工作。

32、本申请技术方案通过在时钟信号输入端与像素之间设置备用传输单元,当栅极信号输出端正常输出栅极信号时,备用传输单元向像素方向的信号传输被栅极信号输出端抑制。当栅极信号输出端栅极信号输出异常时,维护人员可通过切断时钟信号输入端、栅极信号输出端以及像素之间的信号连接,消除异常后的栅极信号输出端对于像素的信号干扰。同时解除对于备用传输单元信号输出的抑制,从而使得备用传输单元能够代替栅极信号输出端驱动像素工作,实现对于显示模组画面异常的快速修复,提高显示模组画面的维修效率,提高用户体验。

本文档来自技高网...

【技术保护点】

1.一种驱动电路,其特征在于,包括时钟信号输入端、栅极信号输出端以及备用传输单元;所述时钟信号输入端与所述栅极信号输出端连接;

2.如权利要求1所述的驱动电路,其特征在于,所述备用传输单元包括级传信号输出端和第一晶体管,所述级传信号输出端的第一端与所述时钟信号输入端连接;

3.如权利要求2所述的驱动电路,其特征在于,所述级传信号输出端与所述第一晶体管的控制端连接,并向所述控制端输送第一控制信号,所述第一控制信号用于开启所述第一晶体管;

4.如权利要求3所述的驱动电路,其特征在于,所述第二控制信号的驱动力大于所述第一控制信号的驱动力;

5.如权利要求3所述的驱动电路,其特征在于,所述驱动电路还包括第二晶体管和第三晶体管;所述第二晶体管的输入端与所述电平信号输入端连接;所述第二晶体管的输出端与所述第一晶体管的控制端连接;

6.如权利要求3所述的驱动电路,其特征在于,所述驱动电路还包括第二晶体管和第三晶体管;所述第二晶体管的输入端与所述电平信号输入端连接;所述第二晶体管的输出端与所述第一晶体管的控制端连接;

7.如权利要求4-6任意一项所述的驱动电路,其特征在于,所述第二晶体管的控制端与所述栅极信号输出端连接。

8.如权利要求3所述的驱动电路,其特征在于,所述第二控制信号的驱动力小于所述第一控制信号的驱动力;

9.一种显示模组,其特征在于,包括像素和如权利要求1-8任意一项所述的驱动电路;所述驱动电路与所述像素连接,以驱动像素工作。

10.如权利要求9所述的显示模组,其特征在于,所述显示模组包括多个所述驱动电路,各所述驱动电路中,部分所述驱动电路设置为工作电路,部分所述驱动电路设置为冗余电路;

...

【技术特征摘要】

1.一种驱动电路,其特征在于,包括时钟信号输入端、栅极信号输出端以及备用传输单元;所述时钟信号输入端与所述栅极信号输出端连接;

2.如权利要求1所述的驱动电路,其特征在于,所述备用传输单元包括级传信号输出端和第一晶体管,所述级传信号输出端的第一端与所述时钟信号输入端连接;

3.如权利要求2所述的驱动电路,其特征在于,所述级传信号输出端与所述第一晶体管的控制端连接,并向所述控制端输送第一控制信号,所述第一控制信号用于开启所述第一晶体管;

4.如权利要求3所述的驱动电路,其特征在于,所述第二控制信号的驱动力大于所述第一控制信号的驱动力;

5.如权利要求3所述的驱动电路,其特征在于,所述驱动电路还包括第二晶体管和第三晶体管;所述第二晶体管的输入端与所述电平信号输入端连接;所述第二晶体管的输出端与所述第一晶体管...

【专利技术属性】
技术研发人员:徐玉春段周雄邓颖杜佳岭王灵杨依林叶利丹
申请(专利权)人:惠科股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1