System.ArgumentOutOfRangeException: 索引和长度必须引用该字符串内的位置。 参数名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind() 一种频率源产生方法及装置制造方法及图纸_技高网

一种频率源产生方法及装置制造方法及图纸

技术编号:44436166 阅读:0 留言:0更新日期:2025-02-28 18:46
本申请提供了一种频率源产生方法及装置,涉及频率源产生技术领域,所述方法包括:时钟源生成单元生成第一时钟信号和第二时钟信号;FPGA单元基于所述第一时钟信号和所述第二时钟信号生成压控信号;时钟源生成单元通过所述压控信号使所述第二时钟信号被所述第一时钟信号锁定;频率源生成单元基于锁定后的第二时钟信号以及FPGA单元的控制信号生成频率源。本申请技术方案产生的频率源具有较高的频率准确度、频率稳定度,良好的相位噪声以及较低的频率漂移。

【技术实现步骤摘要】

本申请涉及频率源产生,具体而言,涉及一种频率源产生方法及装置。


技术介绍

1、高性能频率源是雷达、通信等电子设备的心脏。随着雷达、电子对抗、通信等技术的发展,对频率综合器提出了越来越高的要求;这些要求主要体现在高精度、低相位噪声、高稳定度和快速频率切换等指标。

2、目前频率源的设计主要依靠温补晶振或恒温晶振作为基准源结合pll(锁相环)、dds(直接数字频率合成器)等技术实现,无法同时满足高精度、低噪声、高稳定度和快速频率切换等指标要求。


技术实现思路

1、本申请的实施例提供了一种频率源产生方法及装置,通过锁定的时钟信号产生频率源,使得产生的频率源更加稳定、准确,解决了现有技术中存在的技术难题。

2、本申请的其他特性和优点将通过下面的详细描述变得显然,或部分地通过本申请的实践而习得。

3、根据本申请实施例的第一方面,一种频率源产生方法,通过频率源产生装置实现,所述装置包括时钟源生成单元、fpga单元和频率源生成单元,所述方法包括:

4、时钟源生成单元生成第一时钟信号和第二时钟信号;

5、fpga单元基于所述第一时钟信号和所述第二时钟信号生成压控信号;

6、时钟源生成单元通过所述压控信号使所述第二时钟信号被所述第一时钟信号锁定;

7、频率源生成单元基于锁定后的第二时钟信号以及fpga单元的控制信号生成频率源。

8、在本申请的一些实施例中,基于前述方案,所述fpga单元基于所述第一时钟信号和所述第二时钟信号生成压控信号,包括:

9、fpga单元基于所述第一时钟信号和所述第二时钟信号进行分频和鉴相处理,生成pwm信号;

10、对所述pwm信号依次进行平滑滤波和直流放大处理,得到所述压控信号。

11、根据本申请实施例的第二方面,提供了一种频率源产生装置,包括:fpga单元、时钟源生成单元以及频率源生成单元;

12、所述fpga单元分别与所述时钟源生成单元以及所述频率源生成单元连接,所述时钟源生成单元还与所述频率源生成单元连接;

13、其中,所述时钟源生成单元生成第一时钟信号和第二时钟信号,并将第一时钟信号和第二时钟信号输出至所述fpga单元;

14、所述fpga单元将两路时钟信号进行分频,并将分频后的信号进行鉴相处理生成pwm信号并返回至所述时钟源生成单元作为压控输入,使得所述第一时钟信号锁定所述第二时钟信号;

15、所述时钟源生成单元将锁定后的第二时钟信号输出至所述频率源生成单元,所述频率源生成单元根据所述fpga单元的控制信号以及锁定后的第二时钟信号生成频率源。

16、在本申请的一些实施例中,基于前述方案,所述时钟源生成单元包括:第一时钟源生成子单元和第二时钟源生成子单元;

17、所述第一时钟源生成子单元与所述fpga连接,生成第一时钟信号并传输至所述fpga单元;

18、所述第二时钟源生成子单元与所述fgpa连接,生成第二时钟信号并传输至所述fpga单元,以及所述第二时钟源生成子单元接收所述fpga输出的pwm信号作为压控输入;

19、所述第二时钟源生成子单元还与所述频率源生成单元连接,输出经过锁定后的第二时钟信号至所述频率源生成单元。

20、在本申请的一些实施例中,基于前述方案,所述第一时钟源生成子单元采用cpt原子钟。

21、在本申请的一些实施例中,基于前述方案,所述第二时钟源生成子单元采用恒温晶振。

22、在本申请的一些实施例中,基于前述方案,所述第二时钟源生成子单元与所述fpga单元之间还设置有信号处理单元,所述信号处理单元用于对所述pwm信号进行平滑滤波以及直流放大处理。

23、在本申请的一些实施例中,基于前述方案,所述频率源生成单元包括:第一频率源生成子单元和第二频率源生成子单元;

24、所述第一频率生成子单元分别与所述fpga单元、所述时钟源生成单元以及所述第二频率源生成子单元连接,接收所述fpga输出的第一控制信号以及所述时钟源生成单元输出的锁定后的第二时钟信号,并基于所述第一控制信号和锁定后的第二时钟信号产生系统时钟传输至所述第二频率源生成子单元;

25、所述第二频率源生成子单元还与所述fpga单元连接,接收所述fpga输出的第二控制信号以及所述第一频率源生成子单元输出的系统时钟,并基于所述第二控制信号以及所述系统时钟生成频率源。

26、在本申请的一些实施例中,基于前述方案,所述第一频率源生成子单元采用锁相环。

27、在本申请的一些实施例中,基于前述方案,所述第二频率源生成子单元采用直接数字频率合成器。

28、本申请的技术方案,通过被第一时钟信号锁定的第二时钟信号产生频率源,使得产生的频率源在准确度、稳定度方面有着较大的提高,在相位噪声方面也有着优异的表现,具有较低的频率漂移、同时也具备快速的频率切换。

29、应当理解的是,以上的一般描述和后文的细节描述仅是示例性和解释性的,并不能限制本申请。

本文档来自技高网...

【技术保护点】

1.一种频率源产生方法,通过频率源产生装置实现,所述装置包括时钟源生成单元、FPGA单元和频率源生成单元,其特征在于,所述方法包括:

2.根据权利要求1所述的方法,其特征在于,所述FPGA单元基于所述第一时钟信号和所述第二时钟信号生成压控信号,包括:

3.一种频率源产生装置,应用于如权利要求1-2任一项所述的方法,其特征在于,包括:FPGA单元、时钟源生成单元以及频率源生成单元;

4.根据权利要求1所述的装置,其特征在于,所述时钟源生成单元包括:第一时钟源生成子单元和第二时钟源生成子单元;

5.根据权利要求4所述的装置,其特征在于,所述第一时钟源生成子单元采用CPT原子钟。

6.根据权利要求4所述的装置,其特征在于,所述第二时钟源生成子单元采用恒温晶振。

7.根据权利要求4所述的装置,其特征在于,所述第二时钟源生成子单元与所述FPGA单元之间还设置有信号处理单元,所述信号处理单元用于对所述PWM信号进行平滑滤波以及直流放大处理。

8.根据权利要求3-7任一项所述的装置,其特征在于,所述频率源生成单元包括:第一频率源生成子单元和第二频率源生成子单元;

9.根据权利要求8所述的装置,其特征在于,所述第一频率源生成子单元采用锁相环。

10.根据权利要求8所述的装置,其特征在于,所述第二频率源生成子单元采用直接数字频率合成器。

...

【技术特征摘要】

1.一种频率源产生方法,通过频率源产生装置实现,所述装置包括时钟源生成单元、fpga单元和频率源生成单元,其特征在于,所述方法包括:

2.根据权利要求1所述的方法,其特征在于,所述fpga单元基于所述第一时钟信号和所述第二时钟信号生成压控信号,包括:

3.一种频率源产生装置,应用于如权利要求1-2任一项所述的方法,其特征在于,包括:fpga单元、时钟源生成单元以及频率源生成单元;

4.根据权利要求1所述的装置,其特征在于,所述时钟源生成单元包括:第一时钟源生成子单元和第二时钟源生成子单元;

5.根据权利要求4所述的装置,其特征在于,所述第一时钟源生成子单元采用cpt原...

【专利技术属性】
技术研发人员:李永科王昱黄春陈莉席斌冯勋兵邹俊孙良鸿王殊力曾玲
申请(专利权)人:成都航天通信设备有限责任公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1