【技术实现步骤摘要】
本申请涉及集成电路,尤其涉及一种阻抗匹配电路、射频放大器、功率放大器及射频模组。
技术介绍
1、
技术介绍
中,功率放大器的前级电路的输出阻抗一般远小于功率放大器的后级电路的输出阻抗,为了减少射频信号的损耗,需要在前级电路与后级电路之间的功率放大器中设置阻抗匹配网络,以使前级电路的输出阻抗与后级电路的输入阻抗匹配。并且,随着射频产品越来越小型化,天线的电磁环境趋于复杂化,容易受到谐波的干扰,需要在功率放大器中额外设置谐波抑制网络将谐振频段内的信号进行过滤,会显著增加电路面积,不利于射频产品的小型化。
技术实现思路
1、鉴于以上问题,本申请实施例提供一种阻抗匹配电路、射频放大器、功率放大器及射频模组,以解决上述技术问题。
2、第一方面,本申请实施例提供一种阻抗匹配电路,包括输入端、输出端以及连接于所述输入端和所述输出端之间的第一阻抗匹配单元,所述第一阻抗匹配单元包括第一电感以及分别与所述第一电感连接的第一匹配电容和谐振电容,其中:
3、所述第一电感串接在所述输入端与所述输出端之间,所述第一匹配电容的一端连接于所述第一电感,所述第一匹配电容的另一端接地,所述谐振电容与所述第一电感并联形成谐波抑制单元;
4、或者,所述第一匹配电容串接在所述输入端与所述输出端之间,所述第一电感的一端连接于所述第一匹配电容,所述第一电感的另一端接地,所述谐振电容与所述第一电感串联形成谐波抑制单元。
5、可选地,所述第一阻抗匹配单元的一端与所述输入端连接,所述第一阻
6、可选地,所述第一电感绕设于电路基板上;所述第一匹配电容和所述谐振电容集成于芯片内,并通过键合线或凸块与所述第一电感连接。
7、可选地,所述阻抗匹配电路还包括第二阻抗匹配单元,所述第二阻抗匹配单元包括第二匹配电容和第二电感;其中:
8、所述第二匹配电容的一端与所述第一阻抗匹配单元的输出节点连接,所述第二匹配电容的另一端与所述输出端连接;所述第二电感的一端与所述输出端连接,所述第二电感的另一端接地;
9、或者,所述第二电感串接在所述输入端与所述第一阻抗匹配单元的输入节点之间,所述第二匹配电容的一端连接于所述第二电感,所述第二匹配电容的另一端接地。
10、可选地,所述第一电感串接在所述输入端与所述输出端之间,所述第一匹配电容的一端连接于所述第一电感,所述第一匹配电容的另一端接地,所述谐振电容与所述第一电感并联形成谐波抑制单元;所述第二匹配电容的一端与所述第一阻抗匹配单元的输出节点连接,所述第二匹配电容的另一端与所述输出端连接;所述第二电感的一端与所述输出端连接,所述第二电感的另一端接地。
11、可选地,所述输入端的阻抗小于所述输出端的阻抗,所述第一电感的电感量小于所述第二电感的电感量。
12、可选地,所述第一匹配电容的电容值大于所述第二匹配电容的电容值。
13、可选地,所述第一电感的品质因数大于或等于所述第二电感的品质因数。
14、可选地,所述第一电感绕设于电路基板上;所述第一匹配电容和所述谐振电容集成于芯片内,并通过键合线或凸块与所述第一电感连接;
15、所述第二匹配电容和所述第二电感设于所述电路基板上,所述第一匹配电容通过键合线或凸块与第二匹配电容连接;或者,所述第二匹配电容和所述第二电感集成于所述芯片内。
16、第二方面,本申请实施例提供一种射频放大器,包括射频放大电路以及上述的阻抗匹配电路,所述阻抗匹配电路与所述射频放大电路的输入端或输出端相连接。
17、可选地,所述射频放大电路为低噪声放大电路或功率放大电路。
18、第三方面,本申请实施例提供一种功率放大器,包括:功率放大电路和连接于所述功率放大电路输出端的阻抗匹配电路,所述阻抗匹配电路包括第一阻抗匹配单元和第二阻抗匹配单元;
19、所述第一阻抗匹配单元包括第一电感、第一匹配电容和谐振电容,其中,所述第一电感与所述功率放大电路输出端连接,所述第一匹配电容的一端连接于所述第一电感,所述第一匹配电容的另一端接地,所述谐振电容与所述第一电感并联形成谐波抑制单元;
20、所述第二阻抗匹配单元包括第二匹配电容和第二电感,其中,所述第二匹配电容的一端与所述第一阻抗匹配单元的输出节点连接,所述第二匹配电容的另一端与所述功率放大器的输出端连接;所述第二电感的一端与所述功率放大器的输出端连接,所述第二电感的另一端接地。
21、第三方面,本申请实施例提供一种射频模组,包括上述的射频放大器或上述的功率放大器。
22、可选地,所述射频模组还包括电路基板和设于所述电路基板上的芯片;
23、射频放大电路或功率放大电路、第一匹配电容、谐振电容集成于所述芯片内;第一电感布设在所述电路基板上;所述第一匹配电容和所述谐振电容通过键合线或凸块与所述第一电感连接。
24、可选地,第二匹配电容和第二电感分别设置在所述电路基板上,所述第一匹配电容通过键合线或凸块与第二匹配电容连接。
25、本申请实施例提供的阻抗匹配电路、射频放大器、功率放大器及射频模组,包括输入端、输出端以及连接于所述输入端和所述输出端之间的第一阻抗匹配单元,所述第一阻抗匹配单元包括第一电感以及分别与所述第一电感连接的第一匹配电容和谐振电容,其中:所述第一电感串接在所述输入端与所述输出端之间,所述第一匹配电容的一端连接于所述第一电感,所述第一匹配电容的另一端接地,所述谐振电容与所述第一电感并联形成谐波抑制单元;或者,所述第一匹配电容串接在所述输入端与所述输出端之间,所述第一电感的一端连接于所述第一匹配电容,所述第一电感的另一端接地,所述谐振电容与所述第一电感串联形成谐波抑制单元;通过上述方式,在第一阻抗匹配单元中设置谐振电容,谐振电容与第一阻抗匹配单元中第一电感形成谐波抑制单元,使第一阻抗匹配单元对特定的谐波开路或对特定的谐波阻抗为零,从而将阻抗匹配电路复用为谐波抑制电路,能够以较小的面积同时实现阻抗匹配和谐波抑制功能,有利于简化电路结构以实现电路小型化。
26、本申请的这些方面或其他方面在以下实施例的描述中会更加简明易懂。
本文档来自技高网...【技术保护点】
1.一种阻抗匹配电路,其特征在于,包括输入端、输出端以及连接于所述输入端和所述输出端之间的第一阻抗匹配单元,所述第一阻抗匹配单元包括第一电感以及分别与所述第一电感连接的第一匹配电容和谐振电容,其中:
2.根据权利要求1所述的阻抗匹配电路,其特征在于,所述第一阻抗匹配单元的一端与所述输入端连接,所述第一阻抗匹配单元的另一端与所述输出端连接。
3.根据权利要求1所述的阻抗匹配电路,其特征在于,所述第一电感绕设于电路基板上;所述第一匹配电容和所述谐振电容集成于芯片内,并通过键合线或凸块与所述第一电感连接。
4.根据权利要求1所述的阻抗匹配电路,其特征在于,所述阻抗匹配电路还包括第二阻抗匹配单元,所述第二阻抗匹配单元包括第二匹配电容和第二电感;其中:
5.根据权利要求4所述的阻抗匹配电路,其特征在于,所述第一电感串接在所述输入端与所述输出端之间,所述第一匹配电容的一端连接于所述第一电感,所述第一匹配电容的另一端接地,所述谐振电容与所述第一电感并联形成谐波抑制单元;所述第二匹配电容的一端与所述第一阻抗匹配单元的输出节点连接,所述第二匹配电容的
6.根据权利要求5所述的阻抗匹配电路,其特征在于,所述输入端的阻抗小于所述输出端的阻抗,所述第一电感的电感量小于所述第二电感的电感量。
7.根据权利要求6所述的阻抗匹配电路,其特征在于,所述第一匹配电容的电容值大于所述第二匹配电容的电容值。
8.根据权利要求5所述的阻抗匹配电路,其特征在于,所述第一电感的品质因数大于或等于所述第二电感的品质因数。
9.根据权利要求5所述的阻抗匹配电路,其特征在于,所述第一电感绕设于电路基板上;所述第一匹配电容和所述谐振电容集成于芯片内,并通过键合线或凸块与所述第一电感连接;
10.一种射频放大器,其特征在于,包括射频放大电路以及如权利要求1~9任一项所述的阻抗匹配电路,所述阻抗匹配电路与所述射频放大电路的输入端或输出端相连接。
11.根据权利要求10所述的射频放大器,其特征在于,所述射频放大电路为低噪声放大电路或功率放大电路。
12.一种功率放大器,其特征在于,包括:功率放大电路和连接于所述功率放大电路输出端的阻抗匹配电路,所述阻抗匹配电路包括第一阻抗匹配单元和第二阻抗匹配单元;
13.一种射频模组,其特征在于,包括如权利要求10或11所述的射频放大器或如权利要求12所述的功率放大器。
14.根据权利要求13所述的射频模组,其特征在于,所述射频模组还包括电路基板和设于所述电路基板上的芯片;
15.根据权利要求14所述的射频模组,其特征在于,第二匹配电容和第二电感分别设置在所述电路基板上,所述第一匹配电容通过键合线或凸块与第二匹配电容连接。
...【技术特征摘要】
1.一种阻抗匹配电路,其特征在于,包括输入端、输出端以及连接于所述输入端和所述输出端之间的第一阻抗匹配单元,所述第一阻抗匹配单元包括第一电感以及分别与所述第一电感连接的第一匹配电容和谐振电容,其中:
2.根据权利要求1所述的阻抗匹配电路,其特征在于,所述第一阻抗匹配单元的一端与所述输入端连接,所述第一阻抗匹配单元的另一端与所述输出端连接。
3.根据权利要求1所述的阻抗匹配电路,其特征在于,所述第一电感绕设于电路基板上;所述第一匹配电容和所述谐振电容集成于芯片内,并通过键合线或凸块与所述第一电感连接。
4.根据权利要求1所述的阻抗匹配电路,其特征在于,所述阻抗匹配电路还包括第二阻抗匹配单元,所述第二阻抗匹配单元包括第二匹配电容和第二电感;其中:
5.根据权利要求4所述的阻抗匹配电路,其特征在于,所述第一电感串接在所述输入端与所述输出端之间,所述第一匹配电容的一端连接于所述第一电感,所述第一匹配电容的另一端接地,所述谐振电容与所述第一电感并联形成谐波抑制单元;所述第二匹配电容的一端与所述第一阻抗匹配单元的输出节点连接,所述第二匹配电容的另一端与所述输出端连接;所述第二电感的一端与所述输出端连接,所述第二电感的另一端接地。
6.根据权利要求5所述的阻抗匹配电路,其特征在于,所述输入端的阻抗小于所述输出端的阻抗,所述第一电感的电感量小于所述第二电感的电感量。
7.根...
【专利技术属性】
技术研发人员:雷永俭,于开耀,倪建兴,
申请(专利权)人:锐石创芯深圳科技股份有限公司,
类型:新型
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。