System.ArgumentOutOfRangeException: 索引和长度必须引用该字符串内的位置。 参数名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind() 一种多功率管并联驱动同步电路制造技术_技高网

一种多功率管并联驱动同步电路制造技术

技术编号:44283358 阅读:9 留言:0更新日期:2025-02-14 22:20
本发明专利技术公开了一种多功率管并联驱动同步电路,涉及驱动电路技术领域,包括:多个驱动支路,与多个功率管一一对应连接;共用电阻,与各个驱动支路串联连接;第一差分采样电路,用于采集共用电阻的端电压;任一驱动支路均包括:分立电阻,串联设置在相对应的功率管与共用电阻之间;第二差分采样电路,用于采集分立电阻的端电压;比较器电路,用于比较共用电阻的端电压和分立电阻的端电压,并当满足预设条件时输出正电平,反之输出负电平;均衡三极管,用于当接收到正电平时打开,以使对应的功率管反向放电;当接收到负电平时关断,令电流流经分立电阻,以为对应的功率管充电;本发明专利技术能够提升多个功率管并联开关的一致性,避免驱动不同步。

【技术实现步骤摘要】

本专利技术涉及驱动电路,特别是涉及一种多功率管并联驱动同步电路


技术介绍

1、当前随着功率等级的提升,考虑到成本及功率密度的要求,对于功率mos管的并联使用增多,但目前在该方面的研究较少,对于功率不均衡等情况,多数采用大裕量器件并采取2-3个mos管并联,并联数量较少。而当并联数量较多时,则会有触发驱动不同步及驱动震荡的问题;多个mos管并联时,由于各mos管自身的差异性,以及pcb布线等导致的寄生参数差异,在进行多管并联时会导致多个mos管无法同步开通,存在时间延时。

2、目前,现有的并联方案中,并联驱动电路解决驱动不同步及驱动震荡主要为两个方向:①,对并联驱动进行隔离处理,此法主要针对并联时开通过程中,由于mos管一致性差异造成的震荡直通,一般采取选用较大功率器件的方式,所选功率管(mos管)裕量较大,克服其不同步产生的瞬态电压应力等,重点解决的是开通后其并联均衡电流,减小其热应力风险,对于开关不同步导致的尖峰应力要求不高,未做优化;②,驱动不做隔离,多路驱动统一有驱动芯片带载驱动,驱动电路中串入电感等器件,对驱动不同步问题进行抑制,当某一mos管快速开通其电感抑制电流突变,降低其开关速度,进而抑制并联功率管开通不一致的现象。

3、然而,上述的并联方案在面对更多器件并联时,并不能够实现有效抑制驱动不同步及驱动震荡的问题,仍然需要依靠功率管自身一致性和自身的优质参数去克服并联开通过程中的冲击,而这又势必造成成本增加;尤其当选型的功率管生产一致性较差时,很容易造成驱动谐振,桥臂直通,从而对产品的可靠性造成挑战。


技术实现思路

1、为解决现有技术中存在的问题,本专利技术提供一种多功率管并联驱动同步电路,能够提升多个功率管并联开关的一致性,避免出现驱动不同步以及驱动震荡的情况,从而降低器件应力,提升产品可靠性。

2、为实现上述目的,本专利技术提供一种多功率管并联驱动同步电路,设置于并联的多个功率管的输入端,所述多功率管并联驱动同步电路包括:

3、多个驱动支路,与所述多个功率管一一对应连接;

4、共用电阻,与各个所述驱动支路串联连接;

5、第一差分采样电路,用于采集所述共用电阻的端电压;

6、其中,任一所述驱动支路均包括:

7、分立电阻,串联设置在相对应的功率管与所述共用电阻之间;

8、第二差分采样电路,用于采集所述分立电阻的端电压;

9、比较器电路,用于比较所述共用电阻的端电压和所述分立电阻的端电压,并当满足预设条件时输出正电平,反之输出负电平;所述预设条件包括所述分立电阻的端电压大于所述共用电阻的端电压;

10、均衡三极管,用于当接收到所述正电平时打开,以使对应的功率管反向放电;当接收到所述负电平时关断,令电流流经所述分立电阻,以为对应的功率管充电。

11、可选的,所述预设条件还包括:所述分立电阻的端电压与所述共用电阻的端电压之间的差值大于预设裕量。

12、可选的,所述第一差分采样电路包括第一电阻和第一运放;

13、所述第一电阻的一端与所述第一运放的负输入端连接,另一端与所述第一运放的输出端连接;所述第一运放的负输入端与电压输入端以及所述共用电阻的一端连接,正输入端与所述共用电阻的另一端以及所述分立电阻的一端连接,输出端与所述比较器电路的负输入端连接。

14、可选的,所述第二差分采样电路包括第二电阻和第二运放;

15、所述第二电阻的一端与所述第二运放的负输入端连接,另一端与所述第二运放的输出端连接;所述第二运放的负输入端与所述共用电阻的另一端以及所述分立电阻的一端连接,正输入端与所述分立电阻的另一端连接,输出端与所述比较器电路的正输入端连接。

16、可选的,所述功率管的栅极与相对应的所述分立电阻的另一端连接,源极与并联电容的一端连接,漏极通过第三电阻与所述并联电容的另一端连接。

17、可选的,所述均衡三极管的基极与所述比较器电路的输出端连接,集电极与所述分立电阻的一端连接,发射极与所述并联电容的一端连接。

18、本专利技术还提供了一种多功率管并联驱动同步电路,设置于并联的多个功率管的输入端,所述多功率管并联驱动同步电路包括:

19、多个支路电阻,与所述多个功率管一一对应连接;

20、共路电阻,一端与电压输入端连接,另一端分别与各个所述支路电阻串联连接。

21、根据本专利技术提供的具体实施例,本专利技术公开了以下技术效果:

22、本专利技术所提供的多功率管并联驱动同步电路,不仅对功率管的驱动电阻进行分割,划分为了共用电阻和分立电阻,利用开环方式起到抑制功率管并联开通差异性的作用,还利用差分采样电路、比较器电路和均衡三极管构成负反馈回路,使得最先开通的功率管触发旁路,功率管的整个开通过程中会间歇性关闭后又重新开通,最终待所有因为外围器件及走线一致性造成的开关差异被克服后,等待其他功率管同步开通,进而减弱开通差异,使得并联功率管开通时保持较高的一致性,避免因为开通时序差异造成驱动震荡,甚至上下桥臂直通以及应力不均衡等现象,从而提高整体产品的可靠性。

本文档来自技高网...

【技术保护点】

1.一种多功率管并联驱动同步电路,其特征在于,设置于并联的多个功率管的输入端,所述多功率管并联驱动同步电路包括:

2.根据权利要求1所述的一种多功率管并联驱动同步电路,其特征在于,所述预设条件还包括:所述分立电阻的端电压与所述共用电阻的端电压之间的差值大于预设裕量。

3.根据权利要求1所述的一种多功率管并联驱动同步电路,其特征在于,所述第一差分采样电路包括第一电阻和第一运放;

4.根据权利要求3所述的一种多功率管并联驱动同步电路,其特征在于,所述第二差分采样电路包括第二电阻和第二运放;

5.根据权利要求4所述的一种多功率管并联驱动同步电路,其特征在于,所述功率管的栅极与相对应的所述分立电阻的另一端连接,源极与并联电容的一端连接,漏极通过第三电阻与所述并联电容的另一端连接。

6.根据权利要求5所述的一种多功率管并联驱动同步电路,其特征在于,所述均衡三极管的基极与所述比较器电路的输出端连接,集电极与所述分立电阻的一端连接,发射极与所述并联电容的一端连接。

7.一种多功率管并联驱动同步电路,其特征在于,设置于并联的多个功率管的输入端,所述多功率管并联驱动同步电路包括:

...

【技术特征摘要】

1.一种多功率管并联驱动同步电路,其特征在于,设置于并联的多个功率管的输入端,所述多功率管并联驱动同步电路包括:

2.根据权利要求1所述的一种多功率管并联驱动同步电路,其特征在于,所述预设条件还包括:所述分立电阻的端电压与所述共用电阻的端电压之间的差值大于预设裕量。

3.根据权利要求1所述的一种多功率管并联驱动同步电路,其特征在于,所述第一差分采样电路包括第一电阻和第一运放;

4.根据权利要求3所述的一种多功率管并联驱动同步电路,其特征在于,所述第二差分采样电路包括第二电阻和第二运放...

【专利技术属性】
技术研发人员:仇润鎏杨少波吕海宝王佩
申请(专利权)人:厦门和储能源科技有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1