System.ArgumentOutOfRangeException: 索引和长度必须引用该字符串内的位置。 参数名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind() 一种显示面板和显示装置制造方法及图纸_技高网

一种显示面板和显示装置制造方法及图纸

技术编号:44252241 阅读:10 留言:0更新日期:2025-02-11 13:49
本发明专利技术公开了一种显示面板和显示装置。显示面板包括多条数据信号线、多条初始化信号线以及多个像素驱动电路。像素驱动电路包括驱动晶体管。数据信号线用于为驱动晶体管的栅极提供数据信号,初始化信号线用于为驱动晶体管的源极提供初始化信号。显示面板的工作阶段包括放电阶段,在放电阶段,驱动晶体管的栅极与驱动晶体管的源极的电压差大于0V。如此,在对显示面板进行通电检查后,通过设置驱动晶体管的栅极与驱动晶体管的源极的电压差为正值,可以提高放电效率,实现在放电阶段迅速释放存在于像素驱动电路中的残留电荷,避免由于像素驱动电路中的残留电荷引起的横条纹状不良或闪屏不良等现象。

【技术实现步骤摘要】

本专利技术涉及显示,尤其涉及一种显示面板和显示装置


技术介绍

1、现有技术中,在显示面板制备完成后,需要对显示面板进行通电测试,以检测显示面板是否能够正常工作。此外,在进行通电测试后,还通过对驱动晶体管的栅源电压vgs施加负电压来对残留的电源电压进行放电。一方面,长时间对驱动晶体管的栅源电压vgs施加负电压,会使发光元件的电性能降低或者寿命缩短,从而导致发光元件的可靠性降低。另一方面,在放电阶段,负电压的栅源电压vgs,在放电时存在不同方向的电压抵消,导致放电效率较慢,使像素驱动电路中的残留电荷无法及时释放,而在开机显示时容易出现横条纹状不良或闪屏不良等现象。


技术实现思路

1、本专利技术提供一种显示面板和显示装置,通过设置放电阶段中驱动晶体管的栅极与驱动晶体管的源极的电压差为正值,可以提高放电效率,实现在放电阶段迅速释放存在于像素驱动电路中的残留电荷,避免由于像素驱动电路中的残留电荷引起的横条纹状不良或闪屏不良等现象。

2、第一方面,本专利技术实施例提供了一种显示面板,包括:

3、多条数据信号线、多条初始化信号线以及多个像素驱动电路;

4、所述像素驱动电路包括驱动晶体管;

5、所述数据信号线用于为所述驱动晶体管的栅极提供数据信号,所述初始化信号线用于为所述驱动晶体管的源极提供初始化信号;

6、所述显示面板的工作阶段包括放电阶段,在所述放电阶段,所述驱动晶体管的栅极与所述驱动晶体管的源极的电压差大于0v。

7、可选的,在所述放电阶段,所述驱动晶体管的栅极与所述驱动晶体管的源极的电压差vgs,满足:2v≤vgs≤8v。

8、可选的,在所述放电阶段,所述数据信号线为所述驱动晶体管的栅极提供的电压为5v,所述初始化信号线为所述驱动晶体管的源极提供的初始化信号为0v。

9、可选的,所述显示面板还包括第一电源信号线,所述驱动晶体管的漏极与所述第一电源信号线电连接;

10、所述工作阶段还包括放电保持阶段;

11、所述放电保持阶段中所述驱动晶体管的栅极的电压与所述放电阶段中所述驱动晶体管的栅极的电压相同,且所述放电保持阶段中所述驱动晶体管的源极的电压与所述放电阶段中所述驱动晶体管的源极的电压相同;

12、在所述放电保持阶段,所述驱动晶体管的漏极的电压为0v。

13、可选的,所述工作阶段还包括放电结束阶段;

14、在所述放电结束阶段,所述驱动晶体管的栅极、所述驱动晶体管的源极以及所述驱动晶体管的漏极的电压均为0v。

15、可选的,所述显示面板还包括多条扫描信号线,所述扫描信号线与所述像素驱动电路电连接,用于为所述像素驱动电路提供扫描信号;

16、所述放电结束阶段包括第一子阶段和第二子阶段;

17、在所述第一子阶段,所述扫描信号线提供的扫描信号大于0v,在所述第二子阶段,所述扫描信号线提供的扫描信号为0v。

18、可选的,所述显示面板还包括多条扫描信号线;

19、所述像素驱动电路还包括数据写入晶体管、初始化晶体管和存储电容;

20、所述数据信号线与所述数据写入晶体管的源极电连接,所述数据写入晶体管的漏极与所述驱动晶体管的栅极电连接;

21、所述初始化信号线与所述初始化晶体管的源极电连接,所述初始化晶体管的漏极与所述驱动晶体管的源极电连接;

22、所述数据写入晶体管的栅极与所述初始化晶体管的栅极均与所述扫描信号线电连接;

23、所述存储电容的第一极板与所述数据写入晶体管的漏极电连接,所述存储电容的第二极板与所述驱动晶体管的源极电连接。

24、可选的,所述显示面板还包括第一电源信号线、第二电源信号线以及多个发光元件;

25、多个所述扫描信号线和多个所述数据信号线交叉设置形成网状结构,所述像素驱动电路以及所述发光元件均位于所述网状结构的网眼内;

26、所述第一电源信号线与所述驱动晶体管的漏极电连接,所述发光元件的阳极与所述驱动晶体管的源极电连接,所述发光元件的阴极与所述第二电源信号线电连接。

27、可选的,所述显示面板还包括栅极驱动电路,所述栅极驱动电路设置于所述显示面板的边框区;

28、所述栅极驱动电路与多条所述扫描信号线电连接,用于为多条扫描信号线提供扫描信号。

29、第二方面,本专利技术实施例还提供了一种显示装置,包括本专利技术第一方面任意实施例提供的显示面板。

30、本专利技术实施例提供的显示面板包括多条数据信号线、多条初始化信号线以及多个像素驱动电路。像素驱动电路包括驱动晶体管。数据信号线用于为驱动晶体管的栅极提供数据信号,初始化信号线用于为驱动晶体管的源极提供初始化信号。显示面板的工作阶段包括放电阶段,在放电阶段,驱动晶体管的栅极与驱动晶体管的源极的电压差大于0v。如此,在对显示面板进行通电检查后,通过设置驱动晶体管的栅极与驱动晶体管的源极的电压差为正值,可以提高放电效率,实现在放电阶段迅速释放存在于像素驱动电路中的残留电荷,避免由于像素驱动电路中的残留电荷引起的横条纹状不良或闪屏不良等现象。此外,由于驱动晶体管的栅极与驱动晶体管的源极的电压差为正值,而长时间对发光元件施加正电压,则对发光元件的性能以及寿命影响较小,进而提高了显示面板的可靠性。

本文档来自技高网...

【技术保护点】

1.一种显示面板,其特征在于,所述显示面板包括多条数据信号线、多条初始化信号线以及多个像素驱动电路;

2.根据权利要求1所述的显示面板,其特征在于,在所述放电阶段,所述驱动晶体管的栅极与所述驱动晶体管的源极的电压差Vgs,满足:2V≤Vgs≤8V。

3.根据权利要求2所述的显示面板,其特征在于,在所述放电阶段,所述数据信号线为所述驱动晶体管的栅极提供的电压为5V,所述初始化信号线为所述驱动晶体管的源极提供的初始化信号为0V。

4.根据权利要求1所述的显示面板,其特征在于,所述显示面板还包括第一电源信号线,所述驱动晶体管的漏极与所述第一电源信号线电连接;

5.根据权利要求4所述的显示面板,其特征在于,所述工作阶段还包括放电结束阶段;

6.根据权利要求5所述的显示面板,其特征在于,所述显示面板还包括多条扫描信号线,所述扫描信号线与所述像素驱动电路电连接,用于为所述像素驱动电路提供扫描信号;

7.根据权利要求1所述的显示面板,其特征在于,所述显示面板还包括多条扫描信号线;

8.根据权利要求7所述显示面板,其特征在于,所述显示面板还包括第一电源信号线、第二电源信号线以及多个发光元件;

9.根据权利要求7所述的显示面板,其特征在于,所述显示面板还包括栅极驱动电路,所述栅极驱动电路设置于所述显示面板的边框区;

10.一种显示装置,其特征在于,包括权利要求1-9任一项所述的显示面板。

...

【技术特征摘要】

1.一种显示面板,其特征在于,所述显示面板包括多条数据信号线、多条初始化信号线以及多个像素驱动电路;

2.根据权利要求1所述的显示面板,其特征在于,在所述放电阶段,所述驱动晶体管的栅极与所述驱动晶体管的源极的电压差vgs,满足:2v≤vgs≤8v。

3.根据权利要求2所述的显示面板,其特征在于,在所述放电阶段,所述数据信号线为所述驱动晶体管的栅极提供的电压为5v,所述初始化信号线为所述驱动晶体管的源极提供的初始化信号为0v。

4.根据权利要求1所述的显示面板,其特征在于,所述显示面板还包括第一电源信号线,所述驱动晶体管的漏极与所述第一电源信号线电连接;

5.根据权利要求4所述的显示面板,其特征...

【专利技术属性】
技术研发人员:赵凡铭
申请(专利权)人:乐金显示光电科技中国有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1