System.ArgumentOutOfRangeException: 索引和长度必须引用该字符串内的位置。 参数名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind() 栅极驱动电路、显示面板制造技术_技高网

栅极驱动电路、显示面板制造技术

技术编号:44061790 阅读:8 留言:0更新日期:2025-01-17 16:02
本发明专利技术提供一种栅极驱动电路及显示面板,栅极驱动电路包括多个级联的栅极驱动子电路,栅极驱动子电路包括第一输出模块和第二输出模块,且第一输出模块与第二输出模块均受控于同一时钟信号,与第二输出模块电性连接的第二输出端通过下拉维持模块与第一电源端电性连接,以实现对同一栅极驱动子电路所输出的栅极控制信号的控制,有利于降低栅极驱动电路所占的布局空间。

【技术实现步骤摘要】

本专利技术涉及显示,具体涉及一种栅极驱动电路及显示面板。


技术介绍

1、栅极驱动电路中包括的晶体管数量越多,栅极驱动电路占据的布局空间越大。将栅极驱动电路应用于显示面板中时,越不利于显示面板实现窄边框设计。


技术实现思路

1、本专利技术实施例提供一种栅极驱动电路、显示面板,可以降低栅极驱动电路所占用的布局空间。

2、本专利技术实施例提供一种栅极驱动电路,包括多个级联的栅极驱动子电路,所述栅极驱动子电路包括节点控制模块、级传模块、第一输出模块、第二输出模块以及下拉维持模块。所述节点控制模块与本级栅极驱动子电路的第一节点和第二节点电性连接,所述节点控制模块被配置为根据启动信号控制传输至所述第一节点和所述第二节点的信号。所述级传模块与所述第一节点电性连接,所述级传模块被配置为根据所述第一节点的信号控制第一时钟信号传输至本级栅极驱动子电路的级传输出端。所述第一输出模块与所述级传输出端及本级栅极驱动子电路的第一输出端电性连接,所述第一输出模块被配置为接收第二时钟信号和第三时钟信号,以控制所述级传输出端和第一电源端中的一个与所述第一输出端之间的信号传输。所述第二输出模块与所述级传输出端及本级栅极驱动子电路的第二输出端电性连接,所述第二输出模块被配置为根据所述第三时钟信号控制所述级传输出端与所述第二输出端之间的信号传输。所述下拉维持模块与所述第二节点电性连接,所述下拉维持模块被配置为根据所述第二节点的信号控制所述第一电源端与所述第二输出端之间的信号传输。

3、本专利技术实施例提供一种显示面板,包括任一上述的栅极驱动电路。

4、本专利技术提供一种栅极驱动电路及显示面板,栅极驱动电路包括多个级联的栅极驱动子电路,栅极驱动子电路包括第一输出模块和第二输出模块,且第一输出模块与第二输出模块均受控于同一时钟信号,与第二输出模块电性连接的第二输出端通过下拉维持模块与第一电源端电性连接,以实现对同一栅极驱动子电路所输出的栅极控制信号的控制,有利于降低栅极驱动电路所占的布局空间。

本文档来自技高网...

【技术保护点】

1.一种栅极驱动电路,其特征在于,包括多个级联的栅极驱动子电路,所述栅极驱动子电路包括:

2.根据权利要求1所述的栅极驱动电路,其特征在于,所述第一输出模块包括:

3.根据权利要求1所述的栅极驱动电路,其特征在于,所述第二输出模块包括:

4.根据权利要求1所述的栅极驱动电路,其特征在于,所述下拉维持模块包括:

5.根据权利要求1所述的栅极驱动电路,其特征在于,所述下拉维持模块与所述第一输出端电性连接,被配置为根据所述第二节点的信号控制所述第一电源端与所述第一输出端之间的信号传输。

6.根据权利要求1所述的栅极驱动电路,其特征在于,所述下拉维持模块与所述第一节点和所述级传输出端电性连接,被配置为根据所述第二节点的信号控制所述第一电源端与所述第一节点和所述级传输出端之间的电性连接。

7.根据权利要求1所述的栅极驱动电路,其特征在于,所述节点控制模块包括:

8.根据权利要求1所述的栅极驱动电路,其特征在于,所述节点控制模块包括:

9.根据权利要求1所述的栅极驱动电路,其特征在于,包括:>

10.根据权利要求9所述的栅极驱动电路,其特征在于,多条所述时钟线包括:

11.根据权利要求9所述的栅极驱动电路,其特征在于,多条所述时钟线分为第一组时钟线和第二组时钟线,所述栅极驱动电路包括第一级联组和第二级联组,所述第一级联组和所述第二级联组分别包括多个级联的所述栅极驱动子电路;

12.根据权利要求11所述的栅极驱动电路,其特征在于,所述第一级联组包括奇数级栅极驱动子电路,所述第二级联组包括偶数级栅极驱动子电路。

13.根据权利要求11所述的栅极驱动电路,其特征在于,所述第一组时钟线包括第一时钟线、第二时钟线、第三时钟线及第四时钟线;

14.根据权利要求13所述的栅极驱动电路,其特征在于,所述第二组时钟线包括第五时钟线、第六时钟线、第七时钟线及第八时钟线;

15.根据权利要求14所述的栅极驱动电路,其特征在于,所述第一组时钟线中相邻两所述时钟线所传输的时钟信号的相位差,等于,所述第二组时钟线中相邻两所述时钟线所传输的时钟信号的相位差。

16.根据权利要求15所述的栅极驱动电路,其特征在于,所述第一时钟线传输的时钟信号与所述第五时钟线传输的时钟信号之间具有第一相位差,所述第五时钟线传输的时钟信号与所述第二时钟线传输的时钟信号之间具有第二相位差;

17.根据权利要求9或11所述的栅极驱动电路,其特征在于,所述时钟线传输的时钟信号的占空比为37.5%。

18.一种显示面板,其特征在于,包括如权利要求1~17任一所述的栅极驱动电路。

19.根据权利要求18所述的显示面板,其特征在于,所述显示面板包括多个子像素,多个所述子像素与所述栅极驱动电路电性连接;

...

【技术特征摘要】

1.一种栅极驱动电路,其特征在于,包括多个级联的栅极驱动子电路,所述栅极驱动子电路包括:

2.根据权利要求1所述的栅极驱动电路,其特征在于,所述第一输出模块包括:

3.根据权利要求1所述的栅极驱动电路,其特征在于,所述第二输出模块包括:

4.根据权利要求1所述的栅极驱动电路,其特征在于,所述下拉维持模块包括:

5.根据权利要求1所述的栅极驱动电路,其特征在于,所述下拉维持模块与所述第一输出端电性连接,被配置为根据所述第二节点的信号控制所述第一电源端与所述第一输出端之间的信号传输。

6.根据权利要求1所述的栅极驱动电路,其特征在于,所述下拉维持模块与所述第一节点和所述级传输出端电性连接,被配置为根据所述第二节点的信号控制所述第一电源端与所述第一节点和所述级传输出端之间的电性连接。

7.根据权利要求1所述的栅极驱动电路,其特征在于,所述节点控制模块包括:

8.根据权利要求1所述的栅极驱动电路,其特征在于,所述节点控制模块包括:

9.根据权利要求1所述的栅极驱动电路,其特征在于,包括:

10.根据权利要求9所述的栅极驱动电路,其特征在于,多条所述时钟线包括:

11.根据权利要求9所述的栅极驱动电路,其特征在于,多条所述时钟线分为第一组时钟线和第二组时钟线,所述栅极驱动电路包括第一级联组和第二级联组,所述第一级...

【专利技术属性】
技术研发人员:刘昊天
申请(专利权)人:广州华星光电半导体显示技术有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1